SU1480146A1 - Устройство дл формировани фазоманипулированных сигналов - Google Patents
Устройство дл формировани фазоманипулированных сигналов Download PDFInfo
- Publication number
- SU1480146A1 SU1480146A1 SU864164014A SU4164014A SU1480146A1 SU 1480146 A1 SU1480146 A1 SU 1480146A1 SU 864164014 A SU864164014 A SU 864164014A SU 4164014 A SU4164014 A SU 4164014A SU 1480146 A1 SU1480146 A1 SU 1480146A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- counter
- rom
- outputs
- signal
- input
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Изобретение относитс к технике св зи. Цель изобретени - расширение числа формируемых сигналов. Устройство содержит счетчики 1 и 5, формирователь 2 манипулирующих последовательностей, формирователь 3 сигнала управлени , посто нное запоминающее устройство (ПЗУ) 4 и полосовой фильтр 6. Счетчик 1 осуществл ет выбор номера строки матрицы и его выходы подключены к первой группе адресных входов ПЗУ 4. Из передаваемой информации формирователь 2 формирует манипулирующие последовательности, которые поступают на вторую группу адресных входов ПЗУ 4. ПЗУ 4 формирует К-разр дные двоичные числа, поступающие на счетчик 5. Строки матрицы будут периодически последовательно повтор тьс на выходах счетчика 5 до смены фазы сигнала. После этого будут периодически последовательно повтор тьс на выходах счетчика 5 строки соответствующей матрицы, а столбцы старших разр дов матриц, расположенные в соответствии с манипулирующими последовательност ми, будут представл ть собой фазоманипулированный сигнал с символами пр моугольной формы. Фильтр 6 выдел ет из этого сигнала выходной синусоидальный фазоманипулированный сигнал. Цель достигаетс введением счетчиков 1 и 5 и ПЗУ 4. 2 ил.
Description
-U
00
фиг.1
1148
Изобретение относитс к технике свчзи и может быть использовано в системах передачи дискретной информации .
Цель изобретени - расширение числа формируемых сигналов.
На фиг.1 приведена структурна схема устройства; на фиг.2 - пример построени матриц А дл восьмираз- р дного сигнала.
Устройство содержит первый счетчик 1, формирователь 2 манипулирующих последовательностей, формирователь 3 сигнала управлени , посто нное зало- минающее устройство (ПЗУ) 4, второй счетчик 5 и полосовый фильтр (ПФ) 6.
Устройство работает следующим образом .
В ПЗУ 4 записано п матриц A,f-Ah, кажда из которых содержит п строк и К столбцов. Каждой фазе передаваемого сигнала соответствует сво матрица A. (j -. номер матрицы). Выбор соответствующей матрицы осуществл етс сигналом с формировател 2, проход щим на вторую группу адресных входов ПЗУ 4. С тактовой частотой nFH (FM - несуща частота выходного сигнала) на выходе ПЗУ 4 по вл ютс строки выбранной матрицы. Выбор номера строки матрицы осуществл етс первым счетчиком 1, который циклически считает до п приход щие на его вход тактовые импульсы с частотой nFH,и его выходы подключены к первой группе адресных входов ПЗУ 4.
Строки матриц представл ют собой расположенные по пор дку числа от О до п-1 в двоичной системе. Матрицы А: отличаютс одна от другой тем, что i- строка матрицы А: представл ет собой (1+1)-ю строку матрицы A,j4., при этом последн строка матрицы А. представл ет собой первую строку матрицы A (j)Пример матрицы А: дл восьмиразр дного сигнала представлен на фиг.2. Формирователь 2, на первый вход которого поступает передаваема информаци , а на1 второй - символьные импульсы с частотой FC (F - частота манипулирующих последовательностей, где К logan. Изменение манипулирующих последовательностей происходит по переднему фронту символьных импульсов . Манипулирующие последовательное ти поступают на вторую группу адресных входов ПЗУ . 4.
Информаци с выходов ПЗУ 4 в виде К-разр дных двоичных чисел поступает на информационные входы параллельной записи счетчика 5, причем разр д чисел, записанных в ПЗУ 4,поступа-. ет на аналогичный входной разр д счетчика 5 (на фиг.2 младший разр д чисел расположен справа), т.е. младший разр д числа с выхода ПЗУ 4 поступает на младший входной разр д счетчика 5 и т.д.
Формирователь 3 из заднего фронта приход щего на его вход тактового импульса формирует короткий импульс, с помощью которого осуществл етс параллельна запись числа с выхода ПЗУ 4 в счетчик 5, т.е. число, присутствующее на информационных входах счетчика 5, по вл етс на его параллельных выходах.
С приходом очередного тактового
импульса с частотой nFH на тактовый вход счетчика 5 на его информационных выходах по вл етс число, представл ющее собой очередную строку матрицы А;, На выходе К-го (старшего) разр да счетчика 5 будет n-фазный ма- нипулированный сигнал. Таким образом, строки матрицы периодически последовательно повтор ютс на выходах счетчика 5 до смены фазы сигнала,после чего периодически последовательно повтор ютс на выходах счетчика 5 строки соответствующей матрицы, а столбцы старших разр дов матриц (фиг.2), расположенные в соответствии с манипулирующими последовательност ми , представл ют собой фазома- нипулировэнный сигнал с символами пр моугольной формы. ПФ 6 выдел ет из этого сигнала синусоидальный ФМ сигнал, который поступает на выход устройства.
Claims (1)
- Формула изобретениУстройство дл формировани фазо- манипулированных сигналов, содержащее формирователь манипулирующих последовательностей , формирователь сигнала управлени и полосовой фильтр, выход которого вл етс выходом устройства , отличающеес тем, что, с целью расширени числа формируемых сигналов, в него введены два счетчика и посто нное запоминающее устройство, причем тактовые.входы первого и второго счетчиков и первый вход формировател сигнала управлени соединены между собой и вл ютс тактовым входом устройства, первый вход формировател манипулирующих последовательностей вл етс информационным входом устройства, вторые входы формировател манипулирующих последовательностей и формировател сигнала управлени соединены между собой и вл ютс символьным входом устройства, выходы первого счетчикаподключены к первой группе адресных входов посто нного запоминающего устройства , втора группа адресных входов которого подключена к выходам формировател манипулирующих последовательностей , выход формировател сигнала управлени и выходы посто нного запоминающего устройства соединены соответственно с управл ющим и информационными входами второго счетчика, выход которого соединен с входом полосового фильтра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864164014A SU1480146A1 (ru) | 1986-12-22 | 1986-12-22 | Устройство дл формировани фазоманипулированных сигналов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864164014A SU1480146A1 (ru) | 1986-12-22 | 1986-12-22 | Устройство дл формировани фазоманипулированных сигналов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1480146A1 true SU1480146A1 (ru) | 1989-05-15 |
Family
ID=21273890
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864164014A SU1480146A1 (ru) | 1986-12-22 | 1986-12-22 | Устройство дл формировани фазоманипулированных сигналов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1480146A1 (ru) |
-
1986
- 1986-12-22 SU SU864164014A patent/SU1480146A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1234996, кл. Н 04 L 27/20, 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1480146A1 (ru) | Устройство дл формировани фазоманипулированных сигналов | |
JPH0327635A (ja) | デイジタル通信装置 | |
US4037203A (en) | High speed digital information storage system | |
SU772510A3 (ru) | Устройство дл передачи сигналов с временным уплотнением | |
JP2548709B2 (ja) | 多重フレ−ムアライナ | |
SU657435A1 (ru) | К-значный фазоимпульсатор сумматор | |
SU1381529A1 (ru) | Устройство управлени обменом по магистрали | |
SU1654805A1 (ru) | Генератор систем базисных функций | |
SU525948A1 (ru) | Устройство дл перебора сочетаний | |
SU970355A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1278875A1 (ru) | Устройство св зи дл вычислительной системы | |
GB1370120A (en) | Electrical information storage aray | |
SU1405110A1 (ru) | Реверсивный счетчик импульсов | |
SU1368884A1 (ru) | Устройство дл ввода-вывода информации | |
SU1483636A1 (ru) | Многостоповый преобразователь временных интервалов в цифровой код | |
SU1012239A1 (ru) | Устройство дл упор дочивани чисел | |
SU911535A1 (ru) | Устройство дл перебора соединений | |
SU1647633A2 (ru) | Устройство дл цифровой магнитной записи | |
SU1432515A1 (ru) | Генератор случайного процесса | |
SU1683017A1 (ru) | Устройство дл формировани контрольного кода по модулю два | |
SU556480A1 (ru) | Устройство дл приема информации с обнаружением ошибок | |
SU798794A1 (ru) | Устройство дл отображени информацииНА эКРАНЕ элЕКТРОННО-лучЕВОй ТРубКи | |
SU1631741A1 (ru) | Устройство циклового фазировани дл волоконно-оптических систем передачи информации | |
SU1725215A1 (ru) | Устройство дл сортировки чисел | |
SU1295507A1 (ru) | Цифровой веро тностный фильтр |