SU1444758A1 - Digital function converter - Google Patents
Digital function converter Download PDFInfo
- Publication number
- SU1444758A1 SU1444758A1 SU874274516A SU4274516A SU1444758A1 SU 1444758 A1 SU1444758 A1 SU 1444758A1 SU 874274516 A SU874274516 A SU 874274516A SU 4274516 A SU4274516 A SU 4274516A SU 1444758 A1 SU1444758 A1 SU 1444758A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- argument
- direct
- switch
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к области вычислительной техники и может быть использовано дл вычислени сложньпс математических функций в быстродействующих специализированных процессорах во многих Ьбласт х народного хоз йства . Целью изобретени вл етс расширение области применени за счет дополнительной возможности воспроизведени монотонно возрастающих четных и нечетных функций. Цифровой функциональный преобразователь состоит из регистров младших и старших разр дов аргумента, триггера знакового разр да аргумента, блока пам ти коэффициентов, блока пам ти опорных значений функции, п ти коммутаторов, умножител , двух сумматоров, двух элементов ИСКЛЮЧАЮЩЕЕ ИЛИ и двух элементов И. 1 ил. 1 табл. о (ЛThe invention relates to the field of computer technology and can be used to calculate the complexity of mathematical functions in high-speed specialized processors in many fields of the national economy. The aim of the invention is to expand the scope due to the additional possibility of reproducing monotonically increasing even and odd functions. The digital functional converter consists of the registers of the low and high bits of the argument, the trigger of the sign bit of the argument, the coefficient memory, the memory of the reference function values, five switches, the multiplier, two adders, two elements EXCLUSIVE OR, and two elements I. 1 silt 1 tab. o (l
Description
Oiiik 4 U СП 00Oiiik 4 U SP 00
Изобретение относитс к вычислительной технике и может быть использовано дл вычислени сложных математических функций в быстродействующих специализированных процессорах.The invention relates to computing and can be used to calculate complex mathematical functions in high-speed specialized processors.
Цель изобретени - расширение области применени цифрового функционального преобразовател за счет дополнительного воспроизведени моно- тонне возрастающих чётных и нечетных функций.The purpose of the invention is to expand the field of application of the digital functional converter due to the additional reproduction of monotonously increasing even and odd functions.
На чертеже изображена блок-схема цифрового функционального преобразовател .The drawing shows a block diagram of a digital functional Converter.
Цифровой функциональньй преобразователь содержит регистр 1 младших разр дов аргумента, регистр 2 старших разр дов аргумента, триггер 3 знака. блока 4 пам ти коэффициентов и блока 5 пам ти опорных значений функции, коммутаторы 6-10, умножитель 11, два сумматора 12 и 13, вход 14 задани убьшающе-возрастающей функции, вход 15 задани четной-нечетной функции два элемента ИСКШНАЩЕЕ ИЛИ 16 и 17 и два элемента И 18 и 19.The digital function converter contains the register of 1 lower order bits of the argument, the register of 2 most significant bits of the argument, trigger of 3 digits. block 4 of coefficient memory and block 5 of memory of reference values of function, switches 6-10, multiplier 11, two adders 12 and 13, input 14 sets a killer-increasing function, input 15 sets an even-odd function two elements EXCEPTOR OR 16 and 17 and two elements and 18 and 19.
Алгоритм работы цифрового функционального преобразовател следующий:The algorithm of the digital functional converter is as follows:
Yj-i(X) у, ®Yj(x;,j)®y @4Yj;(X;,j.)+ -i-W © (q ЛК )+Ур л h + Ил hy;Yj-i (X) y, ®Yj (x;, j) ®y @ 4Yj; (X;, j.) + -I-W © (q LC) + Ur lh + Il hy;
3535
4040
4545
де X cTj Хо .® Хсг. ;de X cTj Ho .® Xcg. ;
XMAJJ Р ® XMAJJ P ®
{i(X|i,A..; К) XMK.. К / К|Ь,; Хо - знак аргумента; hj - вес единицы младшего разр да{i (X | i, A ..; K) XMK .. C / C | b ,; Ho is the sign of the argument; hj - unit weight
операнда; К; -.коэффициент наклона; j и i - индексы соответственно номера опорного значени и точки между опорными значени ми;operand; TO; -.Tilt coefficient; j and i are the indices, respectively, of the number of the reference value and the point between the reference values;
Ур - знак функции, W - коньюнкци от значений, сигналов на входе 14, входе 15 и Q - сумма по модулю два сигналаUr is the sign of the function, W is the conjunction of the values, the signals at input 14, input 15 and Q is the sum modulo two signals
на. входе i 14 и Хо; Р - сумма по модулю два сигналов на входе 14 и Х,,. Цифровой функциональньй преобразователь работает следующим образом.on. entrance i 14 and ho; P - the sum modulo two signals at the input 14 and X ,,. Digital functionality of the Converter works as follows.
С помощью внешних сигналов, указывающих на вид воспроизводимой функции, а также значени знакового разр даWith the help of external signals indicating the type of reproducible function, as well as the value of the sign bit
5555
0 5 0 5
° °
5five
00
5five
5five
аргумента в логических элементах И 19 и 18 и двух логических элементах ИСКЛЮЧАЮЩЕЕ ИЛИ 16 и 17 производитс формирование управл ющих сигналов, которые поступают на управл ющие входы коммутаторов 6, 8, 9 и 10 и обеспечивают вычисленные функции по заданному алгоритму.argument in logic gates And 19 and 18 and two logic gates EXCLUSIVE OR 16 and 17 generate control signals that are fed to the control inputs of switches 6, 8, 9 and 10 and provide the calculated functions according to a given algorithm.
Алгоритм работы цифрового функционального преобразовател приведен в таблице.The algorithm of the digital functional converter is shown in the table.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874274516A SU1444758A1 (en) | 1987-07-01 | 1987-07-01 | Digital function converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874274516A SU1444758A1 (en) | 1987-07-01 | 1987-07-01 | Digital function converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1444758A1 true SU1444758A1 (en) | 1988-12-15 |
Family
ID=21315684
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874274516A SU1444758A1 (en) | 1987-07-01 | 1987-07-01 | Digital function converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1444758A1 (en) |
-
1987
- 1987-07-01 SU SU874274516A patent/SU1444758A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1027732, кл. G 06 F 7/544, 1982. Авторское свидетельство СССР № 1361547, кл. G 06 F 7/544, 1987. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP0741354B1 (en) | Multi-operand adder using parallel counters | |
Srinivas et al. | A fast VLSI adder architecture | |
JPS6097435A (en) | Arithmetic processor | |
US3535502A (en) | Multiple input binary adder | |
US4172288A (en) | Binary or BCD adder with precorrected result | |
US5363322A (en) | Data processor with an integer multiplication function on a fractional multiplier | |
JP2970231B2 (en) | Parallel multiplication circuit | |
US5675527A (en) | Multiplication device and sum of products calculation device | |
JPH03135627A (en) | Fuzzy arithmetic unit | |
US3641331A (en) | Apparatus for performing arithmetic operations on numbers using a multiple generating and storage technique | |
SU1444758A1 (en) | Digital function converter | |
US3489888A (en) | Floating point look-ahead binary multiplication system utilizing two's complement notation for representing negative numbers | |
RU2015537C1 (en) | Modulo two multiplier | |
RU2018927C1 (en) | Modulo 3 adder | |
RU2022337C1 (en) | Parallel sign-digit code/additional binary code converter | |
US4001567A (en) | Bdc corrected adder | |
RU2090925C1 (en) | Adder unit | |
SU1667054A1 (en) | Modulo three adder-multiplier | |
SU1649537A1 (en) | Multiplier | |
Sreelakshmi et al. | Efficient vedic signed digit decimal adder | |
RU2043651C1 (en) | Adder | |
RU2037269C1 (en) | Four-bit-gray-to-binary-coded-decimal code converter | |
SU1501052A1 (en) | Function computing device | |
SU1160403A1 (en) | Device for extracting square root | |
SU1441395A1 (en) | Modulo three adder-multiplier |