SU1434558A1 - Digital signal regenerator - Google Patents
Digital signal regenerator Download PDFInfo
- Publication number
- SU1434558A1 SU1434558A1 SU874249910A SU4249910A SU1434558A1 SU 1434558 A1 SU1434558 A1 SU 1434558A1 SU 874249910 A SU874249910 A SU 874249910A SU 4249910 A SU4249910 A SU 4249910A SU 1434558 A1 SU1434558 A1 SU 1434558A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- pulses
- output
- input
- jitter
- phase
- Prior art date
Links
- 230000036039 immunity Effects 0.000 claims abstract description 3
- 206010044565 Tremor Diseases 0.000 abstract description 2
- 230000005540 biological transmission Effects 0.000 abstract description 2
- 230000003321 amplification Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 230000002123 temporal effect Effects 0.000 description 1
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
Изобретение относитс к технике электросв зи и может использоватьс в цифровых сис темах передачи. Цель изобретени - повышение помехоустойчивости регенератора. Регенератор содержит корректирующий усилитель 1 с АРУ, блок 2 тактовой синхронизации, блок 3 совпадени (БС), формирователь 8 выходного сигнала. Цель достигаетс введением в устр-во расширитег л импульсов (РИ) 4, линии задержки .: (ЛЗ) 5, RS-триггер 6 и БС 7. РИ 4 расшир ет импульсы на величину, по крайней мере в 2 раза превосход щую величины фазового дрожани , т.е. в устр-ве полностью исключена возможность пропуска информационных импульсов из-за фазового дрожани тактовых импульсов. На вьпсоде БС 7 будут по вл тьс пр моугольные импульсы длительностью и величиной дрожани фазы, не превышающие длительности и величины дрожани фазы тактовых импульсов. На выходе формировател 8 выходного сигнала пр моугольные импульсы имеют одинаковые фазовые дрожани передних и задних фронтов, не превосход щие по величине дрожани фазы стробирующих импульсов, 2 ил. i СПThe invention relates to telecommunications technology and can be used in digital transmission systems. The purpose of the invention is to improve the noise immunity of the regenerator. The regenerator contains a correction amplifier 1 with AGC, a clock synchronization unit 2, a coincidence unit 3 (BS), an output signal shaper 8. The goal is achieved by introducing into the device an extension of pulses (RI) 4, delay lines: (LZ) 5, RS flip-flop 6 and BS 7. RI 4 expands the pulses by an amount at least 2 times higher than the phase tremors, i.e. The device completely eliminates the possibility of skipping information pulses due to phase jitter of clock pulses. On the BS 7 expr, rectangular pulses with the duration and magnitude of the phase jitter will appear, not exceeding the duration and magnitude of the phase jitter of the clock pulses. At the output of the output signal generator 8, the square-wave pulses have the same jitter of the front and rear edges, not exceeding the magnitude of the jitter phase of the gating pulses, 2 Il. i SP
Description
00 4i)k00 4i) k
слcl
Изобретение относитс к технике Электросв зи и может использоватьс 8 цифровых системах передачи.The invention relates to Electro-communication technology and 8 digital transmission systems can be used.
Цель изобретени - повьп ение помехоустойчивости регенератора.The purpose of the invention is to increase the noise immunity of the regenerator.
На фиг, f представлена структур- 1|1а электрическа схема предлагаемог регенератора| на фиг. 2 эпюры на- йр жений по сн ющие его работу. i Регенератор цифрового сигнала содержит корректирующий усилитель 1 с 1втоматической регулировкой усилени fАРУ), блок 2 тактовой синхронизации Лервьй блок 3 совпадени , расширитель 4 импульсов, линию 3 задержкиj lS-триггер 65 второй блок 7 совпадени , формирователь 8 выходного сиг- апа.Fig. F represents the structure; 1 | 1a electrical circuit of the proposed regenerator | in fig. 2 diagrams of assignments on his work. i The digital signal regenerator contains a correction amplifier 1 with 1 automatic gain control (fARU), a clock synchronization unit 2, a Lerve coincidence unit 3, a 4 pulse expander, a delay line 3 jS-trigger 65, a second coincidence unit 7, an output signal conditioner 8.
Регенератор работает следующим рбразом. The regenerator works as follows.
I Входной информационньй цифровой |;игнгш с выхода корректирующего уси- |1ител 1 с автоматической регулиров- сой усилени (АРУ) (фиг.За) подаетс |на вход блока 2 тактовой синхрони- ации и на вход первого блока 3 сов- |1адени . С выхода блока 2 тактовой ринхронизации импульса (фиг,3б) подаётс на вход расширител 4, который расшир ет их на величину, по крайней в два раза превосход щую вели- |чины фазового дрожани (фиг.36,в). Расширенные импульсы (фиг,3р) подают р на другой вход первого блока 3 Совпадени ; теперь уже им регистрируютс безошибочно и те импульсы, которые не превосход т порог срабатывани в моменты отклонени коротких стробирующих импульсов (из-за фазового дрожани ) от своих оптимальных положений (фиг.За), .т.е. в данном ;случае полностью исключена возможность пропуска информационных импульсов из-за фазового дрожани тактовых импульсов. Однако (фиг,За) при этом также увеличиваютс ширина и возможное временное положение выходных импульсов первого блока 3 совпадени (фиг. За,г), т.е. фазовое дрожание импульсов с выхода первого блока 3 совпадени больше фазового дрожани тактовых импульсов (фиг. 36,г). Импульсы с выхода первого блока 3 совпадени подаютс на S-вход RS-триг- Тгера и перебрасьгаают его в .единичное состо ние. Выходной сигнал RS-триггера 6 подаетс на вход рого блока 7 совпадени , на другойI Input digital information |; Ignsh from the output of the corrective amplification | 1body 1 with automatic gain control (AGC) (Fig. 3a) is supplied | to the input of the unit 2 clock synchronization and to the input of the first unit 3 to the | | From the output of the block 2, clock pulse synchronization (Fig. 3b) is fed to the input of the expander 4, which expands them by an amount at least twice the magnitude of the phase jitter (Fig. 36c). The extended pulses (Fig, 3p) feed p to another input of the first block of 3 Coincidence; now they register without error also those pulses that do not exceed the threshold at the moments when short gating pulses (due to phase jitter) deviate from their optimum positions (Fig. 3a), i.e. in this case, the possibility of missing information pulses due to phase jitter of clock pulses is completely excluded. However (Fig. 3a), the width and the possible temporal position of the output pulses of the first coincidence unit 3 (Fig. 3a, d), i.e. the jitter of pulses from the output of the first block 3 coincidence is greater than the jitter of clock pulses (Fig. 36, d). The pulses from the output of the first block 3 of coincidence are fed to the S input of the RS-flip-Tger and transfer it to the single state. The output signal of the RS flip-flop 6 is fed to the input of the block ry block 7, to another
вход которого поступают стробирующие короткие импульсы (фиг.Зе) с выхода блока 2 тактовой синхронизации, задержанные линией 5 задержки на величину , равную примерно половине длительности тактового интервала. При этом, на выходе второго блока 7 совпадени по вл ютс пр моугольныеthe input of which receives gating short pulses (Fig. Ze) from the output of the block 2 clock synchronization, delayed by line 5 of the delay by an amount equal to about half the duration of the clock interval. In this case, at the output of the second block 7, rectangular
0 импульсы длительностью и величиной дрожани фазы, не превышающие длительности и величины дрожани фазы тактовых импульсов (фиг.36,и). Эти импульсы далее подаютс на вход фор5 мировател 8 выходного сигнала и на R-вход RS-триггера 6, который при этом приводитс в исходное (нулевое ) состо ние. На выходе RS-триггера 6 возникают пр моугольные им0 пульсы (фиг.Зд), дрожание передних фронтов которых больше дрожани задних фронтов, а на выходе формировател 8 выходного сигнала пр моугольные импульсы (фиг.Зк) имеют одинаковые0 pulses of the duration and magnitude of the phase jitter, not exceeding the duration and magnitude of the phase jitter of the clock pulses (Fig. 36, i). These pulses are then fed to the input 5 of the globalizer 8 output signal and to the R input of the RS flip-flop 6, which is then returned to the initial (zero) state. At the output of the RS flip-flop 6, rectangular impulses (FIG. 3D) appear, the jitter of the leading edges of which is greater than the tremor of the leading edges, and at the output of the output signal generator 8, the square-wave pulses (FIG. 3C) have the same
5 фазовые дрожани передних и задних фронтов, не превосход щие по величине дрожани фазы стробирующих импульсов .5 phase jitter of the front and rear edges, not exceeding the magnitude of the jitter phase of the gating pulses.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874249910A SU1434558A1 (en) | 1987-04-16 | 1987-04-16 | Digital signal regenerator |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874249910A SU1434558A1 (en) | 1987-04-16 | 1987-04-16 | Digital signal regenerator |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1434558A1 true SU1434558A1 (en) | 1988-10-30 |
Family
ID=21306222
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874249910A SU1434558A1 (en) | 1987-04-16 | 1987-04-16 | Digital signal regenerator |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1434558A1 (en) |
-
1987
- 1987-04-16 SU SU874249910A patent/SU1434558A1/en active
Non-Patent Citations (1)
Title |
---|
Байдан И.Е. и др. Вли ние точ-- ности тактовой синхронизации на верность регенерации цифрового сигнала. - Электросв зь, 1986, № 1, с. 28. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5661873A (en) | Digital video signal processor | |
SU1434558A1 (en) | Digital signal regenerator | |
GB1533577A (en) | Synchronising means | |
JPH06232699A (en) | Pulse generator | |
SU486462A1 (en) | Pulse trainer | |
SU1741283A1 (en) | Device for receiving bipulse signal | |
SU1453610A1 (en) | Multilevel regenerator of bipolar signals | |
SU1411831A1 (en) | Digital delay line | |
JPH0370314A (en) | Clock disconnection detection circuit | |
SU886285A1 (en) | Device for integral reception of discrete signals | |
SU1064436A1 (en) | Clock pulse generator | |
SU1211758A1 (en) | Device for determining parameter of power model of average value of random signal | |
SU1213499A1 (en) | Device for displaying graphic information on screen of television display | |
SU1658188A1 (en) | Method for serial digital data transmission and reception and device thereof | |
SU1355971A1 (en) | Device for synchronizing reception of asynchronous signals | |
SU1312743A1 (en) | Device for decoding miller code | |
SU1225032A1 (en) | Device for programmed polling of telemetric channels | |
SU1427418A2 (en) | Device for recording and playback of binary information from magnetic tape | |
SU1201858A1 (en) | Device for transmission and reception of information | |
SU1723662A1 (en) | Method of recording of changing signals and device to implement it | |
SU1206965A1 (en) | Cycle synchronization device | |
RU1827054C (en) | Frame synchronizer | |
SU1297253A1 (en) | Device for reception of digital signals | |
RU1805476C (en) | Multichannel device for user interface to common bus | |
SU641671A1 (en) | Start-stop telegraphy signals receiver regenerator |