SU1432755A1 - Устройство дл вычитани импульсов - Google Patents
Устройство дл вычитани импульсов Download PDFInfo
- Publication number
- SU1432755A1 SU1432755A1 SU874236616A SU4236616A SU1432755A1 SU 1432755 A1 SU1432755 A1 SU 1432755A1 SU 874236616 A SU874236616 A SU 874236616A SU 4236616 A SU4236616 A SU 4236616A SU 1432755 A1 SU1432755 A1 SU 1432755A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- trigger
- output
- pulse
- bus
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике к может быть использовано в системах обработки и формировани импульсных сигналов. Цель изобретени - повышение надежности работы за счет обеспечени вычитани импульсов , независимо от соотношени фаз входных сигналов. Устройство содержит информационную 11шну 1, управл ющую -шину 2, выходную шину 3, RS- триггеры 4-7. Введение инверторов .8, 9 и элемента И-НЕ 10 позвол ет обеспечить блокировку входного импульса асинхронном управл ю1цим сигналом, длительность которого превышает опре- деленньй отрезок времени, что происходит в любом случае, независимо от того, когда по вл етс управл ющий сигнал: во врем паузы между входными импульсами или во врем ви входного импульса. 2 ил. Ф (Л фь со to « СП СП
Description
Изобретение относитс к импульсной технике и может быть использовано в системах обработки и формировани импульсных сигналов.Цель изобретени - повышение надежности работы за счет обеспечени вычитани импульсов независимо от соотношени фаз входных сигналов.
На фиг. 1 представлена электри- ческа функциональна схема устройства- , на фиг. 2 - времен 1ые диаграммы , по сн ющие его работу.
Устройство содержит информационную шину 1, управл ющую шину 2, вы- ходную шину 3, четыре КЗ-триггера 4-7, два -инвертора 8 и 9 и элемент И-НЕ 10, причем информационна шина 1 соединена с S-входом триггера 4 и первым S-входом триггера 5, пр - мой выход которого соединен с выходной шиной 3, инверсньй выход - с R-Бхидом триггера 4, второй - с пр мым выходом триггера 4 и R-BXO- дом триггера 6, первьй - с первым входом элемента И-НЕ 10, с пр мым выходом триггера 7 и S-входом триггера 6, .второй R-вход - с вторым входом элемента И-НЕ 10 и пр мым выходом триггера 6, а третий К-вход - с выходом инвертора 9, вход которого соединен с инверснмм выходом триггера 7, которого соединен с управл ющей шиной 2, а R-вход - с вы- ходом инвертора 9, выход которого со единен с выходом элемента И-НЕ 10.
На фиг. 2 прин ты следуюш;ие обозначени : t момент поступлени кратковременной импульсной помехи t, -3 моменты поступлени управ- л ющего сигнала, t - отрезок времени , равный суммарному времени задержки сигнала элементом И-НЕ 10 и инвертором 8 (в качестве инвертора В можно использовать цепочку из нечетного количества последовательно соединенных инверторов). Устройство работает cлeдyюш м образом ,
В исходном состо нии на информационную шину 1 поступает периодическа последовательность входных импульсов (фиг.2а). При отсутствии управл ющего сигнала на шине 2 действет высокий уровень напр лсени (фиг„ 26). Триггер 7 находитс в состо ни при котором на его инверсном выходе действует высокий уровень напр жени ( уровень 1, фиг.2 и), а на его пр
о
Q
5
0
мом выходе - низкий уровень напр жени (уровень О, фиг.2з), на выходах инверторов 8 и 9 - уровень О (фиг.2 ж,е), а на выходе элемента И-НЕ 10 - уровень 1.
Входные импульсы, поступающие на шину 1, проход т через триггер 5 в инвертированном виде на выходную шину 3 (фиг.2в).
В момент времени t при по влении на шине 2 кратковременной импульсной помехи в виде уровн О, длительность которой меньше отрезка времени /J t ( - отрезок времени, равный суммарному времени задержки сигнала элементом И-НЕ 10 и инвертором 8), переключаетс триггер 7, пропуска инвертированный импульс помехи на первьй вход элемента И-НЕ 10. Триггер 6 при этом по-прежнему находитс в единичном состо нии, поддержива на втором входе элемента И-НЕ 10 уровень 1. Так как длительность импульса помехи меньше отрезка времени 4t, то триггер 7 вернетс в исходное нулевое состо ние раньше, чем на его R-вход поступит инвертированный импульс помехи с выхода инвертора 8, задержанный на врем .t цепочкой из элемента И-НЕ 10 и инвертора 8. Следовательно, состо ние триггера 7 не изменитс . Блокировки входного импульса в этом случае не происходит, т.е. импульсы с шины 1 беспреп тственно проход т через триггер 5 на шину 3 (фиг.2в).
На фиг. 2 приведен случай, когда импульс помехи приходит в момент времени t во врем паузы между входными импульсами.
Аналогичным образом блокировки входного импульса не происходит и в том случае когда импульс помехи по вл етс на шине 2 во врем действи входного импульса. Это объ сн етс тем, что состо ни выходов триггера 4, которые создают услови дл прохождени импульсов с шины 1 через триггер .5, остаютс теми же, что и раньше.
Таким образом, короткий импульс помехи, длительность которого не превышает отрезка времени at, поступающий на шину 2 асинхронно по отношению к входному импульсу, в любом случае не вызывает его блокировки, что обеспечивает высокую помехоустойчивость устройства.
,3
Дл увел ченн отрезка времени /Ц: KOTopbrii дает необходимый запас помехоустойчивости , п качестве инвертора 8 можно использовать цепочку из нечётного количества последовательно соединенных инвертороп,
В момент времени С- при поступлении на шину 2 управл ющего сигнала во врем паузы между входными импульсами , длительность которого превышает отрезок времени /)t, по переднему фронту этого сигнала переключаетс триггер 7, на его выходе по вл етс уровень логической 1. Через отрезок времени /it уровень 1 по вл етс на выходе инвертора 8. Так как триггер 7 в это врем еще удерживаетс в закрытом состо нии за сче управл ющего сигнала на шине 2, то при по влении уровн 1 на выходе инвертора 8 триггер 7 переключаетс в нулевое состо ние, а инвертор 9 - в единичное состо ние. В момент поступлени входного импульса по шине 1 триггер 5 продолжает удерживатьс в закрытом состо нии после переключени триггера 4 в нулевое состо ние (фиг.2г) уровнем О с выхода этого триггера. По уровню О с выхода триггера 4 переключаетс в нулевое состо ние триггер 6. Через врем с уровнем О с выхода инвертора 8 триггер 7 переключаетс в исходное единичное состо ние, инвертор 9 - в нулевое. При окончании управл ющег сигнала триггер 7 переключаетс в нулевое состо ние, триггер 6 - в единичное , а триггер 4 переключаетс в исходное (единичное) состо ние в момент окончани входного импульса на шине 1. ,
Как показано на фиг. 2, вычитание входного импульса в этом случае происходит , т.е. начина с момента времени t, на выходную шину 3 через триггер 5 не пропускаетс очередной входной импульс с шины 1.
Аналогично происходит вычитание .входного импульса в случае поступле32 .7554
ни управл ю1иего сигнала, длите.пь- ность которого превьшгает отрезок времени 3t, во врем действи входного импульса.
D
Таким образом, блокировка входного импульса асинхронным управл ющим сигналом, длительность которого
превьшшет отрезок времени t, происходит в любом случае, независимо от того, когда по вл етс управл ющий сигнал: во врем паузы между-входными импульсами (момент времени t на фиг. 2) или во врем действи входного импульса (момент времени t,, на фиг. 2).
20
Claims (1)
- Формула изобретениУстройство дл вычитани импульсов , содержащее информащгонную шину, соединенную с S-входом первого триггера , и первым S-входом второго триггера , второй S-вход которого соединен с пр мым выходоьг первого триггера и R-входом т ретьего триггера, пр мой выход - с выходной шиной, инверсныйвыход с R-входом первого триггера, первый R-вход - с пр мым выходом четвертого триггера и S-входом третьего триггера, а второй R-вхЬд - с пр мым выходом третьего триггера, S-вход четвертого триггера соединенс управл ющей шиной, о т л и ч а ю- щ е е с тем, что, с целью повышени надежности работы за счет обеспечени вычитани импульсов независимо от соотношени фаз сигналов на входных шинах, в него введены два инвертора и элемент И-НЕ, первый вход которого соединен с пр мым выходом четвертого триггера, второй вход - с пр мым выходом третьего триггера, а выход через первый инвертор - с R- входом четвертого триггера, инверс- ньй выход которого через второй инвертор соединен с третьим R-входом второго триггера.где . ж.3.иAtфие.гLJгLмм
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874236616A SU1432755A1 (ru) | 1987-03-30 | 1987-03-30 | Устройство дл вычитани импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874236616A SU1432755A1 (ru) | 1987-03-30 | 1987-03-30 | Устройство дл вычитани импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1432755A1 true SU1432755A1 (ru) | 1988-10-23 |
Family
ID=21300949
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874236616A SU1432755A1 (ru) | 1987-03-30 | 1987-03-30 | Устройство дл вычитани импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1432755A1 (ru) |
-
1987
- 1987-03-30 SU SU874236616A patent/SU1432755A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1127083, кл. Н 03 К 5/156, 26.07.83. Авторское свидетельство СССР № 1023642, кл. Н 03 К 5/00,04.01.82. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1432755A1 (ru) | Устройство дл вычитани импульсов | |
SU748841A1 (ru) | Устройство дл синхронизации импульсов | |
SU1444931A2 (ru) | Генератор импульсов | |
SU1089693A1 (ru) | Устройство дл защиты трехфазной нагрузки от изменени чередовани фаз и обрыва фазы | |
SU1170440A1 (ru) | Пороговое устройство | |
SU1319201A1 (ru) | Логическое переключающее устройство дл раздельного управлени группами непосредственного преобразовател частоты | |
RU1781816C (ru) | Устройство дл формировани серий импульсов | |
SU1309279A1 (ru) | Фазовый синхронизатор | |
SU993467A1 (ru) | Селектор импульсов | |
SU1735997A2 (ru) | Формирователь импульсов | |
SU1661979A1 (ru) | Устройство дл выделени первого и последнего импульсов в пачке | |
SU1718368A1 (ru) | Формирователь импульсов | |
SU834877A1 (ru) | Устройство дл обнаружени потерииМпульСОВ | |
SU1322456A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1272497A1 (ru) | Импульсный ключ с запоминанием сигнала управлени | |
SU1503066A1 (ru) | Устройство контрол работы генератора | |
SU1517123A1 (ru) | Формирователь импульсов | |
SU1200389A1 (ru) | Устройство дня выделения одиночного импульса | |
RU2072567C1 (ru) | Резервированная ячейка памяти | |
SU1312743A1 (ru) | Устройство дл декодировани кода Миллера | |
SU1584097A1 (ru) | Устройство дл контрол очередности поступлени импульсов в N последовательност х | |
SU1075393A1 (ru) | Преобразователь серий импульсов в пр моугольные импульсы | |
SU1270883A1 (ru) | Функциональный генератор | |
SU1506524A1 (ru) | Формирователь импульсов | |
SU1160550A1 (ru) | Формирователь одиночного импульса |