SU1416965A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1416965A1 SU1416965A1 SU864117528A SU4117528A SU1416965A1 SU 1416965 A1 SU1416965 A1 SU 1416965A1 SU 864117528 A SU864117528 A SU 864117528A SU 4117528 A SU4117528 A SU 4117528A SU 1416965 A1 SU1416965 A1 SU 1416965A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- outputs
- inputs
- switching elements
- group
- register
- Prior art date
Links
- 238000009434 installation Methods 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000012432 intermediate storage Methods 0.000 description 1
Landscapes
- Input From Keyboards Or The Like (AREA)
Description
(21)А117528/24-24
(22)18.06.86
(46) 15.08.88. Бкш. I 30 . . (72) Т.ЛоКуценко, КоА.Мисевра, Л.С.Морщенок и И.Л.Петрик
(53)681о327о11 (088.8)
(56)Авторское свидетельство СССР № 378831, кл. G 06 F 3/02, 1970.
Авторское свидетельство СССР № 1013935, кл. G 06 F 3/02, 1980.
(54)УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ
(57)Изобретение относитс к облас ти автоматики и вычислительной техники и может быть использовано в автоматизированных системах управлени и обработки информации. Целью
изобретени вл етс повышение надежности устройства. Устройство содержит два блока коммутационных элементов , два шифратора, регистр, два тригге{за, два элемента ИЛИ и элемент И. Цель изобретени достигаетс за счет разнес€и1и о времени сигналов готовности с первого и второго блоков коммутационных элементов, формирующих основную и дополнительную части кодов символов. Промежуточное хранение кода символов осуществл етс в регистре. Пор док накати коммутационных элементов в первом и втором блоках не имеет значени .
1 ШГо
§
О5
gD а ел
Изобретение относитс к автомати ке и вычислительной технике-и может быть использовано в автоматизированных системах управлени и обработки информации
Цель изобретени - повьшен надежности устройства.
На чертеже представлена функциональна схема устройства,
Устройство содержит блоки 1 и 2 коммутационных элементов, первый 3 и второй 4 шифраторы, регистр 5, первый 6 и второй 7 триггеры, первый 8 и второй 9 элементы ИЛИ и элемент И 10,
Весь набор вводимых символов обозначен на коммутационных элемента блока 1, причем число символов меньше или равно числу коммутационных элементов блока 2, Номер коммутационного элемента блока 2 соответствует положению символов на коммутационных элементах блока 1, Например, дл 4-регистровой клавиатуры на ком- мутационньпс элементах вместе с символами ,например, Ж и 1 нанесены еще три символа следуюшим образом:
жФу; Ад;1 6 Т
в восьмиразр дном Q4-регистровом) коде КОИ-8 этим символам соответствуют следующие коды:
Ж - ОНО 1111
где о - основна часть кодов симво™
лов, формируема шифратором 3; q - дополнительна часть кодов символов, формируема шифра тором 4 о
Пор док нажати на коммутационные элементы блоков 1 и 2 не вли ет
,
Ю
15
20 25
30
35
40
5
0
на гфавильность формировани кодов символов.
Шифраторы 3 и 4 предназначены дл преобразовани позиционного кода цифр в двоичный,
Устройство работает следующим образом.
Чтобы сформировать код символа Ж,, необходимо нажать и отпустить, например , первый коммутационный элемент. При этом на выходе шифратора 4 формируетс дополнительна часть кода символа ж - 1111, поступающа на информационные входы регистра 5 Одновременно сигнал о нажатии поступает через элемент ИЛИ 8 на S-вход триггера 7, который формирует разрешающий потенциал на втором входе элемента И 10. Затем оператор нажимает и отпускает коммутационный элемент Ж блока 1, В результате этого на Е ыходе шифратора 3 формируетс основна часть кода 0110, поступающа на информационные входы регистра 5. Одновременно сигнал о нажатии поступает через элемент ИЛИ 9 на S-вход триггера 6, который формирует разрешаюшлй потенциал на первом входе элемента И 10.
На выходе синхронизации 11 устройства формируетс сигнал Признак наличи кода. По этому сигналу внешнее устройство формирует сигнал Разрешение передачи кода, поступающий на вход синхронизации устройства, и разрешает прохождение основной 0110 и дополнительной 1П1 частей кода символа через регистр 5 на информационные выходы устройства. Одновременно этот же сигнал поступает на R- входы триггеров 6 и 7, в результате чего осуществл етс перевод их в нулевое состо ние, и с выхода синхронизации устройства прекращаетс подача сигнала Признак наличи кода, т.е происходит автоматическа подготовка устройства к следующему циклу работы
Дл формировани этого же кода символа ж можно было изменить последовательность нажати коммутационных элементов.
Дополнительные коммутационные элементы блоков 1 и 2 необходимы дл формировани кода с нулевой информацией соответствующей части кодов символов , например, в КОИ-8 - это Ю, П, Р, О, В частности, при на314
жатни дополнительных коммутационных элементов блоков 1 и 2 формируетс код Пробел имен ций нулевую информацию в otHOBHoft и дополнительной част х кода символа, и одновременно формируетс сигнал Признак наличи кода на выходе синхронизации устройства.
Claims (1)
- Формула изобретениУстройство дл ввода информации, содержащее первый и второй блоки коммутационных элементов, два шифратора , регистр, первый элемент ИЛИ, выходы группы первого блока коммутационных элементов соединены с входами первого шифратора, выходы которого соединены с информационными входами первой группы регистра, выходы которого вл ютс информационными выходами устройства, выходы группы второго блока коммутационных элементов соединены с входами второго шифратора и входами группы лервого эле965мента ИЛИ, выход второго блока коммутационных элементов соединен с входом первого элемента ИЛИ, выходы второго шифратора соединены с информационными входами второй группы регистра, выход сброса которого вл етс входом синхронизации устройства , отличающеес тем,0 что, с целью повьш1ени надежности устройства, в него введены два триггера , второй элемент ИЛИ, элемент И, входы группы второго элемента ИЛИ соединены с выходами группы первого5 блока, коммутационных элементов, выход которого соединен с входом второго элемента ИЛИ, выходы первого и второго элементов ИЛИ соединены с входами установки второго и пер-0 вого триггеров соответственно, выходы первого и второго триггеров соединены с входами элемента И, выход которого вл етс выходом синхронизации устройства, входом сброса перво-25 го и второго триггеров соединены с входом сброса регистра.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864117528A SU1416965A1 (ru) | 1986-06-18 | 1986-06-18 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864117528A SU1416965A1 (ru) | 1986-06-18 | 1986-06-18 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1416965A1 true SU1416965A1 (ru) | 1988-08-15 |
Family
ID=21256571
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864117528A SU1416965A1 (ru) | 1986-06-18 | 1986-06-18 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1416965A1 (ru) |
-
1986
- 1986-06-18 SU SU864117528A patent/SU1416965A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS56155445A (en) | Electronic computer | |
SU1416965A1 (ru) | Устройство дл ввода информации | |
KR870009595A (ko) | 직렬-비트 2의 보수 디지탈 신호 처리 장치 | |
KR940001556B1 (ko) | 디지탈신호처리장치 | |
SE7908640L (sv) | Tidsmultiplexstromstellarkrets | |
SU1532923A1 (ru) | Устройство дл сложени и вычитани чисел по модулю | |
SU881720A1 (ru) | Устройство дл ввода информации | |
SU1247884A1 (ru) | Процессор | |
JPS5335340A (en) | Key input control system | |
SU1332328A1 (ru) | Процессор | |
SU1478213A1 (ru) | Устройство дл вычислени функций синуса и косинуса | |
SU949719A1 (ru) | Сдвигающее устройство | |
SU1552181A1 (ru) | Устройство дл определени знака числа, представленного в системе остаточных классов | |
SU463109A1 (ru) | Устройство дл ввода информации | |
SU1557683A1 (ru) | Устройство дл преобразовани числа из позиционного кода в систему остаточных классов | |
SU957202A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU1381471A2 (ru) | Устройство дл ввода информации | |
SU1195364A1 (ru) | Микропроцессор | |
SU1226457A1 (ru) | Устройство дл обслуживани запросов с динамическим приоритетом | |
SU1125621A1 (ru) | Преобразователь числа из двоичной системы счислени в систему остаточных классов | |
SU1425680A2 (ru) | Устройство дл тестового контрол цифровых блоков | |
SU1259249A1 (ru) | Последовательный сумматор кодов с иррациональными основани ми | |
SU1282129A1 (ru) | Устройство дл распределени заданий между ЭВМ | |
SU1430962A1 (ru) | Вычислительное устройство | |
SU1439593A1 (ru) | Синтаксический анализатор |