[go: up one dir, main page]

SU1385317A1 - Приемник дискретных частотно-модулированных сигналов - Google Patents

Приемник дискретных частотно-модулированных сигналов Download PDF

Info

Publication number
SU1385317A1
SU1385317A1 SU864020616A SU4020616A SU1385317A1 SU 1385317 A1 SU1385317 A1 SU 1385317A1 SU 864020616 A SU864020616 A SU 864020616A SU 4020616 A SU4020616 A SU 4020616A SU 1385317 A1 SU1385317 A1 SU 1385317A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
frequency
input
delay
Prior art date
Application number
SU864020616A
Other languages
English (en)
Inventor
Валерий Аркадьевич Чердынцев
Михаил Иванович Моисеенко
Александр Олегович Вариводский
Александр Геннадьевич Ткачев
Original Assignee
Минский радиотехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Минский радиотехнический институт filed Critical Минский радиотехнический институт
Priority to SU864020616A priority Critical patent/SU1385317A1/ru
Application granted granted Critical
Publication of SU1385317A1 publication Critical patent/SU1385317A1/ru

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

Изобретение относитс  к радиотехнике. Цель изобретени  - прием сигнала при больших флуктуаци х фазы путем уменьшени  времени поиска сигнала. Приемник содержит перемножители 14, 17, 40 и 44, блоки 25-27 задержки, коммутаторы 29 и 30, частот, г-ры 31 и 32 последовательности чисел , формирователь 33 сетки частот, делитель 38 частоты, сумматоры (С) 39 и 43, управл емый тактовый г-р 49. Введены уз.-. кополосные фильтры 15, 18, 41 и 45, амплитудные детекторы 16, 19, 42 и 46, вычитаю-; щне блоки 20 и 47, пороговые блоки 21 и 23 С 22, формирователь 24 импульсов запуска, блок 28 задержки, дешифратор 34, мультиплексор 35, счетчик 36 этапов, делитель 37, фильтр 48 нижних частот, диф. блок 50, компаратор 51 нул , эл-т И 52. В передающем уст-ве происходит скачкообразное кратное 2 (т 1,2,...) увеличение базы сигнала, в приемнике - соответствующее след щее увеличение базы опорного сигнала, в результате чего увеличиваетс  крутизна дис- криминаа. х-ки (увеличиваетс  точность оценки задержки принимаемого сигнала) схемы слежени  за задержкой. Это достига ётс  согласованной работой блоков передат чика и приемника. 2 ил. со (Л

Description

со оо
ел
со
фуг. 2
Изобретепие отрюситс  к радиотехнике и может использоватьс  дл  передачи дискретной информации.
Цель изобретени  - прием сигиала пр больших флуктуаци х фазы путем умеиьше-; ПИЯ времени поиска сигиала.
На фиг. 1 изображена структурна  электрическа  схема передатчика; на фиг. 2 - структурна  электрическа  схема нриемиика.
Передатчик содержит генератор I такто- вой частоты, делитель 2 частоты, делитель 3,; мультиплексор 4, счетчик 5 этапов, генератор 6 одиночных импульсов, первый и второй генераторы 7 и 8 последовательности чисел, первый и второй коммутаторы 9 и 10, форизмен ют его состо ние, а так как выходы разр дов счетчика 5 соединены с управл ющими входами мультиплексора 4, то в соответствии с состо нием счетчика 5 происходит подключение соответствующих информационных входов мультиплексора 4 к генераторам 7 и 8 последовательности чисел. Такое переключение приводит в свою очередь к увеличению тактовой частоты генераторов 7 и 8 на каждом этапе, а следовательно , и к росту частоты следовани  последовательностей чисел N, и NJ. Это приводит к проиорциональному возрастанию крутизны коррел ционной характеристики излучаемых сигналов. В ириемнике происходит аиаломирователь 11 сетки частот, мультиплексор г гична  работа счетчика 36 этапов, делите- 12, усилитель 13 мощности.л  37, мультиплексора 35 и генераторов 31
Приемник содержит первый иеремножи- тель 14, первый узкополосный фильтр 15, первый амплитудиый детектор 16, второй перемножитель 17, второй узкополоспый фильтр 18, второй амплитудиый детектор 19, 20 Первый вычитающий блок 20, второй пороговый блок 21, третий сумматор 22, первый пороговый блок 23, формирователь 24 Импульсов запуска, первый, второй,третий, четвертый блоки 25-28 задержки, первый, второй коммутаторы 29 и 30 частот, первый, второй генераторы 31 и 32 последователь
25
ности чисел, формирователь 33 сетки частот, дешифратор 34, мультиплексор 35, счетчик 36 этапов, делитель 37, делитель 38 частоты.
и 32 последовательностей чисел, что приводит к увеличению крутизны дискриминационной характеристики, и, соответственно, к увеличению точности ЬЛежени  за задержкой принимаемого сигнала схемы слежени  за задержкой (блоки 39-49). Это приводит к тому, что принимаемый и опорный сигналы соБиадают с точностью до ошибки слежени  схемы слежени  за задержкой. В начальном состо нии (первьж этап) приемник HacTpoeif на первую частоту первой последовательности чисел N,, аналогична начальна  установка передающего устройства, т. е. передача начиЕшетс  с Той же частоты первой последовательности. Дл  запуска фори 32 последовательностей чисел, что приводит к увеличению крутизны дискриминационной характеристики, и, соответственно, к увеличению точности ЬЛежени  за задержкой принимаемого сигнала схемы слежени  за задержкой (блоки 39-49). Это приводит к тому, что принимаемый и опорный сигналы соБиадают с точностью до ошибки слежени  схемы слежени  за задержкой. В начальном состо нии (первьж этап) приемник HacTpoeif на первую частоту первой последовательности чисел N,, аналогична начальна  установка передающего устройства, т. е. передача начиЕшетс  с Той же частоты первой последовательности. Дл  запуска форпервый сумматор 39, третий перемИбжитель 30. мировател  24 используетс  сигласованный
40, третий узкоиолосный фильтр 41, третий амплитудный детектор 42, второй сумматор 43, четвертый перемножит ель 44, четвертый узкополосный фильтр 45, четвертый амплитудный детектор 46, второй вычитаюфильтр (блоки 14-19, 22) с пороговым блоком 23 на выходе совместно со схемой запуска (блоки 50-52), котора  срабатывает от первой последовательности чисел N, , так как подключена к первому информационно45
щий блок 47, фильтр 48 нижних частот, уп 35 му каналу (блоки 14-16), выдел ющему из равл емый тактовый генератор 49, дифференцирующий блок 50, компаратор 51 нул , элемент И 52.
Предлагаемое устройство работает следующим образом..40
В передающем устройстве происходит скачкообразное, кратное 2, где т 1,2, 3...., увеличение базы сигнала, а в приемнике - соответствующее след щее увеличение базы опорного сигнала, в результате чего увеличиваетс  крутизна дискриминацион-, ной характеристики (увеличиваетс  точность оценки задержки принимаемого сигнала) схемы слежени  за задержкой. Это достигаетс  согласованной работой блоков передатчика и приемника.
В передатчике в начальный момент времени сигнал с генератора 6 одиночных импульсов устанавливает счетчик 5 этапов, делитель 3 и генераторы 7 и 8 последовательности чисел в исходное состо ние.
После этого с выхода последнего разр - 55 да делител  3 поступают Импульсы, определ ющие границы этапов. Эти импульсы, поступа  на счетный вход счетчика 5 этапов.
смеси сигнала с шумом сигнал, промодули- рованный последовательностью N,, с которого начинаетс  первый этап передачи. Таким образом, работа приемного устройства начинаетс  с запуска согласованным фильтром и схемой запуска формировател  24, в результате чего начинаетс  от этапа к этапу соответствующее увеличение тактовой частоты генераторов 31 и 32. Дл  исключени  разрывов фазы сигнала в моменты переключени  частот используетс  делитель 38 с посто нным коэффициентом делени , который выбираетс  дл  обеспечени  требуемой кратности частот сигнала. Передача последовательности N, повтор етс  (со сбросом в начале каждого этапа) до те.ч пор, пока ошибка слежени  приемника не достигнет заданной величины. За счет удвоени  так-, товой частоты генераторов 31 и 32 на длительности этапа укладываетс  в два раза больше, элементов последовательности N1.

Claims (1)

  1. Формула изобретени 
    Приемник дискретных частотно-модулированных сигналов, содержащий управл еизмен ют его состо ние, а так как выходы разр дов счетчика 5 соединены с управл ющими входами мультиплексора 4, то в соответствии с состо нием счетчика 5 происходит подключение соответствующих информационных входов мультиплексора 4 к генераторам 7 и 8 последовательности чисел. Такое переключение приводит в свою очередь к увеличению тактовой частоты генераторов 7 и 8 на каждом этапе, а следовательно , и к росту частоты следовани  последовательностей чисел N, и NJ. Это приводит к проиорциональному возрастанию крутизны коррел ционной характеристики излучаемых сигналов. В ириемнике происходит аиалогична  работа счетчика 36 этапов, делите- л  37, мультиплексора 35 и генераторов 31
    гична  работа счетчика 36 этапов, делите- л  37, мультиплексора 35 и генераторов 31
    и 32 последовательностей чисел, что приводит к увеличению крутизны дискриминационной характеристики, и, соответственно, к увеличению точности ЬЛежени  за задержкой принимаемого сигнала схемы слежени  за задержкой (блоки 39-49). Это приводит к тому, что принимаемый и опорный сигналы соБиадают с точностью до ошибки слежени  схемы слежени  за задержкой. В начальном состо нии (первьж этап) приемник HacTpoeif на первую частоту первой последовательности чисел N,, аналогична начальна  установка передающего устройства, т. е. передача начиЕшетс  с Той же частоты первой последовательности. Дл  запуска формировател  24 используетс  сигласованный
    мировател  24 используетс  сигласованный
    фильтр (блоки 14-19, 22) с пороговым блоком 23 на выходе совместно со схемой запуска (блоки 50-52), котора  срабатывает от первой последовательности чисел N, , так как подключена к первому информационному каналу (блоки 14-16), выдел ющему из
    5
    5 му каналу (блоки 14-16), выдел ющему из
    0
    д
    смеси сигнала с шумом сигнал, промодули- рованный последовательностью N,, с которого начинаетс  первый этап передачи. Таким образом, работа приемного устройства начинаетс  с запуска согласованным фильтром и схемой запуска формировател  24, в результате чего начинаетс  от этапа к этапу соответствующее увеличение тактовой частоты генераторов 31 и 32. Дл  исключени  разрывов фазы сигнала в моменты переключени  частот используетс  делитель 38 с посто нным коэффициентом делени , который выбираетс  дл  обеспечени  требуемой кратности частот сигнала. Передача последовательности N, повтор етс  (со сбросом в начале каждого этапа) до те.ч пор, пока ошибка слежени  приемника не достигнет заданной величины. За счет удвоени  так-, товой частоты генераторов 31 и 32 на длительности этапа укладываетс  в два раза больше, элементов последовательности N1.
    Формула изобретени 
    Приемник дискретных частотно-модулированных сигналов, содержащий управл емый тактовый генератор, выход которого соединен с входами делител  частоты и формировател  сетки частот, выходы которого соединены с первыми входами первого и второго коммутаторов частот, вторые входы которых соединены с выходами первого и второго генераторов последовательностей чисел , первый, второй, третий блоки задержки, первый, второй, третий, четвертый перемножители , первые входы которых объединены
    входом элемента И и первым входом формировател  импульса запуска, второй и третий входы которого соединены соответственно с выходом элемента И и выходом управл емого тактового генератора, выход третьего блока задержки через последовательно соединенные первый блок задержки, второй сумматор, четвертый перемножитель, четвертый узкополосный фильтр и четвертый амплитудный детектор соединен с первым
    и  вл ютс  входом приемника дискретных входом второго вычитающего блока, выход частотно-модулированных сигналов, первый, четвертого блока задержки через второй второй сумматоры, отличающийс  тем, что, с целью приема сигнала при больших флуктуаци х фазы, путем уменьшени  времени
    блок задержки соединен с вторым входом второго сумматора, выход первого коммутатора частот соединен с входом третьего поиска, введены первый, второй, третий и 15 блока задержки и первым входом первого четвертый узкополосные фильтры, первый, сумматора, выход второго коммутатора час- второй, третий и четвертый амплитудные де- тот соединен с входом четвертого блока за- текторы, первый и второй вычитающие бло- держки и вторым входом первого сумматора, ки, первый и второй пороговые блоки, фор- выход которого через последовательно сое- мирователь импульса запуска, дешифратор, диненные третий перемножитель, т,ретий уз- мультиплексор, счетчик этапов, делитель, кополосный фильтр и третий амплитудный фильтр нижних частот, третий сумматор, детектор соединен с вторым входом второго четвертый блок задержки, дифференцирую- вычитающего блока, выход которого через щий блок компаратор нул , элемент И, вто- фильтр нижних частот соединен с входом рые входы первого и второго перемножите- управл емого тактового генератора, выход лей соединены с выходами третьего и чет- 25 формировател  импульсов запуска соединен вертого блоков задержки, выход первого с первыми входами счетчика этапов, делител , обоих генераторов последовательностей чисел, вторые входы которых соединены с выходом мульти плексора, выход делител  частоты соединен с вторым входом делител , один выход которого соединен с входом счетчика этапов, а другие выходы - с перперемножнтел  через последовательно соединенные первый узкополосный фильтр и первый амплитудный детектор соединен с первыми входами п&рвого вычитающего блб- ка и третьего сумматора, выход второго перемножител  через последовательно соединенные второй узкополосный фильтр и второй амплитудный детектор соединен с вторыми входами первого вычитающего блока и третьего сумматора, выход первого амплитудного детектора через последовательно соединенные дифференцирующий блок и компаратор нул  соединен с первым входом элемента И, выход третьего сумматора через первый пороговый блок соединен с вторым
    30
    35
    выми входами мультиплексора, вторые вхо: ды которого и входы дешифратора соединены с выходами счетчика этапов, выход первого вычитающего блока соединен с входом второго порогового блока, выход которого  вл етс  первым выходом приемника дискретных частотно-модулированных сигналов, вторым выходом которого  вл етс  выход дешифратора.
    входом элемента И и первым входом формировател  импульса запуска, второй и третий входы которого соединены соответственно с выходом элемента И и выходом управл емого тактового генератора, выход третьего блока задержки через последовательно соединенные первый блок задержки, второй сумматор, четвертый перемножитель, четвертый узкополосный фильтр и четвертый амплитудный детектор соединен с первым
    5
    выми входами мультиплексора, вторые вхо: ды которого и входы дешифратора соединены с выходами счетчика этапов, выход первого вычитающего блока соединен с входом второго порогового блока, выход которого  вл етс  первым выходом приемника дискретных частотно-модулированных сигналов, вторым выходом которого  вл етс  выход дешифратора.
SU864020616A 1986-02-06 1986-02-06 Приемник дискретных частотно-модулированных сигналов SU1385317A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864020616A SU1385317A1 (ru) 1986-02-06 1986-02-06 Приемник дискретных частотно-модулированных сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864020616A SU1385317A1 (ru) 1986-02-06 1986-02-06 Приемник дискретных частотно-модулированных сигналов

Publications (1)

Publication Number Publication Date
SU1385317A1 true SU1385317A1 (ru) 1988-03-30

Family

ID=21221004

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864020616A SU1385317A1 (ru) 1986-02-06 1986-02-06 Приемник дискретных частотно-модулированных сигналов

Country Status (1)

Country Link
SU (1) SU1385317A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Чер/1ыииев В. А. Статистическа теори совмещенных радиотехнических -систем. Минск: Высша школа, 1980, с. 7. *

Similar Documents

Publication Publication Date Title
US5519444A (en) Phase synchronizing loop apparatus for digital audio signals
SU1385317A1 (ru) Приемник дискретных частотно-модулированных сигналов
SU1075430A1 (ru) Приемное устройство псевдослучайных сигналов
RU2093964C1 (ru) Устройство поиска и сопровождения сигнала синхронизации в спутниковых системах связи по приему
SU661842A1 (ru) Устройство дл приема фазоманипулированных псевдослучайных сигналов
SU1140262A1 (ru) Устройство дл приема частотно-фазоманипулированных сигналов
SU1095440A1 (ru) Фазовый манипул тор
SU915213A1 (ru) Формирователь ликейно-частотномодулированных сигналов.
SU1256131A1 (ru) Генератор гармоник
SU1167750A1 (ru) След щий фильтр дл псевдослучайных сигналов
SU1107321A1 (ru) Система передачи сигналов тонального телеграфировани
SU873438A1 (ru) Совмещенна радиолини с шумоподобными сигналами
SU587596A1 (ru) Генератор с линейной частотной модул цией
SU801049A1 (ru) Устройство дл воспроизведени чАСТОТНО-МОдулиРОВАННыХ СигНАлОВ
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU761946A1 (ru) Модуляционный радиометр 1
SU1319292A2 (ru) Автокоррел ционный измеритель параметров псевдослучайного фазоманипулированного сигнала
RU2017339C1 (ru) Устройство демодуляции дискретных частотно-модулированных сигналов
SU869068A1 (ru) Цифровой синтезатор частот
SU801286A1 (ru) Устройство слежени за задерж-КОй
SU801285A1 (ru) Устройство слежени за задерж-КОй
SU1713102A1 (ru) Устройство фазовой автоподстройки частоты
SU537432A1 (ru) Устройство дл автоподстройки частоты приемника
SU1587658A1 (ru) Устройство дл приема сигналов фазовой телеграфии
SU1417186A2 (ru) Цифровой синтезатор частот Усачева И.П.