SU1339580A1 - Устройство дл моделировани ошибок в цифровом канале передачи информации - Google Patents
Устройство дл моделировани ошибок в цифровом канале передачи информации Download PDFInfo
- Publication number
- SU1339580A1 SU1339580A1 SU864017506A SU4017506A SU1339580A1 SU 1339580 A1 SU1339580 A1 SU 1339580A1 SU 864017506 A SU864017506 A SU 864017506A SU 4017506 A SU4017506 A SU 4017506A SU 1339580 A1 SU1339580 A1 SU 1339580A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- switch
- trigger
- digital
- Prior art date
Links
Landscapes
- Monitoring And Testing Of Transmission In General (AREA)
- Dc Digital Transmission (AREA)
Abstract
Изобретение относитс к специализированным средствам вычислительной техники и может быть использовано при экспериментальном исследовании и испытании аппаратуры цифровых систем передачи. Цель изобретени - расширение функциональных возможностей устройства за счет имитации ошибок в цифровых системах передачи информации с квазитроичными сигналами. Устройство включает генератор 1 шума, ограничитель 2, формирователь 3 импульсов ошибок, триггеры 4, 5, входной 6 и выходной 10 согласующие линейные трансформаторы, элементы НЕ 18, 8, ИЛИ 9, 11, 12, 19, переключатели 7, 17, измеритель 13 отношени , циф- роаналоговый преобразователь 14, передатчик 16, приемник 20 и блок 15 индикации. Устройство позвол ет имитировать ошибки в квазитроичных сиг. налах, использующихс дл передачи информации по линейному тракту цифровых систем передачи. Кроме того, устройство может работать и с унипол рными двоичными сигналами и с бипол рными двоичными линейными сигналамиj которые используютс в некоторых типах цифровых системах передачи. 1 ил. i Л со со со сд 00
Description
Изобретение относитс к специализированным средствам вьгчислительнай техники и может использоватьс при экспериментальном исследовании и испытании аппаратуры цифровых систем передачи,, использующей в линейном тракте квазитроичные сигналы (трехуровневые коды передачи).
Цель изобретени - расширение функционсшьных возможностей устройства за счет имитации ошибок в цифровых системах передачи информации с Квазитроичными сигналами. На чертеже представлена структурна электрическа схема устройства дл моделировани ошибок в цифровом канале передачи информации.
Устройство содержит генератор 1 шума 5 ограничитель 2, формирователь 3 импульсов ошибокS второй триггер 45, первый триггер 5, входной согласующий линейный трансформатор 6, первый переключатель 7, первый элемент НЕ 8, первый элемент , ИЛИ 9, выходной согласующий линейны трансформатор 10, третий элемент ИЛИ 1 четвертый элемент ИЛИ 12, измеритель 13 отношени , цифроаналоговый преобразователь (ДАЙ) 14, блок 15 индикации , передатчик 16, второй переключатель 17, второй элемент НЕ 18, второй элемент ИЛИ 19 и приемник 20.
Устройство работает следующим образом ,/
Последовательность квазитроичных линейных сигналов (любого из трехуровневых или бипол рных кодов передачи ) от передатчика 16 цифровой системы передачи поступает на вход линейного трансформатора 6, выходна обмотка которого имеет заземленную среднюю точку и своими выходами подключена к двум идентичным цепочкам, состо щим из переключател 7, первого элемента НЕ 8 и элемента ИЛИ 9, (или Г/, 18 и 19), которые предназначены дл ввода ошибок в последовательность квазитроичных сигналов, расщепленную входным линейным трансформатором 6 на две двухуровневые составл юще
Эти двухуровневые (унипол рные) последовательности поступают на первый вход соответствующего переключател 7 или 17, который при воздействии последовательности сформированных по заданному закону импульсов с выхода триггера 5 со счетным входом осуществл ет коммутацию выходов. Ге
5
5
0
5
нератор 1 шума вырабатывает шумовое напр жение. Ограничитель 2 образует случайную последовательность импульсов , частота следовани которых зависит от уровн ограничени . Случайна последовательность импульсов с выхо- да ограничител 2 подаетс на вход формировател 3 импульсов ошибок, на выходе которого образуетс последовательность коротких импульсов, сгруппированных по определенному закону . Эта последовательность импульсов поступает на один вход триггеров 4, другой вход которого вл етс сбросовым и соединен с выходом элемента И,ЛИ 1 1 дл фиксации окончани введени каждого искажени . С выхода триггера 4 случайна последовательность импульсов, поступает на счетный вход триггера 5, с выхода которого последовательность импульсов со случайной длительностью подаетс на управл ющие входы переключателей 7 и 17, обеих цепочек, формирующих ошибки в информационной последовательности. Переключение выходов переключателей 7 и 17 в соответствии с длительностью импульсов на их управл ющем входе происходит так, что соответствующа двухуровнева последовательность импульсов проходит либо через первьй элемент НЕ 8, (18) и элемент ИЛИ 9 (19), что обеспечивает имитацию иска- импульсов соответствующей пол рности в канале св зи, либо пр мо
0
5
0
без искажений проходит через элементы ИЛИ на линейный трансформатор 10,
Линейный трансформатор 10 осуществл ет объединение двух двухуровневых составл ющих в единый трехуровневьй линейный сигнал, отдельные элементы которого искажены, и выдает эту информационную последовательность на приемник 20 цифровой системы передачи .
Одновременно входные сигналы обеих , составл ющих информационного сиг- налта с выходов линейного трансформатора 6 через элемент ИЛИ 12 поступают на один вход измерител 13 отношени , на другой вход которого подаютс через элемент ИЛИ 11 искаженные сигналы с выходов элементов НЕ. Измеритель 13 определ ет величину коэф- 5 фициента ошибки на заданном интервале анализа, котора с помощью ЦАП 14 преобразуетс в управл ющее напр жение порога ограничител 2.
Claims (1)
- Формула изобретени Устройство дл моделировани ошибок в цифровом канале передачи информации , содержащее первый переключатель , первый выход которого соединен с первым входом первого элемента ИЛИ второй выход первого переключател соединен с вх одом первого элемента НЕ, выход которого подключен к второму входу первого элемента ИЛИ, управл ющий вход первого переключател соединен с пр мым выходом первого триггера, измеритель отношени , выход которого соединен с информационным входом цифроаналогового преобразовател , выход которого подключен к входу задани уровн сигнала ограничител , информационный вход которого соединен с выходом генератора шума , а выход ограничител соединен с входом формировател импульсовошибок , отличающеес тем, что, с целью расширени функциональных возможностей за счет имитации ошибок в цифровых системах передачи информации с квазитроичными сигналами , оно дополнительно содержит входной и выходной согласующие линейные трансформаторы, второй триггер, второй , третий и четвертый элементы ИЛИ второй элемент НЕ и второй переключатель , причем выводы первичной обмотки входного согласующего линейного- трансформатора вл ютс входами уст- ройст ва, выводы вторичной обмотки входного согласующего линейного трансформатора соединены соответстРедактор А. Борович Заказ 4224/40Составитель В. ФукаловТехред М.Дидык Корректор М. ДекчикТираж 672 Подписное ВНИШИ Государственного комитета СССРпо делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4ве но с информационными входами первого и второго переключателей, управ- л юп(ий вход второго переключател соединен с пр мым выходом первого триггера, первый выход второго переключател соединен с входом второго элемента НЕ, выход которого подключен к первому входу второго элемента ИЛИ, второй вход которого соединен с вторым выходом второго переключател , выходы первого и второго элементов ИЛИ соединены с выводами первичной обмотки выходного согласующего линейного трансформатора, выводы вторичной обмотки которого вл ютс выходами устройства, выходы первого и второго элементов НЕ подключены соответственно к входам третьего элемента ИЛИ, выход которого подключен к нулевому входу второго триггера и первому информационному входу измерител отношени , второй информацион- ньш вход которого подключен к выходучетвертого элемента ИЛИ, выходы которого соединены соответственно с выводами вторичной обмотки входного согласующего линейного трансформатора, выход формировател импульсов ошибокподключен к единичному входу второго триггера, пр мой вькод которого соединен со счетным входом первого триггера , средн точка вторичной обмотки входного согласующего линейного трансформатора и средн точка первичной обмотки выходного согласующего линейного трансформатора подключены к шине нулевого потенциала.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864017506A SU1339580A1 (ru) | 1986-01-23 | 1986-01-23 | Устройство дл моделировани ошибок в цифровом канале передачи информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864017506A SU1339580A1 (ru) | 1986-01-23 | 1986-01-23 | Устройство дл моделировани ошибок в цифровом канале передачи информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1339580A1 true SU1339580A1 (ru) | 1987-09-23 |
Family
ID=21219899
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864017506A SU1339580A1 (ru) | 1986-01-23 | 1986-01-23 | Устройство дл моделировани ошибок в цифровом канале передачи информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1339580A1 (ru) |
-
1986
- 1986-01-23 SU SU864017506A patent/SU1339580A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1185628, кл. Н 04 К 3/00, 1983. Авторское свидетельство СССР № 919117, кл. Н 04 К 3/00, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3949170A (en) | Signal transmitting system including A-D and D-A converters | |
US3560856A (en) | Multilevel signal transmission system | |
KR890011227A (ko) | 디지탈-아날로그 변환기 | |
GB676393A (en) | Improvements in or relating to the tele-selection of elements of electric signalling communication, remote-control and like systems | |
US4034236A (en) | Device for forming a bipolar signal of 50% duty cycle | |
SU1339580A1 (ru) | Устройство дл моделировани ошибок в цифровом канале передачи информации | |
GB873277A (en) | Method for scrambling communication signals | |
GB840501A (en) | System for the transmission of signals | |
US4099174A (en) | Logarithmic digital to analog converter | |
GB661020A (en) | Binary coding circuits for electric pulse code modulation systems of communication | |
US2720557A (en) | Time division pulse code modulation system employing continuous coding tube | |
SU1058050A1 (ru) | Преобразователь бипол рного кода в однопол рный | |
SU1619296A1 (ru) | Устройство дл моделировани ошибок в волоконно-оптической линии св зи | |
RU2115240C1 (ru) | Устройство кодирования, приема и передачи цифровой информации по двухпроводной линии связи | |
RU2699588C1 (ru) | Многоканальный блок трансформаторной развязки | |
GB890820A (en) | Improvements in or relating to telecommunication systems comprising transfluxors | |
SU849516A1 (ru) | Устройство дл передачи инфор-МАции B дВОичНОМ КОдЕ | |
GB726313A (en) | Improvements in or relating to electric circuit arrangements for decoding pulse codemodulation signals | |
SU1089606A1 (ru) | Устройство дл приема и передачи информации | |
ATE25909T1 (de) | Schaltsystem. | |
SU1312745A1 (ru) | Переходное устройство | |
SU1037312A1 (ru) | Телемеханическа система | |
GB1059150A (en) | Improvements relating to arrangements for the transmission of communication signals by pulse code modulation transmission | |
JPS6335144B2 (ru) | ||
SU1374375A1 (ru) | Устройство дл управлени группой из трех вентильных преобразователей |