SU1328936A1 - Device for shaping unblocking pulse - Google Patents
Device for shaping unblocking pulse Download PDFInfo
- Publication number
- SU1328936A1 SU1328936A1 SU864034969A SU4034969A SU1328936A1 SU 1328936 A1 SU1328936 A1 SU 1328936A1 SU 864034969 A SU864034969 A SU 864034969A SU 4034969 A SU4034969 A SU 4034969A SU 1328936 A1 SU1328936 A1 SU 1328936A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- key
- resistor
- trigger
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Abstract
Изобретение может быть использовано в устройствах вычислительной техники, где при включении питани требуетс установка элементов пам ти IB определенное состо ние. Цель изобретени - повышение быстродействи устройства при повторном включении источника питани . Устройство содержит конденсатор 1, пороговый элемент 2 и резистор 3. В устройство введены D-триггер 4, резисторы 5 и 6, ключи 7 - 10 и образованы новые функциональные св зи. 1 ил. t Enum (Л 00 ю с со со 05The invention can be used in computing devices, where when power is turned on, installation of memory elements IB requires a certain state. The purpose of the invention is to increase the speed of the device when the power source is turned on again. The device contains a capacitor 1, a threshold element 2 and a resistor 3. A D-flip-flop 4, resistors 5 and 6, keys 7-10 are entered into the device and new functional connections are formed. 1 il. t Enum (L 00 th with co Stock 05
Description
1 , 1eleven
Изобретение относитс к импульсной технике и может быть использовано в устройствах вычислительной техники , где при включении питани -требуетс установка элементов пам ти в определенное состо ние.The invention relates to a pulse technique and can be used in computing devices, where when power is turned on, the installation of memory elements in a certain state is required.
Цель изобретени - повышение быстродействи устройства при повторном включении источника питани .The purpose of the invention is to increase the speed of the device when the power source is turned on again.
На чертеже изображена принципиальна схема устройств.The drawing shows a schematic diagram of the devices.
Устройство формировани установочного импульса содержит конденсатор 1 первый вывод которого соединен с общей шиной, а второй подключен к входу порогового элемента 2 и через первый резистор 3 соединен с шиной источника питани .The installation pulse shaping device comprises a capacitor 1 whose first terminal is connected to the common bus, and the second is connected to the input of the threshold element 2 and is connected to the power supply bus through the first resistor 3.
Устройство содержит D-триггер 4, второй 5 и третий 6 резисторы, первый 7, -второй 8, третий 9„ четвертый 1-0 ключи, выход порогового элемента соединен с С-входом триггера, а вход подключен к выходу первого ключа 7 и управл ющему входу второго ключа 8 входы первого 7, второго 8 и третьего 9 ключей соединены с общей шиной, выход четвертого ключа 10 соединен с входом S-триггера и через второй резистор 5 подключен к общей шине, управл ющие входы первого, третьего и четвертого ключей соединены с пр мым -выходом триггера, D-вход которого соединен с шиной источника пита- ни , а R-вход подключен к выходам второго и третьего ключей к через третий резистор 6 к шине источника питани , вход четвертого ключа соединен с шиной, источника питани .The device contains a D-flip-flop 4, a second 5 and a third 6 resistors, the first 7, the second 8, the third 9 "fourth 1-0 keys, the output of the threshold element is connected to the C-input of the trigger, and the input is connected to the output of the first key 7 and The first input of the second key 8 is the inputs of the first 7, second 8 and third 9 keys connected to the common bus, the output of the fourth key 10 is connected to the input of the S-flip-flop and connected via the second resistor 5 to the common bus, the control inputs of the first, third and fourth keys are connected with direct trigger output, the D-input of which is connected to the bus ist chnika power and R-input is connected to the outputs of the second and third keys to 6 through a third resistor to the power source bus, the fourth key input is connected with bus power source.
Устройство работает следующим образом.The device works as follows.
После подачи питани на устройство конденсатор 1 начинает зар жатьс от источника питани через резистор 6. Сопротивление резистора 6 н емкость конденсатора 1 определ ют посто нную времени цепи зар да конденсатора 1 и длительность импульса установки. До момента срабатывани порогового элемента на пр мом выходе триггера 4 присутствует уровень логического О, на инверсном выходе уровень логической 1, Начальное состо ние триггера 4 фиксировано по входам R и S, так как вход R триггера 4 через резистор 6 подключен к шине источника питани , а вход S триггера 4 через резистор 5 имеетAfter supplying power to the device, the capacitor 1 begins to charge from the power source through a resistor 6. The resistance of the resistor is 6 n and the capacitance of the capacitor 1 determines the time constant of the charge circuit of the capacitor 1 and the pulse width of the installation. Until the threshold element is triggered, the direct output of trigger 4 has a logic level O, the inverse output has logic level 1, the initial state of trigger 4 is fixed at inputs R and S, because the input R of trigger 4 is connected to the power supply bus, and input S of trigger 4 through resistor 5 has
289362289362
уровень логического О. Когда напр жение на конденсаторе 1 достигает напр жени порога срабатывани порога элемента, на выходе порогового элемента 2 фиксируетс уровень логической I, ключ 8 открываетс , и триггер 4 переключаетс в противоположное состо ние. На вых)дв устрой- д ства устанавливаетс уровень логичес-. кого О, Сигшш логической 1 с пр мого выхода триггера 4 открьшает ключи 9 и 10, На входе R триггера 4logic level O. When the voltage across the capacitor 1 reaches the voltage threshold of the threshold of the element, the output of the threshold element 2 is fixed to the level of logic I, the key 8 opens, and the trigger 4 switches to the opposite state. At the output of the two devices, the logical level is set. Whom Oh, Logic logical 1 from the direct output of the trigger 4 opens the keys 9 and 10, At the input R of the trigger 4
по вл етс уровень логического О, g вход S триггера 4 через открытыйlogic level O appears, g input S of trigger 4 through open
ключ 10 прив зан к уровню логической 1. Сигналы по входам R и S фгасси- руют новое состо ние триггера 4, при этом на выходе устройства фик- jg сируетс уровень логического О. Начина с этого момента происходит обнуление конденсатора I через открытый ключ 7, После обнулени конденсатора устройство готового к сле- 25 дующему включению источника питани .the key 10 is locked to the logic level 1. The signals at the inputs R and S fgasse the new state of trigger 4, while the output of the device is fixed jg logic level O. Starting from this moment, the capacitor I is reset through the public key 7, After zeroing the capacitor, the device is ready for the next power source.
Таким образом, обнуление конденсатора 1 происходит сразу после включени источника питани и времени на подготовку устройства к повторному 2Q включению не требуетс .Thus, resetting the capacitor 1 occurs immediately after switching on the power source and the time required to prepare the device for re-switching 2Q is not required.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864034969A SU1328936A1 (en) | 1986-01-21 | 1986-01-21 | Device for shaping unblocking pulse |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864034969A SU1328936A1 (en) | 1986-01-21 | 1986-01-21 | Device for shaping unblocking pulse |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1328936A1 true SU1328936A1 (en) | 1987-08-07 |
Family
ID=21225627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864034969A SU1328936A1 (en) | 1986-01-21 | 1986-01-21 | Device for shaping unblocking pulse |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1328936A1 (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2542662C1 (en) * | 2013-10-01 | 2015-02-20 | Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") | Setting pulse shaper |
-
1986
- 1986-01-21 SU SU864034969A patent/SU1328936A1/en active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2542662C1 (en) * | 2013-10-01 | 2015-02-20 | Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") | Setting pulse shaper |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4716322A (en) | Power-up control circuit including a comparator, Schmitt trigger, and latch | |
SU1328936A1 (en) | Device for shaping unblocking pulse | |
US4048521A (en) | Flip-flop with false triggering prevention circuit | |
SU1338047A1 (en) | Device for setting logic element in initial condition | |
SU1750041A1 (en) | Threshold device | |
SU1405102A1 (en) | Function converter | |
KR930006695Y1 (en) | Power on reset circuit | |
SU1113885A1 (en) | One-shot multivibrator | |
SU871332A1 (en) | Delay device | |
SU1056458A1 (en) | Bridge-type delay element | |
SU1636986A1 (en) | Monostable multivibrator | |
SU1257835A1 (en) | Majority element | |
KR920004509Y1 (en) | Reset circuit using switching elements | |
SU1338029A1 (en) | Chatter suppressing device | |
SU1274133A2 (en) | Delaying device | |
KR950015048B1 (en) | Power-on reset circuit | |
KR900003594Y1 (en) | Switching protecting circuit for system's reset | |
SU1569836A1 (en) | Data input device | |
RU1817210C (en) | Device for controlling power switch built up of parallel-connected power transistors | |
SU1676068A1 (en) | Universal binary cell | |
SU1410004A2 (en) | D.c. voltage stabilizer | |
RU2053593C1 (en) | Flip-flop device | |
SU843204A1 (en) | Device for shaping delay and duration of pulses | |
SU1550519A1 (en) | Device for checking microcircuit indexing | |
JPS6329299Y2 (en) |