SU1307581A1 - Устройство дл контрол последовательности импульсов - Google Patents
Устройство дл контрол последовательности импульсов Download PDFInfo
- Publication number
- SU1307581A1 SU1307581A1 SU853941008A SU3941008A SU1307581A1 SU 1307581 A1 SU1307581 A1 SU 1307581A1 SU 853941008 A SU853941008 A SU 853941008A SU 3941008 A SU3941008 A SU 3941008A SU 1307581 A1 SU1307581 A1 SU 1307581A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- bus
- pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к импульсной технике, может быть использовано в автоматике и дл контрол узлов цифровых вычислительных устройств. Целью изобретени вл етс повышение точности контрол регул рных последовательностей . Устройство содержит входную шину 1 , генератор 3 импульсов, счетчик 4, регистр 8, шины 11 задани кода, элемент И-НЕ 12, триггер 14, формирователь 7 импульсов, выходную шину 15. Введение элементов 5,6 задержки , элемента И 2, элемента И-НЕ 13, блока 10 сравнени , блока 9 вычитани , образование новых функциональных св зей позвол ет достичь поставленную цель. Устройство позвол ет контролировать период входной последовательности с любым не фиксированным заранее начальным значением и измен ющимс на определенном отрезке времени с заданной точностью. 1 ил. о (Л
Description
Изобретение относитс к импульсной технике и может быть использовано в автоматике и дл контрол узлов цифровых вычислительных устройств.
Целью изобретени вл етс повыше- мне точности контрол регул рных последовательностей .
Поставленна цель достигаетс за счет введени конструктивных признаков , позвол ющих контролировать пери- од входной последовательности с любым не фиксированным заранее начальным значением и измен ющимс на определенном отрезке времени с заданной точностью.
На чертеже приведена структурна схема устройства дл контрол после- доват ельности импульсов.
Устройство содержит входную шину 1, элемент И 2, генератор 3 импульсов, счетчик 4, элементы 5 и 6 задержки, формирователь 7 импульсов, регистр 8, блок 9 вычитани , блок 10 сравнени , шины 11 задани кода, элементы И-НЕ 12 и 13, триггер 14, выходную шину 15.
Выход элемента И-НЕ 13 соединен с входом установки в 1 триггера 14, выход которого соединен с выходной шиной 15, входна шина 1 соединена с входом формировател 1 перва группа входов блока 9 вычитани соединена с выходами счетчика 4 и с информа- ционными входами регистра 8, выходы которого соединены с второй группой входов блока 9 вычитани , выходы которого соединены с первой группой входов блока 10 сравнени , втора группа входов которого соединена с шинами 11 задани кода, выход форми-. ровател 7 соединен с входом элемента 5 задержки и с первыми входами элементов И-НЕ 13, 12, вторые входы которых соединены соответственно .с выходами Меньше и Больше или равно блока 10 сравнени , выход элемента И-НЕ 12 соединен с входом установки в О триггера 14, выход элемента 5 задерж- ки соединен с тактовьм входом регистра 8 и с входом элемента 6 задержки, выход которого соединен с входом сброса счетчика 4, счетньп вход которого соединен с выходом элемента И 2, пр мой и инверсный входы которого соединены соответственно с выходом генератора 3 импульсов и с входной шиной.
5
0 5
0 g 5 о
Устройство работает следующим образом .
Контролируема последовательность импульсов поступает на инверсный вход элемента И 2 и вход формировател 7 импульсов. На вторую группу входов блока 10 сравнени поступает задающий код по шинам 11, определ ющий точность контрол периода следовани импульсов. Элемент И 2 открываетс при по влении на его инверсном входе О. Таким образом, пауза между двум импульсами последовательности заполн етс импульсами генератора 3. Образовавшийс на выходах счетчика 4 код и код, установленный на выходах регистра 8, пост упают соответственно на первую и вторую группы входов блока 9, на выходах которого формируетс значение модул разности. Модуль разности сравниваетс в блоке 10 сравнени с задающим кодом. Если разница между двум следующими друг за другом паузами мала, на выходе Меньше блока 10 сравнени по вл етс 1, При этом импульс, вырабатываемый формирователем 7 по переднему фронту импульса последовательности, поступает на S- вход триггера 14 и подтверлодает на выходной шине 15 устройства высокий логический уровень. Этот же импульс с задержкой, создаваемый элементами 5 и 6 задержки, переписывает содержимое счетчика 4 в регистр 8 и сбрасывает счетчик 4, При разнице между паузами , превьщгающей установленную величину или равной ей, что мо;кет иметь место при потере импульса или при его несвоевременном по влении, по вл етс на выходе Больше или равно блока 10 сравнени , что приводит к сбросу триггера 14. Если последующа пауза также отлична от предьщущей, то импульс, сформированный по ее окончании на выходе формировател 7, пройд через элемент И-НЕ 12, подтверждает нулевое состо ние триггера 14, Если же последующа пауза совпадает (с заданной точностью) с предыдущей, то импульс с выхода формировател 7, пройд через элемент И-НЕ 13, устанавливает триггер 14 в единичное состо ние . Итак, если на шине 15 устройства сигнал 1, то входна последовательность импульсов регул рна (периодична ) с заданной точностью, т,е, устройство производит сравнение длительности каждой паузы импульсной последовательности с предыдущей, фиксиру
отклонени от регул рности входной последовательности импульсов, если они превьшают наперед заданную величну .
Claims (1)
- Формула изобретениУстройство дл контрол последовательности импульсов, содержащее входную шину, генератор импульсов, регистр, счетчик, -шины задани кoдaj первый элемент И-НЕ, выход которого соединен с входом установки в 1 триггера, выход которого соединен с выходной шиной, входна шина соединена с входом формировател импульсов, отличающеес тем, что,с целью повьшени точности контрол регул рных последовательностей, в него введены два элемента задержки, эле- мент И, второй элемент И-НЕ, блок сравнени и блок вычитани , перва группа входов которого соединена с выходами счетчика и с инфоркационнымивходами регистра, выходы которого соединены с второй группой входов блока вычитани , выходы которого соединены с первой группой входов блока сравнени , втора группа входов которого соединена с шинами задани кода, выход формировател импульсов соединен с входом первого элемента задержки и с первыми входами первого и второго элементов И-НЕ, вторые входы которых соединены.соответственно с выходами Меньше и Больше или равно блока сравнени , выход второго элемента И-НЕ соединен с входом установки в О триггера, выход первого элемента задержки соединен с тактовым входом регистра и с входом второго элемента задержки, выход которого соединен с входом сброса счетчика, счетный вход которого соединен с выходом элемента И, пр мой и инверсный входы которого соединены соответственно с выходом генератора импульсов и с входной шиной.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853941008A SU1307581A1 (ru) | 1985-07-26 | 1985-07-26 | Устройство дл контрол последовательности импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853941008A SU1307581A1 (ru) | 1985-07-26 | 1985-07-26 | Устройство дл контрол последовательности импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1307581A1 true SU1307581A1 (ru) | 1987-04-30 |
Family
ID=21193165
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853941008A SU1307581A1 (ru) | 1985-07-26 | 1985-07-26 | Устройство дл контрол последовательности импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1307581A1 (ru) |
-
1985
- 1985-07-26 SU SU853941008A patent/SU1307581A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 894873, кл. Н 03 К 21/34, 1980. Авторское свидетельство СССР № 1102042, кл. Н 03 К 21/34, 1983. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1307581A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1497721A1 (ru) | Генератор импульсной последовательности | |
SU1457159A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU853814A1 (ru) | Устройство дл контрол распре-дЕлиТЕл иМпульСОВ | |
SU1751845A1 (ru) | Широтно-импульсный модул тор | |
SU1422363A1 (ru) | Цифрова регулируема лини задержки | |
SU783956A1 (ru) | Устройство дл получени пачек импульсов | |
SU1347162A1 (ru) | Генератор импульсной последовательности | |
SU1457160A1 (ru) | Управл емый делитель частоты | |
SU993260A1 (ru) | Устройство дл логического управлени | |
SU921094A1 (ru) | Дес тичный счетчик | |
SU1193658A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU884103A1 (ru) | Формирователь импульсов | |
SU1522383A1 (ru) | Цифровой генератор импульсов | |
SU976503A1 (ru) | Перестраиваемый делитель частоты | |
SU763891A1 (ru) | Устройство дл сравнени чисел | |
SU1287259A1 (ru) | Генератор квазирегул рных импульсов | |
SU1718368A1 (ru) | Формирователь импульсов | |
SU1359904A1 (ru) | Устройство контрол двоичных счетчиков с последовательным вводом информации | |
SU1177901A1 (ru) | Временной селектор целых импульсов | |
SU1282315A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU766015A1 (ru) | Устройство дл распределени уровней | |
SU1005288A2 (ru) | Устройство задержки импульсов | |
SU1370751A1 (ru) | Формирователь импульсов | |
SU758501A1 (ru) | Устройство дл синхронизации импульсов |