SU1298770A1 - Device for checking parameters - Google Patents
Device for checking parameters Download PDFInfo
- Publication number
- SU1298770A1 SU1298770A1 SU853971349A SU3971349A SU1298770A1 SU 1298770 A1 SU1298770 A1 SU 1298770A1 SU 853971349 A SU853971349 A SU 853971349A SU 3971349 A SU3971349 A SU 3971349A SU 1298770 A1 SU1298770 A1 SU 1298770A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- decoder
- information
- inputs
- Prior art date
Links
Landscapes
- Control By Computers (AREA)
Abstract
Изобретение относитс к области автоматики и информационно-измерительной техники и может быть использовано в информационно-измерительных системах и информационно-вычислительных комплексах АСУТП. Цель изобретени - повышение помехоустойчивости-, устройства. Цель достигаетс тем, что в устройство дл контрол пара .метров, содержащее индикатор 3, вход которого соединен с выходом первого блока 7 пам ти, блок 2 управлени , вход которого соединен с выходом генератора 1 импульсов, коммутатор 4, информационные входы которого вл ютс соответствующими входами устройства , управл ющий вход соединен с первым выходом блока 2 управлени , а выход коммутатора 4 - с входом элемента 6 задержки, дополнительно введены элемент И:, второй блок 9 пам ти , селектор 8 вида параметра с их св з ми. Это обеспечивает работу устройства в непрерывном циклическом режиме и контроль параметров любого вида датчиков. Контролируемые событи регистрируютс по результатам анализа за два цикла опроса датчиков, что исключает ложную регистрацию при по влении внешних помех длительностью менее одного цикла опроса всех датчиков. 2 з.п. ф-лы, 4 ил. i (Л ю со 00. The invention relates to the field of automation and information-measuring equipment and can be used in information-measuring systems and information-computer complexes of automated process control systems. The purpose of the invention is to improve the noise immunity of the device. The goal is achieved by the fact that, in a device for controlling parameters, containing an indicator 3, the input of which is connected to the output of the first memory block 7, the control unit 2, the input of which is connected to the output of the pulse generator 1, the switch 4, the information inputs of which are corresponding the device inputs, the control input is connected to the first output of control unit 2, and the output of switch 4 to the input of delay element 6, the I: element is additionally added, the second memory block 9, the parameter view selector 8 with their connections. This ensures the operation of the device in a continuous cyclic mode and control parameters of any kind of sensors. Controlled events are recorded according to the results of the analysis for two cycles of interrogation of sensors, which eliminates false registration when external interference with a duration of less than one cycle of interrogation of all sensors occurs. 2 hp f-ly, 4 ill. i (L y from 00
Description
Изобретение относитс к автоматике и информационно-измерительной технике и может быть использовано в информационно-измерительных системах (ИИС) и информационно-вычислительных комплексах (ИВК) автоматизированных систем управлени технологическими процессами (АСУТП),The invention relates to automation and information-measuring equipment and can be used in information-measuring systems (IMS) and information-computing complexes (IWC) of automated process control systems (ASCTP),
Цель изобретени - расширение области применени за счет-работы с разными датчиками и повьшение помехоустойчивости устройства.The purpose of the invention is to expand the field of application by working with different sensors and increasing the noise immunity of the device.
На фиг. 1 изображена схема устройства , на фиг. 2 - временна диаграмм ма на фиг. 3 и 4 - схемы блока управлени и селектора вида параметра соответственно.FIG. 1 shows a diagram of the device, FIG. 2 is a temporal diagram in FIG. 3 and 4 are diagrams of the control unit and the parameter view selector, respectively.
Устройство (фиг. 1) содержит генератор 1 импульсов, блок 2 управлени , индикатор 3, коммутатор 4, датчики 5, элемент 6 задержки, первый блок 7 пам ти, селектор 8 вида параметра , второй блок 9 пам ти, элемент И 10.The device (Fig. 1) contains a pulse generator 1, a control unit 2, an indicator 3, a switch 4, sensors 5, a delay element 6, a first memory block 7, a parameter view selector 8, a second memory block 9, And element 10.
Блок управлени (фиг. 3) содержит первый счетчик 11, дешифратор 12, второй счетчик 13.The control unit (Fig. 3) contains the first counter 11, the decoder 12, the second counter 13.
Селектор вида параметра (фиг. 4) содержит дешифратор 14, элемент И 15 ключ 16, АЦП 17, узел 18 сравнени , узел 19 пам ти, элемент ИЛИ 20.The parameter type selector (Fig. 4) contains a decoder 14, an AND 15 key 16, an ADC 17, a comparison node 18, a memory node 19, an OR element 20.
Устройство работает следующим образом.The device works as follows.
Импульсные сигналы с выхода генератора 1 импульсов поступают на вход счетчика 11 блока 2 управлени . Счетчик 11 производит пересчет импульсов на три и совместно с дешифратором 12 представл ет собой распределитель импульсов. С первого выхода дешифратора 12 каждый первый из трех импульсов поступает на вход счетчика 13, с второго выхода каждый второй импульс поступает на второй выход блока 2 управлени и вл етс тактом считывани , поступающим на вход блока 9 пам ти. С третьего выхода дешифратора 12 кавдый третий импульс поступает на третий выход блока 2 управлени и вл етс тактом записи, поступающим на вход блока 9. Выход счетчика 13 вл етс первым выходом блока 2 управлени и представл ет собой код адреса опрашиваемого датчика, поступающий на управл ющий вход коммутатора 4, который в посто нном циклическом режиме производит поочередное подключение датчиков 5 через элемент 6 задержкиPulse signals from the output of the pulse generator 1 are fed to the input of the counter 11 of the control unit 2. Counter 11 counts the pulses into three and, together with the decoder 12, is a pulse distributor. From the first output of the decoder 12, each first of the three pulses is fed to the input of the counter 13, from the second output each second pulse is fed to the second output of the control unit 2 and is a read cycle fed to the input of the memory block 9. From the third output of the decoder 12, a third pulse arrives at the third output of the control unit 2 and is a write clock input to the block 9. The output of the counter 13 is the first output of the control unit 2 and is the address code of the polled sensor arriving at the control the input of the switch 4, which, in a constant cyclic mode, alternately connects the sensors 5 through the delay element 6
к сбшектору 8. Код адреса опрашиваемого датчика поступает на вход дешифратора 14, вход щего в состав сел€;ктора 8. При опросе аналоговогоto the interrogator 8. The address code of the polled sensor is fed to the input of the decoder 14, which is part of the villages; € 8. When interrogating the analog
датчика по вл етс сигнал на первом выходе дешифратора 14, поступающий на управл ющий вход ключа 16 и управл ющий вход АЦЦ 17. При этом аналоговый сигнал через ключ 16 поступает на вход АЦП 17j, где производитс аналого-цифровое преобразование и вывод на первый вход узла 18 сравнени , на второй вход которого с выхода узла 19 пам ти поступаетA sensor appears at the first output of the decoder 14, which is fed to the control input of the key 16 and the control input of the ADC 17. At the same time, the analog signal through the key 16 is fed to the input of the ADC 17j, where analog-to-digital conversion and output to the first input of the node are performed 18 comparisons, to the second input of which from the output of the memory node 19 enters
код уставки, соответствующий поступающему на вход узла 19 адресу опрашиваемого датчика, В случае, если величина аналогового сигнала, подключенного к А1Щ 17, больше величины уставки (т.е. величина контролируемого с помощью аналогового датчика параметра превышает допустимую норму), то на выходе узла 18 сравнени по вл етс сигнал, который черезsetpoint code corresponding to the address of the polled sensor entering the input of node 19; If the value of the analog signal connected to A1SCH17 is greater than the value of the setpoint (i.e. the parameter monitored using an analogue sensor exceeds the allowable rate), then the output of the node 18 comparison, a signal appears which, through
элемент ШШ 20 поступает на выхйд селектора 8 вида параметра.the element SH-20 arrives at the output of the selector 8 of the parameter type.
При опросе ;(искретного датчика по вл етс сигнал на втором выходе дешифратора 14,, поступающий на первьш вход элемента И 15, на второй вход которого поступает сигнал от дискретного датчика. В случае, если дискретный датчик сработал (например , сигнал аварийной защиты), тоDuring polling (a signal appears at the second output of the decoder 14, arriving at the first input of an element 15, the second input of which receives a signal from a discrete sensor. In case the discrete sensor has triggered (for example, an emergency protection signal), that
на второй вход элемента И 15 поступает сигнал 1 и на выходе элемента И 15 также формируетс сигнал 1, который через элемент ИЛИ 20 поступает на выход селектора 8.The second input element And 15 receives a signal 1 and the output of the element 15 also generates a signal 1, which through the element OR 20 enters the output of the selector 8.
Элемент 6 задержки обеспечивает ликвидацию сбоев от вли ни процессов переключени внутри коммутатора 4,The delay element 6 ensures the elimination of failures from the influence of switching processes within switch 4,
Частота импульсов генератора 1 импульсов выбираетс такой, чтобыThe frequency of the pulses of the pulse generator 1 is chosen such that
врем опроса всех датчиков 5 было бы меньше времени до момента возникновени второго событи , вызванного первым .the polling time of all sensors 5 would be less than the time until the occurrence of the second event caused by the first.
Адресные сигналы, формируемые наAddress signals generated on
первом выходе блока 2 управлени , поступают на адресный вход блока 9 пам ти, на информационный ход которого с выхода селектора 8 поступает информационный сигнал, который одновременно поступает на второй вход элемента И 10. Затем формируетс на втором выходе блока 2 управлени сигнал считьшани информации по выставленному адресу, поступаюпщй наThe first output of the control unit 2 is received at the address input of the memory unit 9, to the information flow of which, from the output of the selector 8, an information signal is received, which simultaneously arrives at the second input of the element 10. And then a signal is generated at the second output of the control unit 2 address entered on
тр.етий вход блока 9, с выхода которого считанный сигнал подаетс на первый вход элемента И 1. Из временной диаграммы (фиг, 2) и функциональной схемы устройства (фиг. 1) видно, что при первичном возникновении на выходе селектора 8 вида параметра по какому-либо адресу логического сигнала 1 последний записываетс в блок 9, но на выход элемента И 10 и на второй выход устройства он не проходит.The third input of block 9, from the output of which the read signal is fed to the first input of element I 1. From the timing diagram (Fig 2) and the functional diagram of the device (Fig. 1) it can be seen that during the initial appearance at the output of the selector 8 of the parameter type to any address of the logic signal 1, the latter is recorded in block 9, but it does not pass to the output of element I 10 and to the second output of the device.
Если и во втором цикле опроса по тому же адресу формируетс на выходе селектора 8 логический сигнал 1,, то на такте считывани на выходе элемента И 10 и на втором выходе устройства формируетс логический сигнал 1, который поступает на вход блока 7 пам ти в качестве сигнала, разрешающего запись данного адреса и вы- вода на индикацию.If in the second polling cycle at the same address a logical signal 1 is formed at the output of the selector 8, then a logical signal 1 is generated at the read cycle at the output of the element 10 and the second output of the device, which is fed to the input of the memory block 7 as a signal authorizing the entry of the address and the display.
В случае зан тости блока 7 пам ти последний запираетс дл записи любой новой информации (например, с помощьюIn the case of memory block 7, the latter is locked to record any new information (for example, using
маркерного разр да). Если при втором 25 чтени и записи второго блока пам тиmarker bit). If during the second 25 reading and writing of the second memory block
соответственно.respectively.
2. Устройство по п. 1, отлицикле опроса датчиков по тому же адресу не сформируетс логический сигнал 1 на выходе селектора 8 вида параметра, то на выход элемента И 10 и на выход устройства он не проходит.2. The device of claim 1, in which the polling of the sensors at the same address does not generate a logical signal 1 at the output of the parameter selector 8, then the output of the element 10 and the output of the device does not pass.
Таким образом, люба внешн помеха , котора может вызвать ложный логический сигнал на выходе селектора 8, на выходе устройства и на индикации не отражаетс . Лишь достоверна информаци , возникающа на выходе селектора 8 два цикла подр д, зафиксируетс устройством. Этим достигаетс по сравнению с известным устройством высока помехоустойчивость устройства, что очень существенно при применении устройства в АСУТП, уровень внешних (промьшшен- ных) помех дл которых в большинстве случаев значителен.Thus, any external disturbance that may cause a false logic signal at the output of the selector 8 is not reflected at the output of the device and on the display. Only reliable information, which arises at the output of the selector 8 for two cycles, will be fixed by the device. This is achieved in comparison with the known device with high noise immunity of the device, which is very significant when using the device in an automated process control system, the level of external (industrial) interference for which in most cases is significant.
Формула изобретени Invention Formula
1. Устройство дл контрол параметров , содержащее индикатор, вход , которого соединен с выходом первого блока пам ти, блок управлени , вход которого соединен с выходом генератора импульсов, коммутатор, информационные входы которого вл ютс со- ответствукнцими входами устройства, управл ющий вход соединен с первым1. A device for controlling parameters, containing an indicator whose input is connected to the output of the first memory block, a control unit whose input is connected to the output of a pulse generator, a switch, the information inputs of which are the corresponding inputs of the device, a control input connected to the first
чающеес тем, что блок управлени содержит первый и второйthat the control unit contains the first and second
30 счетчики и дешифратор, первый выход которого через второй счетчик подключен к первому выходу бдрка, а второй и третий выходы дешифратора вл ютс вторым и третьим выходами30 counters and a decoder, the first output of which through the second counter is connected to the first output of the bdrka, and the second and third outputs of the decoder are the second and third outputs
35 блока соответственно, вход первого счетчика вл етс входом блока, выход соединен с входом дешифратора.35, respectively, the input of the first counter is the input of the block, the output is connected to the input of the decoder.
4040
4545
5050
5555
3. Устройство по п, 1, о т л и - чающеес тем, что селектор вида параметра содержит дешифратор, ключ, аналого-цифровой преобразователь , элемент И, узел сравнени , узел пам ти и элемент ИЛИ, выход которого вл етс выходом селектора, входы дешифратора и узла пам ти вл ютс адресным входом селектора, первый вход элемента И и информационный вход ключа вл ютс информационным входом селектора, первый выход дешифратора соединен с управл ю- входами ключа и аналого-цифрового преобразовател , Информащюн- ньй вход которого подключен к выводу ключа, второй выход дешифратора соединен с вторым входом элемента И, выход которого подключен к первому входу элемента ИЛИ, выходы аналого- цифрового преобразовател и узла павыходом блока управлени , а выход коммутатора соединен с входом элемента задержки, отличающеес тем, что, с целью расширени области применени за счет работы с разными датчиками и повышени помехоустойчивости устройства, в него введены элемент И, второй блок пам ти и селектор вида параметра, информационный вход которого соединен с выходом элемента задержки, адресный вход соединен с первым выходом блока управлени , адресными входами первого и второго блоков пам ти и первым выходом устройства, выход селектора вида параметра соединен с информационным входом второго блока пам ти и первым входом элемента И, второй вход которого соединен с выходом второго блока пам ти, выход элемента И соединен с управл ющим входом первого блока пам ти и вторым выходом устройства, второй и третий выходы блока управлени соединены с входами3. The device according to claim 1, 1 and 2, in that the parameter view selector comprises a decoder, a key, an analog-to-digital converter, an AND element, a comparison node, a memory node, and an OR element, the output of which is the output of the selector, the inputs of the decoder and the memory node are the address input of the selector, the first input of the AND element and the information input of the key are the information input of the selector, the first output of the decoder is connected to the control inputs of the key and the analog-digital converter, the Information input of which is connected to the output key a, the second output of the decoder is connected to the second input of the AND element, the output of which is connected to the first input of the OR element, the outputs of the analog-digital converter and the node by the left of the control unit, and the output of the switch is connected to the input of the delay element, application by working with different sensors and improving the noise immunity of the device, an element I, a second memory block and a parameter view selector, whose information input is connected to the output of the delay element, are addressable The input is connected to the first output of the control unit, the address inputs of the first and second memory blocks and the first output of the device, the output of the parameter view selector is connected to the information input of the second memory block and the first input of the And element, the second input of which is connected to the output of the second memory block The output of the element I is connected to the control input of the first memory block and the second output of the device, the second and third outputs of the control block are connected to the inputs
чающеес тем, что блок управлени содержит первый и второйthat the control unit contains the first and second
счетчики и дешифратор, первый выход которого через второй счетчик подключен к первому выходу бдрка, а второй и третий выходы дешифратора вл ютс вторым и третьим выходамиcounters and a decoder, the first output of which through the second counter is connected to the first output of the bdrka, and the second and third outputs of the decoder are the second and third outputs
блока соответственно, вход первого счетчика вл етс входом блока, выход соединен с входом дешифратора.The block, respectively, the input of the first counter is the input of the block, the output is connected to the input of the decoder.
00
5five
00
5five
3. Устройство по п, 1, о т л и - чающеес тем, что селектор вида параметра содержит дешифратор, ключ, аналого-цифровой преобразователь , элемент И, узел сравнени , узел пам ти и элемент ИЛИ, выход которого вл етс выходом селектора, входы дешифратора и узла пам ти вл ютс адресным входом селектора, первый вход элемента И и информационный вход ключа вл ютс информационным входом селектора, первый выход дешифратора соединен с управл ю- входами ключа и аналого-цифрового преобразовател , Информащюн- ньй вход которого подключен к выводу ключа, второй выход дешифратора соединен с вторым входом элемента И, выход которого подключен к первому входу элемента ИЛИ, выходы аналого- цифрового преобразовател и узла пам ти подключены к соответствующим входам узла сравнени , выход которого3. The device according to claim 1, 1 and 2, in that the parameter view selector comprises a decoder, a key, an analog-to-digital converter, an AND element, a comparison node, a memory node, and an OR element, the output of which is the output of the selector, the inputs of the decoder and the memory node are the address input of the selector, the first input of the AND element and the information input of the key are the information input of the selector, the first output of the decoder is connected to the control inputs of the key and the analog-digital converter, the Information input of which is connected to the output key a, the second output of the decoder is connected to the second input of the AND element, the output of which is connected to the first input of the OR element, the outputs of the analog-digital converter and the memory node are connected to the corresponding inputs of the comparison node, the output of which
соединен с вторым входом элемента ИЛИ.connected to the second input element OR.
Ав/не (вл.Г-9Av / not (ow. G-9
Ланите {B1.2-S)Lanite {B1.2-S)
Счип (в .З З)Schip (in. З З)
ЗаписьRecord
(Л. «-да(L. “-da
z::z ::
9ut.Z9ut.Z
t.3t.3
пP
LJLj
Редактор Е.ПаппEditor E. Papp
Составитель И.АлексеевCompiled by I. Alekseev
Техред М.Моргентал Корректор И.ЭрдейиTehred M.Morgental Proofreader I.Erdeyi
Заказ 1349Тираж 673 ПодписноеOrder 1349 Circulation 673 Subscription
ВНИИПИ Государственного комитета СССРVNIIPI USSR State Committee
по делам изобретений и открытий 113035, Москва, Ж-35 Раушска наб., д. 4/5for inventions and discoveries 113035, Moscow, Zh-35 Raushsk nab. 4/5
Производственно-полиграфическое пр едпри тие, г. Ужгород, ул. Проектна , 4Production and printing company, Uzhgorod, st. Project, 4
Claims (3)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853971349A SU1298770A1 (en) | 1985-10-29 | 1985-10-29 | Device for checking parameters |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853971349A SU1298770A1 (en) | 1985-10-29 | 1985-10-29 | Device for checking parameters |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1298770A1 true SU1298770A1 (en) | 1987-03-23 |
Family
ID=21203352
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853971349A SU1298770A1 (en) | 1985-10-29 | 1985-10-29 | Device for checking parameters |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1298770A1 (en) |
-
1985
- 1985-10-29 SU SU853971349A patent/SU1298770A1/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 562823, кл. G 06 F 11/00, 1975. Авторское свидетельство СССР .№ 978157, кл. G 06 F 15/46, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1298770A1 (en) | Device for checking parameters | |
SU1196884A1 (en) | Device for input of information from discrete transducers | |
SU1564667A1 (en) | Device for checking condition of object | |
SU1087964A1 (en) | Multichannel scanning-type data logging system | |
SU1205164A1 (en) | Device for scanning channels of telemetric system and unit for determining its scanning rate | |
SU1228133A1 (en) | Alarm signalling system | |
SU1108467A1 (en) | Logic signal sequence detector | |
SU1314344A1 (en) | Device for checking digital blocks | |
SU744692A1 (en) | Signalling device | |
SU1117640A1 (en) | Device for checking discrete-type systems | |
SU1302207A2 (en) | Signalling device | |
SU437227A1 (en) | Binary Counter with Fault Detection Device | |
SU1539761A1 (en) | Information input device | |
SU1495801A1 (en) | Device for checking decoder | |
SU1057927A1 (en) | Device for programmed control | |
SU1176331A1 (en) | Device for correcting failure in n-bit ring shift register | |
SU1142836A1 (en) | Device for processing interruptions | |
SU769554A1 (en) | Radio electronic unit monitoring device | |
SU1243010A1 (en) | Device for determining critical situation conditions | |
SU1129645A1 (en) | Device for determining critical situation state | |
SU1282088A1 (en) | Device for checking digital units | |
SU1718222A1 (en) | Device for checking logical circuits | |
SU1053129A1 (en) | Information-metering system | |
SU921093A1 (en) | Scaling device | |
SU706845A1 (en) | Code comparator |