SU1252778A2 - Устройство дл определени старшего значащего разр да - Google Patents
Устройство дл определени старшего значащего разр да Download PDFInfo
- Publication number
- SU1252778A2 SU1252778A2 SU843813842A SU3813842A SU1252778A2 SU 1252778 A2 SU1252778 A2 SU 1252778A2 SU 843813842 A SU843813842 A SU 843813842A SU 3813842 A SU3813842 A SU 3813842A SU 1252778 A2 SU1252778 A2 SU 1252778A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- additional
- input
- bit
- elements
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано в цифровых вычислительных устройствах,Цепь изобретени - расширение класса решаемых задач за счет преобразовани пр мого кода в дополнительный код числа. Устройство содержит п-разр дный регистр 1, элементы И-НЕ 2,, 2,...,2., , зле- менты И 3, ,,..,3„-, , элементы НЕ 4 ,, . выходы 5,, устройства, элементы ИЛИ 6,,6,.,., 6., , элементы И 7,, 7 ,. . ., 7„. ,выходные шины 8,,82,...,8 устройства. В устройстве нар ду с режимом выделени старшего значащего разр да, возможно преобразование пр мого кода числа в дополнительный. 1 ил. 8, Nd Л Ч X) N)
Description
Изобретение относитс к вычислительной технике, может быть использовано в цифровых вычислительных -стройств. 1х и вл етс усовершенст- рованием устройства по основному авт.св. № 723573.
Цель иэобрете1П1 - расширение класса решаемых задач за счет обеспечени возможности преобразовани п-разр дного (п - число за вок) пр мого кода в дополнительный.
На чертеже представлена функциональна схема устройства.
Устройство содержит п-разр дньгй регистр 1, элементы И-НЕ 2,,...,2„ , ,, элементы И 3,
п I
4, , . . . ,4 „.J , выходы 5, , . . . ,5 устройства , элементы ИЛИ 6 ,...,6 , элементы И 7 , . . . , 7 ,,., , выходы 8, , . . . 8р устройства.
Устройство работает следующим образом.
Возможны два режима работы устройства; выделение старшего значащего |азр да и преобразование пр мого кода числа в дополнительный.
В первом случае в регистр 1 записываетс анализируемый код (старший разр д снизу по чертежу). Схема распредел ет потенциалы таким образом , что единица старшего разр да, распростран сь на значащие младшие разр ды, запрещает прохождение сигналов значащих цифр на выходы нпадщих разр дов устройства независимо от того, какое записано значение в пределах разр дности. Сигнал, равный единице, будет на выходе той шины, номер которой соответствует разр ду регистра 1, в котором записана старша единица анализируемого кода. На всех остальных шинах 5 должен быть О независимо от состо ни других разр дов регистра.
Известно , что дл преобразовани пр мого кода числа в дополнительный необходимо выделить самую младшую единицу преобразуемого кода, оставить ее без изменени , а во всех ос тавшихс более старших разр дах 1 заменить на О, О - на I.
В соответствии с этим во втором случае преобразуемый код записываетс в регипр 1 так, чтобы старший разр д был сверху (по чертежу). Устройство распрелеп ет потенциалы таким образом, что единица младшего
разр да, распростран сь по цепочке 1поментов И-НЕ 2 и НЕ 4, запрещает прохождение сигналов значащих цифр на выходе S старших разр дов (5,5 выход старшего разр да) независимо от от того, какое число запи сано в пределах разр дности. Сигнал, равный единице, будет на том выходе 5, номер которого соответствует разр ду
10 регистра 1 , в котором записана младша единица преобразуемого кода. На всех остальных выходах 5 должен быть О независимо от состо ни других разр дов регистра. Кроме того, еди15 ница, распростран сь по цепочке
элементы НЕ элементов И-НЕ 2 и НЕ А, дает разрешение нл одни входы элементов И 7, flpyrvfe входы которых подключены к инверсным выходам старших разр дов ре20 гистра .
Таким образом, инверсный код старших разр дов, наход щихс перед разр дом , в котором записана сама младша единица, через открытые элементы
25 и 7 и Ш1И 6 поступает на выходы 8 Oh - выход старшего разр да цопол- нительного кода преобразуемого числа ) .
35
40
30
(
Claims (1)
- Формула изобретениУстройство дл определени старшего значащего разр да по авт.св. № 723573, о тли ч ающе е с тем, что, с целью расширени класса решаемых задач за счет обеспечени возможности преобразовани п-разр дного (п - число за вок) цр мого кода в дополнитепьный, в него введены (п-1) элемент ШТО и дополнительна группа из (п-1) элементов И, первый вход К-го элемента И (,...,п-1) дополнительной груп1Ш подключен к 45 инверсному выходу К+1)-го разр да п-рлзр дного регистра, второй вход га-го элемента И (,...,п-1) дополнительной группы подключен к выходу (m-l)-ro элемента И-НЕ, выход К-го ;1лемента И дополнительной группы подключен к первому входу К-го элемента 1и1И, выход которого вл етс одним и: дополнительных выходов устройства, пр мой выход первого ра р да п-разр дного регистра подключен к второму входу первого эле- MCTiT.-j И л.по. нительной грушгы, вто- poii вход К-I D тлрмента И.ГТИ ттодключен к рыхг)ду К-1-0 э.гтемента И.5055Формула изобретениУстройство дл определени старшего значащего разр да по авт.св. № 723573, о тли ч ающе е с тем, что, с целью расширени класса решаемых задач за счет обеспечени возможности преобразовани п-разр дного (п - число за вок) цр мого кода в дополнитепьный, в него введены (п-1) элемент ШТО и дополнительна группа из (п-1) элементов И, первый вход К-го элемента И (,...,п-1) дополнительной груп1Ш подключен к инверсному выходу К+1)-го разр да п-рлзр дного регистра, второй вход га-го элемента И (,...,п-1) дополнительной группы подключен к выходу (m-l)-ro элемента И-НЕ, выход К-го ;1лемента И дополнительной группы подключен к первому входу К-го элемента 1и1И, выход которого вл етс одним и: дополнительных выходов устройства, пр мой выход первого ра р да п-разр дного регистра подключен к второму входу первого эле- CTiT.-j И л.по. нительной грушгы, вто- oii вход К-I D тлрмента И.ГТИ ттодключен к рыхг)ду К-1-0 э.гтемента И.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843813842A SU1252778A2 (ru) | 1984-11-20 | 1984-11-20 | Устройство дл определени старшего значащего разр да |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU843813842A SU1252778A2 (ru) | 1984-11-20 | 1984-11-20 | Устройство дл определени старшего значащего разр да |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU723573 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1252778A2 true SU1252778A2 (ru) | 1986-08-23 |
Family
ID=21147241
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU843813842A SU1252778A2 (ru) | 1984-11-20 | 1984-11-20 | Устройство дл определени старшего значащего разр да |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1252778A2 (ru) |
-
1984
- 1984-11-20 SU SU843813842A patent/SU1252778A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР 723573, кл. G 06 F 9/46, 1978. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1252778A2 (ru) | Устройство дл определени старшего значащего разр да | |
EP0350027A3 (en) | Sample-hold circuit | |
SU1575192A1 (ru) | Устройство дл выделени области во внешней пам ти | |
SU1043633A1 (ru) | Устройство дл сравнени чисел | |
SU1188728A1 (ru) | Устройство дл реализации булевых функций | |
SU1469503A1 (ru) | Устройство дл сложени чисел | |
SU1070555A1 (ru) | Устройство дл последовательного выделени единиц из двоичного кода | |
SU1302320A1 (ru) | Регистр сдвига | |
SU1022151A1 (ru) | Устройство дл последовательного выделени единиц из @ -разр дного двоичного кода | |
SU1195360A1 (ru) | Устройство для определения экстремумов | |
SU1322458A1 (ru) | Регистр последовательного приближени | |
SU902282A1 (ru) | Устройство дл приема информации по двум параллельным каналам св зи | |
SU898432A2 (ru) | Устройство дл определени старшего значащего разр да | |
SU1107124A1 (ru) | Устройство дл последовательного выделени единиц из @ -разр дного двоичного кода | |
SU750729A1 (ru) | Многоканальный преобразователь код-временной интервал | |
SU1653154A1 (ru) | Делитель частоты | |
SU1647549A1 (ru) | Цифровой генератор функций | |
SU1531101A1 (ru) | Устройство преобразовани информации | |
SU1180917A1 (ru) | Генератор перестановок | |
SU1695308A2 (ru) | Пирамидальна свертка по модулю три | |
SU1003351A1 (ru) | Счетчик с параллельным переносом | |
SU928635A1 (ru) | Преобразователь кода во временной интервал | |
SU1589399A1 (ru) | Преобразователь кодов | |
SU1536372A2 (ru) | Устройство дл упор дочени п чисел | |
SU1377843A1 (ru) | Генератор кодовых колец |