[go: up one dir, main page]

SU1206769A1 - Многофункциональный логический модуль - Google Patents

Многофункциональный логический модуль Download PDF

Info

Publication number
SU1206769A1
SU1206769A1 SU843787316A SU3787316A SU1206769A1 SU 1206769 A1 SU1206769 A1 SU 1206769A1 SU 843787316 A SU843787316 A SU 843787316A SU 3787316 A SU3787316 A SU 3787316A SU 1206769 A1 SU1206769 A1 SU 1206769A1
Authority
SU
USSR - Soviet Union
Prior art keywords
module
inputs
input
elements
output
Prior art date
Application number
SU843787316A
Other languages
English (en)
Inventor
Владимир Андреевич Дергачев
Владимир Анатольевич Балалаев
Алексей Александрович Жалило
Original Assignee
Харьковский Ордена Ленина Авиационный Институт Им.Н.Е.Жуковского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Ордена Ленина Авиационный Институт Им.Н.Е.Жуковского filed Critical Харьковский Ордена Ленина Авиационный Институт Им.Н.Е.Жуковского
Priority to SU843787316A priority Critical patent/SU1206769A1/ru
Application granted granted Critical
Publication of SU1206769A1 publication Critical patent/SU1206769A1/ru

Links

Landscapes

  • Logic Circuits (AREA)

Abstract

Изобретение относитс  к области автоматики и вычислительной техники и предназначено дл  реализации бесповторных булевых функций п ти и шести переменных. Цель изобретени  - повышение быстродействи  модул . Многофункциональный логический модуль содержит входы 1-8, выход 9, элементы НЕ 10 - 16, элементы И 17 - 25, элемент ИЛИ 26, элемент РАВНОЗНАЧНОСТЬ 27. При подаче на входы модул  пр мых и инверсных значений переменных , а также сигналов настройки, принадлежащих множеству 20, 13, на выходе модул  реализуетс  люба  из двадцати четырех бесповторных функций п ти переменных. 1 ил. i (Л ЧЧ 7 fif Од Од СО if

Description

1
1206769
Изобретение относитс  к области автоматики и вычислительной техники .и предназначено дл  реализации бесповторных булевых функций п ти И менее переменных.
Цель изобретени  - повышение быстродействи  модул . 5
На чертеже представлена функциональна  схема многофункционального логического модул -Ю
Продолжение таблицы
5 , 0
X,( jVXg) X,VX,() jF, (x vXgVX X)
i-a, 4-/
Многофункциональный логический мо- (. x,v () дуль содержит входы 1-8, выход 9,
элементы НЕ 10 - 16, элементы И 17 - х,х, , х,(x,) 25, элемент ИЛИ 26, элемент РАВНОЗНАЧНОСТЬ 27.
Многофункциональный логический модуль работает следующим образом.
Обозначим сигналы на входах 1-8 модул  через х,, х, х,, х, х, Xg, х, Хй соответственно. Логическа  20
15 X, Xg, ,0, x,
« i 5 6
X, 2. 6
Х (XjV Х) ()
x,vx,X4VXjXj
функци , описывающа  работу модул  на выходе 9 модул , имеет вид
F(x,,X2,... ,X8) (x,SLf)x,, ц
,Xgyx.,X,X,.XgX7V
,X,.Xj.XgVX2X5XgX7XaVX XyXgX V 25 ,7-, ,
X,-1, K X Xg
X ()
X2V(x,VX4)()
VXцX X6X7XgVX2X,, г- Ф ЛРабота многофункционального логического модул  по сн етс  таблицей настроек. В таблице приведены настройки , с помощью которых можно получить любой из 24 типов бесповторных булевых функций п ти переменных.
30
Х,0, X,j 1, (x VX Xx VXjVXg)
, , X, х ,(.,vXg)
, Х5. 1, X,Xg (x,VX)(x,)
Ф ормула изобретени 
35 Мнргофункциональньш логический модуль, содержащий элементы И, ИЛИ, причем входы первого элемента И соединены с первым, вторым и третьим входами модул , первый вход второго
0 элемента И соединен с третьим входом модул , входы третьего элемента И соединены с четвертым и п тым входами модул , шестой вход модул  соединен с первыми входами четвертого
45 и п того элементов И, седьмой вход модул  соединен с первым входом шестого элемента И, выходы первого, четвертого и шестого элементов И соединены с первым, вторым и третьим X 0, X 0, x,() 50 входами элемента ИЛИ соответственно,
отличающийс  тем, что, с целью повышени  быстродействи , в него введены элементы И, НЕ и элемент РАВНОЗНАЧНОСТЬ, причем i-й
55 () вход модул  соединен с выходом i-ro элемента НЕ, j-й () вход второго элемента И соединен с ()-M входом модул , третий.
,,
,,,
х,1,х,0,,Xg(x,vx)
Х,0,,Х5 ХбX VX VXgVX X
Х, 1,,X,)
Х,1, .j, ,(x VX;VXg)
х,0, ,, ,,5g
Х, 6 0XjCXjVX X.Xg)
X,, .)
Продолжение таблицы
5
, 0
X,( jVXg) X,VX,() jF, (x vXgVX X)
х,х, , х,(x,
15 X, Xg, ,0, x,
« i 5 6
Х (XjV Х) ()
X, 2. 6
x,vx,X4VXjXj
X,-1, K X Xg
X ()
X2V(x,VX4)()
30
Х,0, X,j 1, (x VX Xx VXjVXg)
, , X, х ,(.,vXg)
, Х5. 1, X,Xg (x,VX)(x,)
3 12067694
четвертый и п тый входы третьегои седьмым входами модул , входы вЪсьэлемента И соединены с первым, шее-мого элемента И соединены с выходами
тым и седьмым входами модул  соответ-первого, второго, третьего,п того
ственно, второй, третий, четвертыйэлементов НЕ и четвертым входом модуи п тый входы четвертого элемента И5 , .входы дев того элемента И соедисоединены с первым, вторым, четвер-иены с выходами первого, второго,
тым входами модул  и выходом п тоготретьего, четвертого, шестого, седьэлемента НЕ соответственно, второй,мого элементов НЕ и п тым входом
третий, четвертый и п тый входы п -модул , с четвертого по дев тый вхотого элемента И соединены с первым,ю ды элемента ИЛИ соединены с {иходами
вторым, п тым и седьмым входами моду-второго, третьего, п того, седьмого,
л  соответственно, второй, третий,восьмого и дев того элементов И соотчетвертьй и п тый входы шестого эле-ветственно, выход элемента ИЛИ соеди-
мента И соединены с первым, вторым,иен с первьм входом элемента РАВНОчетвертым входами модул  и выходомis ЗНАЧНОСТЬ, второй вход которого соеп того элемента НЕ соответственно,динен с восьмым входом модул , выход
входы седьмого элемента И соединеныэлемента РАВНОЗНАЧНОСТЬ соединен с выс вторым, четвертым, п тым, шестымходом модул .

Claims (1)

  1. Ф ормула изобретения
    Многофункциональный логический модуль, содержащий элементы И, ИЛИ, причем входы первого элемента И соединены с первым, вторым и третьим входами модуля, первый вход второго элемента И соединен с третьим входом модуля, входы третьего элемента И соединены с четвертым и пятым входами модуля, шестой вход модуля соединен с первыми входами четвертого и пятого элементов И, седьмой вход модуля соединен с первым входом шестого элемента И, выходы первого, четвертого и шестого элементов И соединены с первым, вторым и третьим входами элемента ИЛИ соответственно, отличающийся тем, что, с целью повышения быстродействия, в него введены элементы И, НЕ и элемент РАВНОЗНАЧНОСТЬ, причем i-й (1^ ί^7) вход модуля соединен с выходом ί-го элемента НЕ, j-й (2tj<5) вход второго элемента И соединен с (j+2)-M входом модуля, третий, четвертый и пятый входы третьего элемента И соединены с первым, шестым и седьмым входами модуля соответственно, второй, третий, четвертый и пятый входы четвертого элемента И соединены с первым, вторым, четвертым входами модуля и выходом пятого элемента НЕ соответственно, второй, третий, четвертый и пятый входы пятого элемента И соединены с первым, вторым, пятым и седьмым входами модуля соответственно, второй, третий, четвертый и пятый входы шестого элемента И соединены с первым, вторым, четвертым входами модуля и выходом пятого элемента НЕ соответственно, входы седьмого элемента И соединены с вторым, четвертым, пятым, шестым и седьмым входами модуля, входы восьмого элемента И соединены с выходами первого, второго, третьего,пятого элементов НЕ и четвертым входом моду5 ля, входы девятого элемента И соединены с выходами первого, второго, третьего, четвертого, шестого, седьмого элементов НЕ и пятым входом модуля, с четвертого по девятый вхо10 ды элемента ИЛИ соединены с доходами второго, третьего, пятого, седьмого, восьмого и девятого элементов И соответственно, выход элемента ИЛИ соединен с первьм входом элемента РАВНО15 ЗНАЧНОСТЬ, второй вход которого соединен с восьмым входом модуля, выход элемента РАВНОЗНАЧНОСТЬ соединен с выходом модуля.
SU843787316A 1984-07-09 1984-07-09 Многофункциональный логический модуль SU1206769A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843787316A SU1206769A1 (ru) 1984-07-09 1984-07-09 Многофункциональный логический модуль

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843787316A SU1206769A1 (ru) 1984-07-09 1984-07-09 Многофункциональный логический модуль

Publications (1)

Publication Number Publication Date
SU1206769A1 true SU1206769A1 (ru) 1986-01-23

Family

ID=21137233

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843787316A SU1206769A1 (ru) 1984-07-09 1984-07-09 Многофункциональный логический модуль

Country Status (1)

Country Link
SU (1) SU1206769A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 756499, кл. G 06 F 7/00, 1974. Авторское свидетельство СССР IP 1084783, кл. G 06 F 7/00, 1982. *

Similar Documents

Publication Publication Date Title
SU1206769A1 (ru) Многофункциональный логический модуль
US10840906B2 (en) Cross-talk computing foundation for digital logic
SU1767496A1 (ru) Устройство дл вычислени симметрических булевых функций
SU1196846A1 (ru) Многофункциональный логический модуль
SU1448406A1 (ru) Мажоритарный элемент
SU1334142A1 (ru) Многофункциональный логический модуль
SU1674105A1 (ru) Многофункциональный логический модуль
SU1264183A1 (ru) Универсальна логическа чейка с самоконтролем
RU2020555C1 (ru) Многофункциональный логический модуль
SU1422400A1 (ru) Пороговое логическое устройство
SU1495990A1 (ru) Многофункциональный логический модуль
SU1598162A1 (ru) Многофункциональный логический модуль
SU1136146A1 (ru) Логический модуль
SU1156059A1 (ru) Многофункциональный логический модуль
SU1513441A1 (ru) Многофункциональный логический модуль
SU1501034A1 (ru) Многофункциональный логический модуль
SU1587489A1 (ru) Устройство дл вычислени симметрических булевых функций
SU1437853A1 (ru) Ячейка однородной среды
SU1430950A1 (ru) Многофункциональный логический модуль
SU1302269A2 (ru) Универсальна логическа чейка
SU1695293A1 (ru) Блок переноса сумматора
SU1179314A1 (ru) Устройство дл вычислени симметричных булевых функций
SU1596318A1 (ru) Многофункциональный модуль
SU1196845A1 (ru) Универсальна логическа чейка
SU1251066A1 (ru) Многофункциональный логический элемент