[go: up one dir, main page]

SU1179380A1 - Device for checking analog multipliers - Google Patents

Device for checking analog multipliers Download PDF

Info

Publication number
SU1179380A1
SU1179380A1 SU843714700A SU3714700A SU1179380A1 SU 1179380 A1 SU1179380 A1 SU 1179380A1 SU 843714700 A SU843714700 A SU 843714700A SU 3714700 A SU3714700 A SU 3714700A SU 1179380 A1 SU1179380 A1 SU 1179380A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
zero
trigger
comparator
Prior art date
Application number
SU843714700A
Other languages
Russian (ru)
Inventor
Валерий Павлович Волков
Original Assignee
Ордена Ленина Институт Проблем Управления
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Ленина Институт Проблем Управления filed Critical Ордена Ленина Институт Проблем Управления
Priority to SU843714700A priority Critical patent/SU1179380A1/en
Application granted granted Critical
Publication of SU1179380A1 publication Critical patent/SU1179380A1/en

Links

Landscapes

  • Emergency Alarm Devices (AREA)

Description

1 1eleven

Изобретение относитс  к устройст вам контрол  перемножителей электрических сигналов и может быть использовано в аналоговых вычислительных машинах.The invention relates to devices for controlling electrical signal multipliers and can be used in analog computers.

Цель изобретени  - упрощение устройства.The purpose of the invention is to simplify the device.

На чертеже показана функциональна  схема устройства. Схема содержит контролируемый аналоговый перемножитель 1, компаратор 2, индикатор 3, первый и второй нуль-органы 4 и 5, элемент ШШ- 6, сумматор 7 по модулю два, триггер 8, входы первого и второго сигналов-сомножителей 9 и 10, вход 11 установки в исходное состо ние , выход 12.The drawing shows the functional diagram of the device. The circuit contains a controlled analog multiplier 1, comparator 2, indicator 3, first and second zero-organs 4 and 5, element ШШ-6, adder 7 modulo two, trigger 8, inputs of the first and second multiplier signals 9 and 10, input 11 reset, output 12.

Устройство работает следующим образом.The device works as follows.

После подачи питани  сигналом с входа 11 триггер 8 устанавливаетс  в нормальное состо ние, в состо ние наблюдени  за исправностью перемножител  1, который выполн ет обычные функции - перемножение входных сигналов . Режимы компаратора 2, первогоAfter supplying power to the signal from input 11, the trigger 8 is set to the normal state, to the state of monitoring the health of multiplier 1, which performs the usual functions — multiplying the input signals. Modes of the comparator 2, the first

ОABOUT

КомпараторComparator

793802793802

и второго нуль-органов 4 и 5 подобраны таким образом, что, если их входной сигнал равен нулю, то на выходе по вл етс  сигнал логической единицы, 5 если же входной сигнал отличен от нул , то на выходе будет логический нуль. Контроль исправности перемножител  1 происходит только в момент прохождени  входными и выходными сигналами значени  нул . Момент прохождени  нул  фиксируетс  компаратором 2, первым и вторым нуль-органами 4 и 3, обрабатываетс  элементом ИЛИ 6 и сумматором 7 по модулю два в соответствии с таблицей истинности, и Б случае неисправности перемножител  1 на входе триггера 8 вырабатываетс  сигнал, который переводит триггер 8 в состо ние, при котором индикатор 3 сигнализирует об отказе. Минимальна  длительность импульса запуска триггера 8 выбираетс  таким образом, чтобы предотвратить ложное срабатывание индикатора 3 которое может быть вызвано переходными процессами в цифровых элементах, а также шумами и помехами.and the second zero-organs 4 and 5 are selected in such a way that, if their input signal is zero, then a logical unit signal appears at the output, 5 if the input signal is different from zero, then the output will be logic zero. The health of multiplier 1 is monitored only when the input and output signals pass a zero value. The moment of passing the zero is fixed by the comparator 2, the first and second zero-bodies 4 and 3, is processed by the element OR 6 and the adder 7 modulo two in accordance with the truth table, and B, if the multiplier 1 malfunctions at the input of the trigger 8, a signal is generated that translates the trigger 8 to the state in which the indicator 3 indicates a failure. The minimum pulse duration of the trigger trigger 8 is chosen in such a way as to prevent the false triggering of the indicator 3 which may be caused by transients in the digital elements, as well as noise and interference.

оabout

ОABOUT

ОABOUT

1one

Выход сумматора по модулю дваModulo two adder output

ИндикаторIndicator

Claims (1)

(54? УСТРОЙСТВО ДЛЯ КОНТРОЛЯ АНАЛОГОВЫХ ПЕРЕМНОЖИТЕЛЕЙ, содержащее компаратор, первый вход которого подключен к выходу контролируемого аналогового перемножителя,являющемуся выходом устройства, индикатор, о тличающее ся тем, что, с цулью упрощения,в него введены первый и второй нуль-органы, элемент ИЛИ, сумматор по модулю два и триггер, причем входы первого и второго нульорганов соединены с первым и вторым входами контролируемого аналогового перемножителя, выходы первого и второго нуль-органов подключены к первому и второму входам элемента ИЛИ соответственно, выход элемента ИЛИ соединен с первым входом сумматора по модулю два, второй вход которого соединен с выходом компаратора, выход сумматора по модулю два подключен к установочному входу триггера,, выход которого соединен с входом индикатора, вход сброса триггера подключен к входу установки в исходное состояние устройства.(54? DEVICE FOR CONTROL OF ANALOGUE MULTIPLICERS, containing a comparator, the first input of which is connected to the output of the controlled analog multiplier, which is the output of the device, an indicator, characterized in that, with a simplification, the first and second zero organs, an element OR, an adder modulo two and a trigger, with the inputs of the first and second null organs connected to the first and second inputs of the controlled analog multiplier, the outputs of the first and second zero organs connected to the first and second inputs of the element OR, respectively, the output of the OR element is connected to the first input of the adder modulo two, the second input of which is connected to the output of the comparator, the output of the adder modulo two is connected to the installation input of the trigger, the output of which is connected to the indicator input, the reset reset input is connected to the installation input to the initial state of the device.
SU843714700A 1984-03-13 1984-03-13 Device for checking analog multipliers SU1179380A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843714700A SU1179380A1 (en) 1984-03-13 1984-03-13 Device for checking analog multipliers

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843714700A SU1179380A1 (en) 1984-03-13 1984-03-13 Device for checking analog multipliers

Publications (1)

Publication Number Publication Date
SU1179380A1 true SU1179380A1 (en) 1985-09-15

Family

ID=21108954

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843714700A SU1179380A1 (en) 1984-03-13 1984-03-13 Device for checking analog multipliers

Country Status (1)

Country Link
SU (1) SU1179380A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Берд ков Г.И. и др. Методы контрол аналоговых вычислительных машин. М.: Машиностроение, 1978, с. 73, рис. 25. Мироновский л.А. Функциональное диагностирование динамических систем. - Автоматика и телемеханика, 1980, № 8, с. 99 рис. 3. *

Similar Documents

Publication Publication Date Title
SU1179380A1 (en) Device for checking analog multipliers
US4390920A (en) Switching device for the short-circuit and overload protection of a power switching circuit
SU748843A1 (en) Pulse train check device
SU754366A1 (en) Distributor monitoring device
SU680172A1 (en) Pulse distributor
SU652711A1 (en) Pulse noise protection arrangement
SU1058059A1 (en) Sensory button
SU1279058A2 (en) Pulse repetition frequency multiplier
SU884146A1 (en) Sensory change-over switch
SU1626352A1 (en) Single-shot pulse former
SU843248A2 (en) Binary-decimal scaling device
SU819756A2 (en) Tolerance control device
SU477496A1 (en) Device for monitoring the health of the unit for protection of electrical installations
SU1522383A1 (en) Digital pulse generator
JPS56137450A (en) Runaway detection and returning device of operation processor
JPS5667456A (en) Malfunction preventing device of arithmetic device
SU1070493A1 (en) Electric circuit checking device
SU807437A2 (en) Device for protecting and monitoring multichannel switching device
SU978157A1 (en) Parametr checking device
JPS5682957A (en) Runaway checking circuit for microcomputer
JPS546436A (en) Operation detector of electronic computer
SU983868A1 (en) Device for protection of traction dc network
SU643868A1 (en) Computer
SU1378054A1 (en) Pulse recurrence rate divider
SU400015A1 (en) FORMER SINGLE PULSES