[go: up one dir, main page]

SU1152040A1 - Аналоговое запоминающее устройство - Google Patents

Аналоговое запоминающее устройство Download PDF

Info

Publication number
SU1152040A1
SU1152040A1 SU823458933A SU3458933A SU1152040A1 SU 1152040 A1 SU1152040 A1 SU 1152040A1 SU 823458933 A SU823458933 A SU 823458933A SU 3458933 A SU3458933 A SU 3458933A SU 1152040 A1 SU1152040 A1 SU 1152040A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
current switch
current
inputs
Prior art date
Application number
SU823458933A
Other languages
English (en)
Inventor
Александр Михайлович Ильянок
Сергей Тимофеевич Свирин
Владимир Николаевич Чуясов
Виталий Евгеньевич Ямный
Original Assignee
Специальное Конструкторско-Технологическое Бюро С Опытным Производством При Белорусском Ордена Трудового Красного Знамени Государственном Университете Им.В.И.Ленина
Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторско-Технологическое Бюро С Опытным Производством При Белорусском Ордена Трудового Красного Знамени Государственном Университете Им.В.И.Ленина, Белорусский Ордена Трудового Красного Знамени Государственный Университет Им.В.И.Ленина filed Critical Специальное Конструкторско-Технологическое Бюро С Опытным Производством При Белорусском Ордена Трудового Красного Знамени Государственном Университете Им.В.И.Ленина
Priority to SU823458933A priority Critical patent/SU1152040A1/ru
Application granted granted Critical
Publication of SU1152040A1 publication Critical patent/SU1152040A1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

АНАЛОГОВОЕ ЗАЛОМИНАЩЕЕ УСТРОЙСТВО, содержащее первый управ л емый дифференциальный каскад, первый вход которого  вл етс  входом устройства, второй вход соединен с выходом повторител  напр жени  и  вл етс  выходом устройства, накопительный элемент на конденсаторе, одна обкладка которого соединена с шиной нулевого потенциала, друга  обкладка - с входом повторител  напр жени  и выходом инвертора тока, вход которого соединен с первым выходом первого управл емого дифференциального каскада, второй выход которого соединен с входом повторител  напр жени , первый переключатель тока, первый и второй управл ющие входы которого  вл ютс  соответственно первым и вторым управл юпи1ми входами устройства, согласующий элемент на транзисторе, коллектор которого соединен с шиной питани , база - с выходом повторител  напр жени , эмиттер - с вторым выходом первого переключател  тока, вход которого соединен с выходом генератора тока, отличающеес  тем, что, с целью расширени  функциональных возможностей устройства, путем выпр млени  напр жени  на выходе устройства, в него введены компаратор , второй переключатель тока, резистивньй делитель напр жени  и второй управл емый дифференциальный каскад, первый и второй выходы которого соединены соответственно с (Л входом и выходом инвертора тока, первый и второй входы - соответственно с шиной нулевого потенциала и со средней точкой резистивного делител  напр жени , первый и второй , входы которого соединены соответственно с первым и вторым входами первого управл емого дифференциального каскада, управл ющий вход которого подключен к второму выходу второго переключател  тока, вход которого соединен с первым выходом первого переключател  тока, первый: и второй управл к цие входы - соответственно с первым и вторым выходами компаратора , инвертирующий вход которого соединен с шиной нулевого потенциала, неинвертирующий вход - с первым входом резистивного .делител  напр жени , управл нщий вход второго управл емого дифференциального каскада соединен с первым выходом второго переключател  тока.

Description

Изобретение относитс  к радиоизмерительной технике и может использоватьс  в быстродействующих ци ровых осциллографах. Цель изобретени  - расширение функ циональных возможностей устройства путем вьшр млени  напр жени  на выходе устройства. На чертеже приведена функциональ на  схема устройства. Устройство содержит первый 1 и второй 2 управл емые дифференциальные каскады, повторитель 3 напр жени , накопительный элемент на конде саторе 4, инвертор 5 тока, первый 6 и второй 7 переключатели тока, согл сующий элемент на транзисторе 8, генератор 9 тока, компаратор 10 и резистйвный делитель 11 напр жени . Устройство работает следующим образом. В режиме выборки на первый переключатель 6 тока поступает управл ю щий сигнал такой пол рности, что то от генератора 9 тока протекает чере второй переключатель 7. Допустим, что на вход устройства поступает си нал положительной пол рности, который вызывает срабатывание компаратора 1, при этом срабатывает второ переключатель тока, а ток генератора 9 тока запитьшает первый переключаемый дифференциальный каскад 1 нагрузкой которого служит инвертор 5 тока,выход которого соединен через повторитель 3 напр жени  с выходом устройства. В этом режиме устройств представл ет неинвертирующий усилитель со 100%-ной отрицательной обратной св зью, а накопительньй элемент на конденсаторе 4 служит корректирующим звеном дл  улучшени  ус 1 02 тойчивости схемыо Если пол рность входного сигнала станет отрицательной , то выходное напр жение компаратора 10 вызывает переключение второго переключател  7 тока, и ток генератора 9 тока проте-кает через второй переключающий дифференциальный каскад 2,который замещает первый дифференциальный каскад 1, при этом входной сигнал подводитс  к второму дифференциальному каскаду 2 через делитель 11 напр жени  на резисторах. В этом случае устройство представл ет собой инвертирующий усилитель с коэффициентом передачи 1. Таким образом, выходной сигнал устройства имеет только положительную (отрицательную) пол рность. В режиме хранени  на первый переключатель 6 тока поступает управл ющий сигнал противоположной пол рности , поэтому ток генератора 9 тока начинает протекать через согласующий элемент на транзисторе 8, а ток от дифференциальных каскадов отключаетс , при этом на накопительном элементе 4 остаетс  то напр жение , которое бьшо на нем в момент перехода от режима выборки к режиму хранени . Таким образом, обеспечиваетс  режим аналогового запоминающего сигнала, при этом пол рность выходного сигнала не измен етс  при изменении ее на входе устройства. Знак пол рности входного сигнала запоминаетс  дополнительным тригге ром (не показан), который подключаетс  к выходу компараторов. Этот триггер должен стробироватьс  одновременно с переходом от режима выборки к режиму хранени .

Claims (1)

  1. АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО, содержащее первый управляемый дифференциальный каскад, первый вход которого является входом устройства, второй вход соединен с выходом повторителя напряжения и является выходом устройства, накопительный элемент на конденсаторе, одна обкладка которого соединена с шиной нулевого потенциала, другая обкладка - с входом повторителя напряжения и выходом инвертора тока, вход которого соединен с первым выходом первого управляемого дифференциального каскада, второй выход которого соединен с входом повторителя напряжения, первый переключатель тока, первый и второй управляющие входы которого являются соответственно первым и вторым управляющими входами устройства, согласующий элемент на транзисторе, коллектор которого соединен с шиной питания, база - с выходом повторителя напряжения, эмиттер - с вторым выходом первого переключателя тока, вход которого соединен с выходом генератора тока, отличающееся тем, что, с целью расширения функциональных возможностей устройства, путем выпрямления напряжения на выходе устройства, в него введены компаратор, второй переключатель тока, резистивный делитель напряжения и второй управляемый дифференциальный каскад, первый и второй выходы которого соединены соответственно с входом и выходом инвертора тока, первый и второй входы - соответственно с шиной нулевого потенциала и со средней точкой резистивного делителя напряжения, первый и второй , входы которого соединены соответственно с первым и вторым входами первого управляемого дифференциального каскада, управляющий вход которого подключен к второму выходу второго переключателя тока, вход которого соединен с первым выходом первого переключателя тока, первый и второй управляющие входы - соответственно с первым и вторым выходами компаратора, инвертирующий вход которого соединен с шиной нулевого потенциала, неинвертирующий вход - с первым входом резистивного делителя напряжения, управляющий вход второго управляемого дифференциального каскада соединен с первым выходом второго переключателя тока.
    1152040 2
SU823458933A 1982-06-28 1982-06-28 Аналоговое запоминающее устройство SU1152040A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823458933A SU1152040A1 (ru) 1982-06-28 1982-06-28 Аналоговое запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823458933A SU1152040A1 (ru) 1982-06-28 1982-06-28 Аналоговое запоминающее устройство

Publications (1)

Publication Number Publication Date
SU1152040A1 true SU1152040A1 (ru) 1985-04-23

Family

ID=21018652

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823458933A SU1152040A1 (ru) 1982-06-28 1982-06-28 Аналоговое запоминающее устройство

Country Status (1)

Country Link
SU (1) SU1152040A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Бахтиаров Г.Д. и др. Аналогоцифровые преобразователи. М., Советское радио, 1980, с. 139. Авторское свидетельство СССР № 924862, кл. Н 03 К 17/60, 1980. *

Similar Documents

Publication Publication Date Title
US3696305A (en) High speed high accuracy sample and hold circuit
US3249925A (en) Sample and hold system
GB2134736A (en) Signal generating circuit
EP0296668A1 (en) Relaxation oscillator
SU1152040A1 (ru) Аналоговое запоминающее устройство
US3649924A (en) Sampling amplifier
US5394023A (en) Circuit arrangement for genrating square-shaped signals
US5134313A (en) Peak hold circuit
US4211939A (en) Operational amplifier with switching error elimination
JPS6374323A (ja) 電流源回路
GB1115229A (en) Bridge with automatic zero correction
US4144484A (en) DC Voltage control device
SU900412A1 (ru) Токовый элемент с триггером-защелкой
SU841058A1 (ru) Устройство дл хранени и выборкииНфОРМАции
JPH03205910A (ja) 受信機
SU1267619A1 (ru) Аналого-цифровой преобразователь
SU917306A1 (ru) Триггер
SU1196906A1 (ru) Интегратор
SU1672530A1 (ru) Аналоговое запоминающее устройство
KR0115013Y1 (ko) 멀티 싱크 모니터의 수직사이즈 제어회로
SU1758830A1 (ru) Усилитель посто нного тока
JPH0352042Y2 (ru)
SU1755363A1 (ru) Дифференциальный усилитель Коротаева
GB893405A (en) Improvements in electronic analogue computer circuits
KR810000965B1 (ko) 샘플 앤드 홀드(Sample and Hold)회로