[go: up one dir, main page]

SU1150759A1 - Синхронный делитель частоты на 11 на @ -триггерах - Google Patents

Синхронный делитель частоты на 11 на @ -триггерах Download PDF

Info

Publication number
SU1150759A1
SU1150759A1 SU833649507A SU3649507A SU1150759A1 SU 1150759 A1 SU1150759 A1 SU 1150759A1 SU 833649507 A SU833649507 A SU 833649507A SU 3649507 A SU3649507 A SU 3649507A SU 1150759 A1 SU1150759 A1 SU 1150759A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
trigger
output
flip
flop
Prior art date
Application number
SU833649507A
Other languages
English (en)
Inventor
Владимир Иванович Мяснов
Original Assignee
Myasnov Vladimir
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Myasnov Vladimir filed Critical Myasnov Vladimir
Priority to SU833649507A priority Critical patent/SU1150759A1/ru
Application granted granted Critical
Publication of SU1150759A1 publication Critical patent/SU1150759A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ НА II НА :к-ТРИГГЕРАХ, содержащий четыре DK- -триггера и два логических .элемента И, счетные входы всех Пктриггеров соединены с тактовой шиной устройства, входы R всех JK триггеров соединены с шиной сброса устройства, выходы четвертого JK триггера  вл ютс  выходными шинами устройства, пр мой выход первого Л1стриггера соединен с входом J второго - -триггера, пр мой выход которого соединен с первым входом первого логического элемента И, выход которого соединен с входом D четвертого 3k -триггера, отличающийс  тем, что, с целью упрощени  устройства, вход 3 первого ЗК триггера соединен с инверсным выходом четвертого JK -триггера, вход К - с пр мым выходом второго -Тк триггера и с входом 3 третьего jK-триггера, инверсный выход соединен с вторым входом первого логического элемента И, вход К второго JK-триггера соединен с инверсным выходом третьего Зк -триггера и (Л первым входом второго логического элемента И, второй вход которого соединен с инверсным выходом второго : К-триггера, а выход - с входом к четвертого зк.-триггера, вход k третьего Jk -триггера соединен с пр мым выходом четвертого ЗК -триг гера. ел о ч| ел 00

Description

1 Изобретение относитс  к цифровой технике и может быть использовано, например, при построении хронизаторов , цифровых синтезаторов частоты электромузыкальных инструментов и т. Известен делитель частоты на 11, содержащий 5 Jk -триггеров ll. Недостатками данного делител  ча тоты  вл ютс  его сложность, а такж то, что эта схема несинхронна . Р1аиболее близким к .предлагаемому  вл етс  синхронный делитель частоты на 11 на ЛК-триггерах, работающий в коде 8-4-2-1. Известный синхронный делитель содержит четыре JK -триггера, два логических элемента И и два И-НЕ, счетные входы всехЛК-триггеров соеди нены между собой и с входной шиной устройства, входы R всех ЗК триггеров соединены между собой и с гаиной сброса устройства, J вход первого JK -триггера соединен с выходом первого элемента И-НЕ, два входа которого соединены с пр мыми выходами второго и четвертого Jk триггеров соответственно, k вход первого ЗК -триггера соединен с шиной логической единицы, J вход т, второго JK -триггера соединен с Пр ,, мым выходом первого триггера, К вхо второго ЗК -триггера соединен с выходом второго элемента И-НЕ, два входа которого соединены с инверсными выходами первого и четвертого Зк-триггеров соответственно, и К входы третьего ЭК -триггера соединены с выходом первого элемента И, два входа которого соединены с пр мыми вькодами первого и второго JKтриггеров соответственно, J вход четвертого Jf -триггера соединен с выходом, второго элемента И, три входа которого соединены с пр мыми выходами первого, второго и третьего Jk -триггеров соответственно, К вход четвертого 3k-триггера соединен с пр мьш выходом второго Зк триггера , пр мой выход четвертого ЗК-триггера  вл етс  выходом делител  2 .
Недостатком известного делител   вл етс  сложность, привод ща  к низкой надежно.сти и большой потребл емой мощности за счет большого количества элементов и цепей.
Цель изобретени  - упрощение устройства .
временные диаграммы устройства, где обозначено: а - входной сигнал на тактовой шине; б, в, г, д - сигнал на пр мых выходах 3k -триггеров при поступлении входных импульсов с номерами i с О по 10-й.
Синхронный делитель частоты на 11 на ЛК Триггерах содержит четыре ик-триггера 1,2,3 и 4 и два логических элемента И 5, 6, счетные входы всех JK -триггеров соединены с тактовой шиной 7 устройства, входы R всех DK -триггеров соединены с шиной 9 Поставленна  цель достигаетс  тем, что в синхронном делителе частоты на 11 на -триггерах, содержащем четыре -триггера и два логических элемента И, счетные входы всех эк -триггеров соединены с тактовой шиной устройства, входы R всех «-триггеров соединены с ши . сброса устройства, выходы чет ртого зк -триггера  вл ютс  выходными шинами устройства, пр мой выход первого Эк -триггера соединен с входом J второго k -триггера, пр мой вькод которого соединен с первьм входом первого логического элемента И, выход которого соединен с входом Э четвертого Эк -триггера , вход 3 первого Эк -триггера соединен с инверсным выходом четвертого JK -триггера, вход К - с пр мым вьгходом второго Зк -триггера ,и с входом О третьего ЗК--триггера, инверсный выход соединен с вторым входом первого логического элемента И, вход К второго ЭК -триггера соединен с инверсным выходом третьего Jk-триггера и первым входом второго логического элемента И, второй вход которого соединен с инверсным выходом второго jK -триггера, а выход - вылид с входом к четвертого JK -триггера i и и ipmiepd, ВХОД k третьего Dk -триггера соединен с пр мьм выходом четвертого JK триггера . При такой схеме соединени  логические уравнени  дп  J и К входов всех триггеров синхронного делител  частоты на 11 будут следующими: 4 «2-, К4 а25эНа фиг.1 приведена структурна  схема синхронного делител  частоты на 11 на Зк -триггерах; на фиг.2 эn
сброса устройства, выход четвертого ;)К -триггера  вл етс  выходом устройства , пр мой выход триггера 1 соединен с входом 3 триггера 2, пр мой выход которого соединен с первым входом элемента И 5, вькод которого соединен с входом 3 триггера 4, вход
3 триггера 1 соединен с инверсным выходом триггера 4 вход К - с пр мым выходом триггера 2 и с входом J триггера 3, инверсный выход - с вторым входом элемента И 5, вход К триггера 2 соединен с инверсным выходом триггера 3 и первым входом элемента И 6, второй вход которого соединен с инверсным выходом триггера 2, выход - с входом триггера 4, пр мой выход которого соединен с входом К триггера 3,
Работа синхронного делител  частоты на 11 на DK -триггерах полностью описываетс  логическими уравнени ми дп  J и К входов еготриггеров. Этими же уравнени ми определ етс  и схема соединени  3 и k входов с соответствующими выходами соответствующих триггеров.
По сигналу Сброс на шине 8 все триггеры синхронного делител  частоты на 11 устанавливаютс  в исходное нулевое положение. При этом (см. диаграммы на фиг,2 б, в, г, .д при
i 0), состо ни  равны
Q.-0 -, Qj-O ; ; .
Fia основании логических уравнений дл  J и к входов триггеров состо ни  входов равны
3,V ; . .,
К,0 ; kj,l ; , K -l.
Поскольку эк -триггер по последующему импульсу (на фиг. 1 и 2 триггеры переключаютс  по отрицательному . перепаду сигнала на счетном входе) при J 0. и К 0 не измен ет своего состо ни , при и - переключаетс  в противопо59 „ „
ложное состо ние, при , - переключаетс  в состо ние логической единицы и при 3 и - переключаетс  в состо ние логического нул , то по первому входному импульсу первый триггер переключаетс  в состо ние логической единицы (фиг. 2 б), второй триггер подтверждаетс  в состо нии логического нул  (фиг.2 в), третий триггер не измен ет своего состо ни  (фиг.2 г), четвертьм триггер остаетс  в состо нии логического нул  (фиг.2 д). Таким образом, по срезу
первого входного импульса только триггер 1 переключаетс .в состо ние логической единицы, а триггеры 2, 3 и 4 остаютс  в нулевом состо нии, и состо ни  выходов станут равны
; Q2 0 ; . При этом состо нии входов станут
1 л
1 -
3. о , Jj- 1 ,
К, - ; Ц-.
По второму входному импульсу схема переходит в свое второе состо ние (см. диаграммы на фиг.2 б, в, г, д при ), в котором Q 1 ; -, .
3, V;
т - i
3j-V-.
J.-V; 1 ,
К.Ч.
к.
К- -( . 2 1
Рассматрива  далее работу предлагаемого синхронного делител  частоты на 11 на эк. -триггерах таким же образом, получим все значени  входов и выходов каждого триггера при всех.ч.
Из сравнени  логических уравнеНИИ дл  Ли К входов триггеров прототипа и синхронного делител  -часто- ты на 11 на JK -триггерах видно, что последний имеет меньшее количество элементов и цепеД, что положительно сказываетс  на надежности, потребл емой мощности и упрощает схему синхронного делител  частоты на 11 на ЗК -триггерах.
Выход
(риг.1
. 2

Claims (1)

  1. СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ НА II НА 3 К -ТРИГГЕРАХ, содержащий четыре ЗК -триггера и два логических элемента И, счетные входы всех Зктриггеров соединены с тактовой шиной устройства, входы R всех ЗК триггеров соединены с шиной сброса устройства, выходы четвертого ОК триггера являются выходными шинами устройства, прямой выход первого ЗКтриггера соединен с входом 3 вто рого зк -триггера, прямой выход которого соединен с первым входом первого логического элемента И, выход которого соединен с входом 3 четвертого ЗК -триггера, о тли ч а ю щ и й с я тем, что, с целью упрощения устройства, вход 3 первого ЗК триггера соединен с инверсным выходом четвертого ЗК -триггера, вход К - с прямым выходом второго ЗК — триггера и с входом 3 третьего Зк-триггера, инверсный выход соединен с вторым входом первого логического элемента И, вход К второго зк-триггера соединен с инверсным выходом третьего ЗК -триггера и первым входом второго логического элемента И, второй вход которого соединен с инверсным выходом второго Зк-триггера, а выход - с входом к четвертого ЗК-триггера, вход К третьего ЛК -триггера соединен с прямым выходом четвертого ЗК -трит· гера.
    •ч сл
    1 150759
SU833649507A 1983-10-10 1983-10-10 Синхронный делитель частоты на 11 на @ -триггерах SU1150759A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833649507A SU1150759A1 (ru) 1983-10-10 1983-10-10 Синхронный делитель частоты на 11 на @ -триггерах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833649507A SU1150759A1 (ru) 1983-10-10 1983-10-10 Синхронный делитель частоты на 11 на @ -триггерах

Publications (1)

Publication Number Publication Date
SU1150759A1 true SU1150759A1 (ru) 1985-04-15

Family

ID=21084415

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833649507A SU1150759A1 (ru) 1983-10-10 1983-10-10 Синхронный делитель частоты на 11 на @ -триггерах

Country Status (1)

Country Link
SU (1) SU1150759A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Букреев H.FI., Мансуров Б.М., Гор чев В.И. Микроэлектронные схемы цифровых устройств. М., Советское радио, 1975. 2. Будинский Я. Логические цепи в дафровой технике. Пер. с чешского под ред. Б.А.Калабекова. М., Св зь, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
SU1150759A1 (ru) Синхронный делитель частоты на 11 на @ -триггерах
SU1734226A1 (ru) Устройство синхронизации М-последовательности
SU1213540A1 (ru) Делитель частоты с нечетным коэффициентом делени
SU1529429A1 (ru) Устройство дл защиты от дребезга контактов
SU1160550A1 (ru) Формирователь одиночного импульса
RU2040855C1 (ru) Двоичный счетчик
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1718368A1 (ru) Формирователь импульсов
SU1485224A1 (ru) Устройство для ввода информации
SU478429A1 (ru) Устройство синхронизации
SU1007189A1 (ru) Устройство дл временного разделени импульсных сигналов
SU1555893A1 (ru) Устройство синхронизации кодовой последовательности
SU697996A1 (ru) Устройство дл контрол реверсивного счетчика
RU1817241C (ru) Счетчик импульсов
SU1439747A1 (ru) Устройство дл свертки кода числа по модулю
SU1069141A1 (ru) Формирователь пр моугольных импульсов
SU1338061A1 (ru) Синхронный делитель частоты на 10
SU1670768A1 (ru) Фазовый дискриминатор
SU1157668A1 (ru) Формирователь одиночных импульсов
SU436349A1 (ru)
SU1103352A1 (ru) Устройство дл формировани серий импульсов
SU936431A1 (ru) Делитель частоты следовани импульсов Е.М.Хайкина
SU570205A1 (ru) Делитель чатоты на 2,5
SU1226660A1 (ru) Делитель частоты на 19