SU1119185A1 - Обнаружитель активности канала в системе с дельта-модул цией - Google Patents
Обнаружитель активности канала в системе с дельта-модул цией Download PDFInfo
- Publication number
- SU1119185A1 SU1119185A1 SU823467612A SU3467612A SU1119185A1 SU 1119185 A1 SU1119185 A1 SU 1119185A1 SU 823467612 A SU823467612 A SU 823467612A SU 3467612 A SU3467612 A SU 3467612A SU 1119185 A1 SU1119185 A1 SU 1119185A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- detector
- delay unit
- instantaneous
- Prior art date
Links
- 108091006146 Channels Proteins 0.000 title description 9
- 230000005534 acoustic noise Effects 0.000 claims description 4
- 230000036039 immunity Effects 0.000 claims description 3
- 241000283074 Equus asinus Species 0.000 abstract 1
- 238000000034 method Methods 0.000 description 1
- 238000001208 nuclear magnetic resonance pulse sequence Methods 0.000 description 1
- 230000011664 signaling Effects 0.000 description 1
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Abstract
ОБНАРУЯИТЕЛЬ АКТИВНОСТИ КАНАЛА В СИСТЕМЕ С ДЕЛЬТА-ШДУЛЯВДЕЙ, содержащий пгоследоватепьно соединенные Детектор мгновенных значений сигнала и cy а4Иpyкш|ий счетный блок, .о тличающийс тем, что, с целью повышени помехозапрпценности сигналов от помех, обусловленных акустическими шумами, детектор мгновенных значений сигнала содержит последовательно соединенные интегратор и первый элемент И, второй вход которого вл етс тактовым входом детектора мгновенных значений сигнала, первый блок задержки, вход которого соединен со входом интегратора, подключенным к линии св зи, причем выход первого блока задержки соединен с первым входом второго элемента И и входом инвертора, выход которого соединен с первым входом третьего элемента И, второй вход которого Соединен с выходом первого элемента И и вторым входом второго элемента И, выход которого соединен с первым входом первого элемента ИЛИ и через второй блок задержки со вторым входом первого элемента ИЛИ, выход которого соединен с первым входом сумматора, 8 второй вход которого соединен с выходом второго элемента ИЛИ, первый (О вход которого соединен с выходом третьего элемента И и входом третьего блока задержки, выход которого соединен со вторым входом второго элемента ИЛИ, причем выход сумматора вл етс выходом детектора мгновенных значений сигнала. ос ел
Description
Изобретение относитс к многоканальной св зи, в частности к системам уплотнени сигналов с дельтамодул цией , Известно устройство обнаружени активности канала в системе с дельта Модул цией, содержащее последовательно соединенные блок задержки и элемент И, а также дополнительный элемент И и сумматор Л. Однако данноеустройство служит только дл обнаружени пауз. Наиболее близким по технической сути к предложенному вл етс обнаружитель активности канала в системе с дельта-модул дией, содержащий после довательно соединенные детектор мгновенных значений сигнала и суммирующий счетный блок 2j, Однако известное устройство обладает низкой помехозащищенностью,сигналов от помех, обусловленных акустическими шумами. Воздействие последних про вл етс в по влении групп единиц и нулей малой плотности в последовательно чередующихс единицах и нул хi что приводит к вьщаче ошибочного решени об активности канала. Цель изобретени - повышение помехозащищенности сигналов от помех, обу словленных акустическими йумами. Указанна цель достигаетс тем, что в обнаружителе активности кангша в системе с дельта-модул цией, содержащем последовательно соединенные детектор мгновенных значений сигнала и суммирующий счетный блок, детектор мгновенных значений сигнала содер жит последовательно соединенные Интегратор и первый элемент И, второй вход которого вл етс тактовым входом детектора мгновенных значений сигнала первый блок задержки, вход которого соединен со входом интегратора, подключенным к линии св зи,причем выход первого блока задержки соединен с первым входом второго элемента И и входом инвертора, выход которого соединен с первым входом ттретьего элемента И, второй вход которого соединен с выходом первого элемента И и вторым входом второго элемента И, выход которого соединен с первым входом пер вого элемента ИЛИ через второй блок задержки со вторым входом первого эле мента ИЛИ, выход которого соединен с первым входом сумматора, второй вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом третьего элемента И и входом третьего блока :задёржки, выход которого соединен со вторым входом второго элемента ИЛИ, причем выход сумматора вл етс выходом детектора мгновенных значений сигнала. На чертеже приведена структурна электрическа схема обнаружител активности канала в системе с дельтамодул цией . Обнаружитель активности канала в ,системе с дельта-модул цией содержит детектор 1 мгновенных значений сигна« ла, сзгммирующий счетный блок 2, интегратор 3, перв элемент И А, первый блок задержки 5, инвертор 6, второй элемент И 7, второй блок задержки 8, первый элемент ИЛИ 9, третий Элемент И 10, третий блок задержки 11, второй элемент ИЛИ 12, сумматор 13. Обнаружитель активности канала в системе с дельта-модул цией работает следующим образом. Контролируемьй сигнал поступает параллельно на входы интегратора 3 и первого блока задержки 5. Воздействие группы единиц на вход интегратора 3 вызьшает по вление соответствующего сигнала, который поступает на .первый вход первого элемента И А. Тактовый сигнал, поступающий на второй вход первого элемента И 4, вызыва ет по вление сигналов одновременно на втором входе второго элемента И 7 и втором входе третьего элемента И 10. Задержанна на один такт первым блоком задержки 5 последовательность импульсов поступает через инвертор 6 на первый вход третьего элемента И 10 и первый вход второго элемента И 7. С выхода второго элемента И 7 сигнал поступает непосредственно на первый вход, а через второй блок пам ти на второй вход первого элемента ИЛИ, и с выхода третьего элемента И 10, первый выход которого соединен с первым входом второго элемента ИЛИ 12 непосредственно, а со вторым входом - через третий блок задержки 11, и на Ёыход элемента ИЛИ. Далее сигналы с выходов второго и первого элементов ИЛИ 12 и 9 соответственно поступают на сумматор 13, Сигнал на выходе которого представл ет собой группу единичных импульсов, отображашцих речевой сигнал. Помехи, возникающие из,за акустических шумов в паузах речи, устран ютс соответствующим подбором параметров интегратора 3.
311191854
Предх оженный обнаружитель актив- повьшшет эффективность использовани нести канала в системе с дельта-моду- каналов в системе с дельта-модул цией, л цией позвол ет устранить помехи, так как позвол ет уменьшить коэффивызванные акусГическими шумами, что циент каналов Рд .
Claims (1)
- ОБНАРУЖИТЕЛЬ АКТИВНОСТИ КАНАЛА В СИСТЕМЕ С ДЕЛЬТА-МОДУЛЯЦИЕЙ, содержащий Последовательно соединенные Детектор мгновенных значений сигнала и суммирующий счетный блок, .о тличающийся тем, что, с целью повышения помехозащищенности сигналов от помех, обусловленных акустическими шумами, детектор мгновенных значений сигнала содержит последовательно соединенные интегратор и первый элемент И, второй вход которого является тактовым входом детектора мгновенных значений сигнала, первый блок задержки, вход которого соединен со входом интегратора, подключенным к линии связи, причем выход первого блока задержки соединен с первым входом второго элемента И и входом инвертора, выход которого соединен с первым входом третьего элемента И, второй вход которого Соединен с выходом первого элемента И и вторым входом второго элемента И, выход которого соединен с первым входом первого элемента ИЛИ и через второй блок задержки со вторым входом первого элемента ИЛИ, выход которого соединен с первым входом сумматора, второй вход которого соединен с выходом второго элемента ИЛИ, первый вход которого соединен с выходом третьего элемента И и входом третьего блока задержки, выход которого соединен со вторым входом второго g элемента ИЛИ, причем выход сумматора является выходом детектора мгновенных значений сигнала.1 1119185 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823467612A SU1119185A1 (ru) | 1982-07-09 | 1982-07-09 | Обнаружитель активности канала в системе с дельта-модул цией |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823467612A SU1119185A1 (ru) | 1982-07-09 | 1982-07-09 | Обнаружитель активности канала в системе с дельта-модул цией |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1119185A1 true SU1119185A1 (ru) | 1984-10-15 |
Family
ID=21021469
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823467612A SU1119185A1 (ru) | 1982-07-09 | 1982-07-09 | Обнаружитель активности канала в системе с дельта-модул цией |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1119185A1 (ru) |
-
1982
- 1982-07-09 SU SU823467612A patent/SU1119185A1/ru active
Non-Patent Citations (1)
Title |
---|
1. АЬторское свидетельство СССР 543172 кл. Н 04 J 6/02, 1975. 2. Патент US 9 3832493, кл. Н 04 J 6/02, 1974 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1119185A1 (ru) | Обнаружитель активности канала в системе с дельта-модул цией | |
SU1531226A1 (ru) | Устройство дл преобразовани кодов | |
SU361520A1 (ru) | Преобразователь частоты в двоичный код | |
SU1660202A1 (ru) | Устройство конференц-св зи с дельта-модул цией | |
SU1492480A1 (ru) | Устройство дл контрол канала св зи | |
SU1571613A1 (ru) | Конвейерное вычислительное устройство | |
SU1051727A1 (ru) | Устройство дл контрол работоспособности счетчика | |
SU1580581A1 (ru) | Система передачи двоичной информации | |
SU1078655A2 (ru) | Устройство дл исправлени одиночных и обнаружени многократных ошибок | |
SU559416A1 (ru) | Устройство дл многоуровневой кодоимпульсной модул ции | |
SU1100733A2 (ru) | Устройство дл контрол состо ни радиолинии | |
SU1277359A1 (ru) | Программируемый генератор импульсов | |
SU1021017A1 (ru) | Устройство конференц-св зи | |
SU924696A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1659885A1 (ru) | Детектор огибающей электрического сигнала | |
SU1252930A2 (ru) | Устройство дл контрол многоканальных импульсных последовательностей | |
SU1741270A1 (ru) | Преобразователь кода системы счислени с одним основанием в код системы счислени с другим основанием | |
SU790267A1 (ru) | Анализатор временных интервалов | |
SU1265642A1 (ru) | Устройство дл определени знака разности фаз | |
SU599339A2 (ru) | Устройство выделени периодических импульсов | |
SU1732499A1 (ru) | Цифровой приемник дельта-модулированных сигналов | |
SU368598A1 (ru) | Преобразователь двоично-десятичного кода «12222» в унитарный код | |
SU1555681A1 (ru) | Устройство дл контрол N-канальной усилительной системы | |
SU559435A1 (ru) | Устройство дл приема информации | |
SU453722A1 (ru) | УСТРОЙСТВО ДЛЯ ПОДСЧЕТА ИМПУЛЬСОВФ|R П т г:L—•' I \ 3 ;-^Ш €;-5Л--^г«!s3^4 C-^-.'^.J- |