SU1119036A1 - Устройство дл формировани непрерывных бипол рных функций - Google Patents
Устройство дл формировани непрерывных бипол рных функций Download PDFInfo
- Publication number
- SU1119036A1 SU1119036A1 SU823525030A SU3525030A SU1119036A1 SU 1119036 A1 SU1119036 A1 SU 1119036A1 SU 823525030 A SU823525030 A SU 823525030A SU 3525030 A SU3525030 A SU 3525030A SU 1119036 A1 SU1119036 A1 SU 1119036A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- outputs
- field
- functional
- input
- Prior art date
Links
Landscapes
- Amplifiers (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ НЕПРЕРЫВНЫХ ВИПОЛЯРНЬК ФУНКЦИЙ, содержащее п развертываннцих и п функциональных узлов, отличающеес тем, что, с целью расптрени динамического диапазона, в него введены два компенсационных стабилизатора напр жени , между информационным входом и выходом каждого из которых включен соответственно первый и второй масштабные резисторы, источник опорного напр жени , первьй и второй выходы которого подключены к входам ввода опорного напр жени соответственно первого и второго компенсационных стабилизаторов напр жени , выходы которых вл ютс выходами устройства, информационные входы первого и второго компенсационных стабилизаторов напр жени соединены соответственно,с первыми и вторыми выходами п функциональных узлов входы управлени которых подключены к выходам соответствующих п развертывающих узлов, первые входы которых подклюмены к соответствующим тактовым входам устройства, a вторые входы подключены к источнику напр жени , информационные входы п функциональных узлов вл ютс входами устройства, причем каждый из п функциональных узлов содержит два усилительных элемента, выполненных на полевых транзисторах,истоки которых соединены и через балансный резистор подключены к шине нулевого потенциала , a затворы полевых транзисторов под-ключены к соответствующим информационным входам функционального узла, , (Л первый и второй выходы которого через первый и второй нагрузочный рес зисторы подключены к истокам соответствукшщх полевых транзисторов, подключенных через первый и второй токозадаюп ие резисторы к управл ющему входу функционального узла, a каждый из п развертывающих узлов содержит коммутирующий элемент, выполненный на полевом транзисторе, затвор которосо го через ограничительный резистор подо со ключен к первому входу развертывающего узла, к выходу которого подключен о: исток полевого транзистора, затвор которого подключен к первому вьгаоду нелинейной интегрирующей цепочки, состо щей из последовательно соединенных конденсатора и даода, параллельно которому подключен шунтирующий резистор, сток полевого транзистора подключен к второму входу развертыв ющего узла и второму выводу нелинейной интегрируилцей цепочки.
Description
1111 Изобретение относитс к аналоговой вычислительнойтехнике к. устройствам автоматики. Известно устройство дл формировани непрерывных бипол рных функци выполненное в виде электронно-лучевой трубки Политрон С 1 3. Однако известное устройство хара теризуетс низкой надежностью и чув ствительностью. Наиболее близким к предложенному вл етс устройство дл формировани непрерывных бипол рных функций,содержащее п развертывающих и п функциональных узлов 2., Недостатком данного устройства вл етс ограниченна область применени из-за ограниченного динамического диапазона. Цель изобретени - расширение ди намического диапазона устройства. Поставленна цель достигаетс тем что в устройство дл формировани непрерывных бипол рных функций, содержащее п развертывак цих и п функциональньрс узлов, введены два компенсационных стабилизатора напр жени , между информационным входом и выходом каждого из которых включен соответственно первый и второй масштабные резисторы, источник опорного напр жени , первьй и второй выходы которого подключены к входам ввода опорного напр жени соответственно первого и второго компенсационных стабилизаторов напр жени , выходы которых вл ютс выходами устройства информационные входы первого и второго компенсационных стабилизаторов напр жени соединены соответственно с первыми и вторыми выходами п функциональных узлов, входы управлени Которых подключены к выходам соответствующих п развертывающих узлов, первые входы которых подключены к соответствующим тактовым входам устройства , а вторые входы подключены к источнику напр жени , информацион ные входы п функциональных узлов вл ютс входами устройства, причем каждый из п функциональных узлов содержит два усилительных элемента, выполненных на полевых транзисторах истоки которых соединены и через ба лансный резистор подключены к шине нулевого потенциала, а затворы поле вых транзисторов подключены к соответствующим информационным входам функционального узла, первый и второй выходы которого через первьй и второй нагрузочные резисторы подключены к стокам соответствующих полевых транзисторов, подключенных через первый и второй токозадающие резисторы к управл ющему входу функционального узла, а каждьй из п развертывающих узлов содержит коммутирующий элемент, вьтолненный на полевом транзисторе, затвор которого через ограничительный резистор подключен к первому входу развертывающего узла, к выходу которого подключен исток полевого транзистора, затвор которого подключен к первому выводу нелинейной интегрирующей цепочки, состо щей из последовательно соединенных конденсатора и диода, параллельно которому подключен шунтирукнций резистор , сток полевого транзистора подключен к второму входу,развертывающего Узла и второму выводу нелинейной интегрирующей цепочки. На чертеже представлена схема предлагаемого устройства. Устройство дп формировани непрерывных бипол рных функций содержит п развертьвающих узлов, каждый из которых содержит коммутирующий элемент 1, ограничительный резистор 2, конденсатор 3, диод 4 и шунтирующий резистор 5, п функциональных узлов , каждый из которых содержит два усилительных элемента 6 и 6, балансный резистор .7, два нагрузочных резистора 8, и Sj, два токозадающих резистора 9 и 9, два компенсационных стабилизатора напр жени 1С, и lOj, два масщтабных резистора 11 и . llj, источник 12 опорного напр жени . Устройство работает следующим образом . На затвор коммутирующего элемента 1 первого развертывающего узла через щунтирующий резистор 5 подаетс тактовый импульс, привод щий коммутирующий элемент 1 в состо ние близкое к насьш1ению. На затвор коммутирующего элемента 1 первого развертывакицего узла, через шунтирующий резистор 5 подаетс тактовый импульс, привод щий коммутирующий элемент 1 в состо ние близкое к насыщению, в результате чего с истока коммутирующего элемента 1 на усилительные элементы 6 и 6j первого функционального узла подаетс напр жение питани . При подаче на затворы усилительных э.лементов 6 и
6j первого функционального узла управл ющего сигнала 11, выходные посто нные напр жени компенсационных стабилизаторов напр жени 10; и 10,, модулируютс суммированными сигналами первого функционального узла и выходное напр жение устройства измен етс соответственно изменению сигнала на затворах усилительных элементов 6 и 6
При сн тии тактового импульса с затвора коммутирующего элемента 1 первого развертывакщего узла и одновременной подачей второго тактового импульса на затвор коммутирующего элемента 1 второго развертывающего узла, амплитуда импульса за затворе коммутирующего элемента 1 первого развертывающего узла постепенно уменьшаете ,а на затворе коммутирующего элемента 1 второго развертьшающего узла пропорционально этому уменьшению амплитуда увеличиваетс . Так как подача тактовых импульсов на затворы коммутирующих элементов производитс через нелинейно-интегрирующие цепочки, при этом величина выходных токов, обусловленных действием сигналов на затворах усилительных элементов 6 и 6 первого функционального узла, уменьшаетс , и если сигналы не будут поданы на затворы усилительных элементов 6 и 6 второго функционального узла, то ток упадет до нул . При подаче сигналов на затворы усилительных элементов 6 и 62 второго функционального узла, выходные токи узла измен ютс соответственно закону изменени сигналов действующих на затворах этих усилительных элементов .
Аналогично происходит работа устройства при подаче тактовых импульсов на последующие развертывающие узлы и при подаче сигналов на соответствующие им функциональные узлы.
Выходные напр жени функциональных узлов подаютс на входы цепей обратной св зи компенсационных стабилизаторов напр жени 10 и 10 с об1цим . дл них источником опорного напр жени 12, в результате чего на выходе устройства получаетс суммированное напр жение без разрывов производной. Подключение истоков всех пар усилительных элементов функциональных узлов через балансные резисторы к шит не нулевого потенциала обеспечивает выравнивание токов каждой пары усилительных транзисторов и стабилизацию их коэффициентов усилени .
Таким образом, при последовательной подаче импульсовна первые входы развертывающих узлов и при наличии сигналов произвольной формы на информационных входах функциональных узлов , на вькоде устройства по вл етс напр жение, закон изменени которого определ етс законом изменени сигналов на информационных входах функциональных узлов, а врем действи этого напр жени обусловлено суммарной длительностью импульсов, поступающих на первый вход развертывающ узлов, причем производна выходного сигнала будет непрерывна.
Claims (1)
- УСТРОЙСТВО ДЛЯ ФОРМИРОВАНИЯ НЕПРЕРЫВНЫХ БИПОЛЯРНЫХ ФУНКЦИЙ, содержащее η развертывающих и η функциональных узлов, отличающеес я тем, что, с целью расширения динамического диапазона, в него введены два компенсационных стабилизатора напряжения, между информационным входом и выходом каждого из ζ~которых включен соответственно первый и второй масштабные резисторы, источник опорного напряжения, первый и второй выходы которого подключены к входам ввода опорного напряжения соответственно первого и второго компенсационных стабилизаторов напряжения, выходы которых являются выходами устройства, информационные входы первого и второго компенсационных стабилизаторов напряжения соединены соответственно,с первыми и вторыми выходами η функциональных узлов. входы управления которых подключены к выходам соответствующих η развер тывающих узлов, первые входы которых подключены к соответствующим тактовым входам устройства, а вторые входы подключены к источнику напряжения, информационные входы η функциональных узлов являются входами устройства, причем каждый из η функциональных узлов содержит два усили тельных элемента, выполненных на полевых транзисторах,истоки’ которых соединены и через балансный резистор подключены к шине нулевого потенциала,^ затворы полевых транзисторов подключены к соответствующим информационным входам функционального узла, , первый и второй выходы которого через первый и второй нагрузочный резисторы подключены к истокам соответствующих полевых транзисторов, подключенных через первый и второй (/) сЕ токозадающие резисторы к управляющему входу функционального узла, а каждый из η развертывающих узлов содержит коммутирующий элемент, выполненный на эеобш полевом транзисторе, затвор которого через ограничительный резистор подключен к первому входу развертывающего узла, к выходу которого подключен исток полевого транзистора, затвор которого подключен к первому выводу нелинейной интегрирующей цепочки, состоящей из последовательно соединенных конденсатора и диода, параллельно которому подключен шунтирующий резистор, сток полевого транзистора подключен к второму входу развертывающего узла и второму выводу нелинейной интегрирующей цепочки.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823525030A SU1119036A1 (ru) | 1982-12-16 | 1982-12-16 | Устройство дл формировани непрерывных бипол рных функций |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823525030A SU1119036A1 (ru) | 1982-12-16 | 1982-12-16 | Устройство дл формировани непрерывных бипол рных функций |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1119036A1 true SU1119036A1 (ru) | 1984-10-15 |
Family
ID=21040236
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823525030A SU1119036A1 (ru) | 1982-12-16 | 1982-12-16 | Устройство дл формировани непрерывных бипол рных функций |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1119036A1 (ru) |
-
1982
- 1982-12-16 SU SU823525030A patent/SU1119036A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 113634, кл. Н 03 К 17/00, 1961. 2. Ставицкий А.И. Многофункциональ.ный преобразователь Политрон и его применение щ апериодического умножени частот.-Сб. Труды научнотехнической конференции ЛЭИС, Л., 1962 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960012801B1 (ko) | 2개의 샘플 홀드 회로를 사용한 리플 제거 위상 검출기 | |
CA1144244A (en) | Auto-zero amplifier circuit with wide dynamic range | |
KR900019345A (ko) | 증폭장치 | |
KR910003917A (ko) | 증폭기 회로 | |
US3686577A (en) | Sampling and holding system for analog signals | |
JPS5995732A (ja) | 電気信号の追尾・保持回路 | |
US4716398A (en) | Linearity control circuit for digital to analog converter | |
KR860006883A (ko) | 디지탈 라인 수신기 | |
FR1576123A (ru) | ||
SU1119036A1 (ru) | Устройство дл формировани непрерывных бипол рных функций | |
JPH0279299A (ja) | 高速信号処理回路及びサンプル・ホールド回路 | |
KR900002524A (ko) | 고장보호회로를 가진 양방향 dc 출력 제어기 | |
KR940008076A (ko) | 반도체 집적회로 장치의 입력 회로 | |
KR850000772B1 (ko) | 저역통과 특성의 증폭기 장치 | |
DE68927715D1 (de) | Nichtlinearer Verstärker | |
US3958135A (en) | Current mirror amplifiers | |
US5945663A (en) | Charge measurement circuit which includes a charge sensitive amplifier holding input to a constant voltage | |
US5400027A (en) | Low voltage digital-to-analog converter with improved accuracy | |
KR100273262B1 (ko) | 듀티사이클보정회로 | |
US3890553A (en) | Direct coupled amplifier in null balance circuit or the like | |
GB1250818A (ru) | ||
US3622904A (en) | Switching circuits | |
JP2976439B2 (ja) | 多利得増幅器 | |
KR930005938Y1 (ko) | 통신용 샘플앤드 홀드 회로 | |
JPS63219219A (ja) | スイツチドキヤパシタ回路 |