SU1099399A1 - Device for adaptive synchronizing of reference oscillation of high-speed modem - Google Patents
Device for adaptive synchronizing of reference oscillation of high-speed modem Download PDFInfo
- Publication number
- SU1099399A1 SU1099399A1 SU823387345A SU3387345A SU1099399A1 SU 1099399 A1 SU1099399 A1 SU 1099399A1 SU 823387345 A SU823387345 A SU 823387345A SU 3387345 A SU3387345 A SU 3387345A SU 1099399 A1 SU1099399 A1 SU 1099399A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- multiplier
- adder
- inputs
- output
- detector
- Prior art date
Links
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
1.УСТРОЙСТВО ДЛЯ АДАЛТИВНОЙ СИНХРОНИЗАЦИИ ОПОРНОГО КОЛЕБАНИЯ ВЫСОКОСКОРОСТНОГО МОДЕМА, содержащее последовательно соединенные первый умножитель, первый сумматор, первый детектор, второй сумматор, второй умножитель, третий сумматор и формирователь сигнала ошибки, последовательно соединенные третий умножитель , четвертый сумматор, второй детектор, п тый сумматор и четвертый умножитель, а также п тый умножитель , шестой умножитель, первый формирователь знака сигнала, второй формирователь знака сигнала, синусно-косинусный генератор и интегратор , при этом косинусный выход синусно-косинусного генератора подсоединен к объединенным первым входам первого умножител и. третьего умножител , а синусный выход синусно-косинусного генератора подсоединен к объединенным первым входам п того умножител и шестого умножител , выходы п того умножител и шестого умножител подсоединены соответственно к вторым входам четвертого сумматора и первого сумматора, выход которого через первый формирователь знака сигнала подсоединен к второму входу четвертого умножител , вьсход четвертого сумматора через второй формирователь знака сигнала подсоединен к второму входу второго умножител , второй и третий входы формировател сигнала ошибки подключены соответственно к выходам первого детектора и второго детектора, выход четвертого умножител подсоединен к второму входу третьего сумматора, вторые входы второго сумматора и п того сумматора подключены соответственно к выходам первого сумматора и четвертого сумматора , причем объединенные вторые входы первого умножител и п того ум (Л ножител вл ютс синфазным информационным входом устройства, а объедиcz ненные входы третьего умножител и шестого умножител вл ютс квадратурным информационным входом устройства ,отличающеес тем, что, с целью повьшгени точности син| хронизации опорного колебани ,в него введены последовательно соединенные СО третий детектор,первый блок сравнени ,, со со формирователь сигнала запрета и ключ, последовательно соединенные седьмой умножитель, восьмой умножитель, шестой сумматор, блок задержки и дев тый умножитель, последовательно соединенные дес тый умножитель, одиннадцатый умножитель и блок сумматоров, при этом входы третьего детектора и четвертого детектора подключены соответственно к выходам первого сумматора и четвертого сумматора, вторые входы первого блока сравнени и второ го блока сравнени подключены соответственно к выходам первого фЪрмиро1.USTROYSTVO ADALTIVNOY FOR SYNCHRONIZATION reference oscillation high-speed modem, comprising series-connected first multiplier, a first adder, a first detector, a second adder, the second multiplier, a third adder and the error signal generator, a third multiplier connected in series, a fourth adder, the second detector, a fifth adder and the fourth multiplier, as well as the fifth multiplier, the sixth multiplier, the first driver of the sign of the signal, the second driver of the sign of the signal, sine-cosine generator op and integrator, while the cosine output of the sine-cosine generator is connected to the combined first inputs of the first multiplier and. the third multiplier, and the sinus output of the sine-cosine generator is connected to the combined first inputs of the fifth multiplier and the sixth multiplier, the outputs of the fifth multiplier and the sixth multiplier are connected to the second inputs of the fourth adder and the first adder, the output of which is connected to the second through the first signal generator the input of the fourth multiplier, the output of the fourth adder through the second shaper of the sign of the signal connected to the second input of the second multiplier, the second and third inputs of f The error signal distributor is connected to the outputs of the first detector and the second detector, the output of the fourth multiplier is connected to the second input of the third adder, the second inputs of the second adder and the fifth adder are connected to the outputs of the first adder and the fourth adder, and the combined second inputs of the first multiplier and fifth mind (L knitters are the in-phase information input of the device, and the combined inputs of the third multiplier and the sixth multiplier are quadrature a device input, characterized in that, in order to increase the accuracy of the syn | synchronization of the reference oscillation; a third detector, a first comparison unit, a prohibition signal generator and a key, a seventh multiplier, a eighth multiplier, a sixth multiplier, a sixth adder, a sixth multiplier delay block and a ninth multiplier, sequentially connected tenth multiplier, the eleventh multiplier and block adders, while the inputs of the third detector and the fourth detector are connected respectively to the outputs of the first adder and the fourth adder, the second inputs of the first Lok comparator comparing the first and second blocks are respectively connected to the outputs of the first frmiro
Description
вател знака сигнала и второго формировател знака сигнала, а выход второго блока сравнели подсоединен к второму входу формировател сигнала запрета, выход формировател сигнала ошибки подсоединен к входу седьмого умножител и к объединенным вторым входам блока сумматоров и дев того умножител , выход которого через ключ подсоединен к управл ющему входу синусно-косинусного генератора, объединенные входы шестого сумматора и дес того умножител подключены к выходу блока задержки, первый вход интегратора подключен к выходу блока су1«чаторов, а выход интегратора подсоединен к объединенным вторым входам интеграторов, восьмого умножител , одиннадцатого умножител и блока сумматоров, причем вторые входы седьмого умножител и дес того умножител вл ютс соответственно первым и вторым установочными входами,устройства.the sign pad of the signal and the second signal generator of the signal, and the output of the second block are compared to the second input of the inhibitor signal generator, the output of the error signal generator is connected to the input of the seventh multiplier and to the combined second inputs of the block of adders and the ninth multiplier, the output of which is connected via a key to the control to the sine-cosine generator input, the combined inputs of the sixth adder and tenth multiplier are connected to the output of the delay unit, the first input of the integrator is connected to the output of the ct1 block The output of the integrator is connected to the combined second inputs of the integrator, the eighth multiplier, the eleventh multiplier and block of adders, the second inputs of the seventh multiplier and the tenth multiplier being the first and second setting inputs of the device.
2. Устройство по П.1, о т л и чающеес тем, что интегратор содержит последовательно соединенные сумматор и блок задержки, при этом первый и второй входы сумматора вл ютс соответственно первым и вторым входами интегратора, а выход блока адержки вл етс выходом интеграора .2. The device of Claim 1, wherein the integrator comprises a series-connected adder and a delay unit, the first and second inputs of the adder being the first and second inputs of the integrator, respectively, and the output of the support unit is the output of the integrator.
Изобретение относитс к электросв зи и может быть использовано в высокоскоростных модемах дл обеспечени синхронизации опорного колебани The invention relates to telecommunications and can be used in high-speed modems to provide reference oscillation synchronization.
Известно устройство дл синхронизации опорного колебани , содержащее последовательно соединенные импульсный генератор, блок сравнени , блок контрол порога и блок подстройки порога ,, а также делитель, частоты,- при этом другой выход блока сравнени посоединен через делитель частоты к другим входам блока сравнени и блокA device for synchronizing a reference oscillation comprising a series-connected pulse generator, a comparison unit, a threshold control unit and a threshold adjustment unit, as well as a divider frequency, is known, while the other output of the comparator unit is connected via a frequency divider to other inputs of the comparison unit and the unit
контрол порога , Недостатком известного устройстваcontrol threshold, the disadvantage of the known device
/дл синхронизации опорного колебани вл етс низка точность синхронизации ./ for synchronization of the reference oscillation is low synchronization accuracy.
Наиболее близким к предлагаемому вл етс адаптивное устройство дл Closest to the proposed is an adaptive device for
.синхронизации опорного колебани ,synchronization of the reference oscillation
тсодержащее последовательно соединенные первый умножитель, первый сумматор , первый детектор, второй сумматор , второй умножитель, третий сумMatop и формирователь сигнала ошибки последовательно соединенные третий умножитель, четвертый сумматор, второй детектор, п тый сумматор и четвертый умножитель, а также п тый умножитель , шестой умножитель, первыйThe first multiplier, the first adder, the first detector, the second adder, the second multiplier, the third sum of the Matop and the error signal conditioner connected in series the third multiplier, the fourth adder, the second detector, the fifth adder and the fourth multiplier, and the fifth multiplier, the sixth multiplier , the first
.формирователь знака сигнала, второй формирователь знака сигнала, синуснокосинусный генератор и интегратор.Signal shaper, second signal shaper, sine-oscillator and integrator.
при зтом косинусный.выход синусно-косинусного генератора подсоединен к объединенным первьм входам первого умножител и третьего умножител , а синусный выход синусно-косинусного генератора подсоединен к объединенным первым входам п таго умножител и шестого умножител , выходы п того умножител подсоединены соответственноwith this, the cosine. output of the sine-cosine generator is connected to the combined first inputs of the first multiplier and the third multiplier, and the sinus output of the sine-cosine generator is connected to the combined first inputs of the multiplier and the sixth multiplier, the fifth multiplier outputs are connected
к вторьо4 входам четвертого сумматора и первого сумматора, выход которого через первый формирователь знака сигнала подсоединен к второму входу четвертого умнозюител , выход четвертого сумлатора через второй формирователь знака сигнала подсоединен к второму входу второго умножител , второй и третий входы формировател сигнала ошибки подключены соответственно кto the second 4 inputs of the fourth adder and the first adder, the output of which through the first signal generator is connected to the second input of the fourth multiplier, the output of the fourth accumulator through the second signal generator that is connected to the second input of the second multiplier, the second and third inputs of the error signal generator are connected respectively to
выходам первого детектора и второго детектора, выход четвертого умножител подсоединен к второму входу . третьего сумматора, вторые входы второго сумматора и п того сумматораthe outputs of the first detector and the second detector, the output of the fourth multiplier is connected to the second input. the third adder, the second inputs of the second adder and the p adder
подключены соответственно к выходам первого сумматора и четвертого сумматора , причем объединенные вторые входы первого умножител и п того умножител вл ютс синфазньш информационным входом устройства, а объединенные входы третьего умножител и шестого умножител вл ютс квадратурным информационным входом устройства,выход формировател сигнала ошибки подсоединен к объединенным входам интегратора и первого ограничител , к выход которого подсоединен первый вход дополнительного интегратора, второй вход которого через второй ограничитель и усилитель подключен к выходу интегратора, а выход дополнительного интегратора подсоединен к управл кще му входу синусно-косинусного генератора , причем интегратор и дополнительный интегратор состоит из блока задержки и сумматора, выход которого через блок задержки подсоединен к соответствующему входу сумматора ; Недостатком известного устройства дл адаптивной синхронизации опорного колебани высокоскоростного модема вл етс низка точность синхронизации , Цель изобретени - повышение точности синхронизации опорного колебани . Поставленна цель достигаетс тем, что в устройство дл адаптивной синхронизации опорного колебани высокоскоростного модема, содержащее последовательно соединенные первый умножитель, первый сумматор, первый детектор, второй сумматор, второй умножитель, третий сумматор и формирователь сигнала ошибки, последовательно соединенные третий умножитель четвертый сумматор, второй детектор, п тый сумматор и четвертьй умножи тель, а также п тый умножитель,шесто умножитель, первый формирователь знака сигнала-, второй формирователь знака сигнала, синусно-косинусный генератор И интегратор, при этом косинусный выход синусно-косинусного генератора подсоединен к объединенным первым входам первого умножител и треть его умножител , а синусный выход синусно-косинусного генератора подсое динен к объединенным первьм входам п того умножител и шестого умножител , выходы п того умножител и шестого умножител подсоединены соответственно к вторым входам четвертого сумматора и первого сумматора, выход которого через первый формирователь знака сигнала подсоединен к второму входу четвертого умножител , выход четвертого сумматора через второй фор мирователь знака сигнала подсоединен к второму входу второго умножител , второй и третий формировател сигнала о.шибки -подключены соответст- венно к выходам первого детектора и второго детектора, выход четвертого умножител подсоединен к второму входу третьего сумматора, вторые входы второго сумматора и п того сумматора подключены соответственно к выходам первого сумматора и четвертого , сумматора, причем объединенные вторые входы первого умножител и п того умножител вл ютс синфазным информационным входом устройства , а объединенные входы третьего умножител и шестого умножител вл ютс квадратурным информационным входом устройства, введены последовательно соединенные третий детектор, первый блок сравнени , формирователь сигнала запрета и ключ, последовательно соединенные седьмой умножитель, восьмой умножитель, шестой сумматор, блок задержки и дев тый умножитель, последовательно соединенные дес тый умножитель , одиннадцатьй умножитель и блок сумматоров, при этом входы третьего детектора и четвертого детектора подключены соответственно к выходам первого сумматора и четвертого сумматора , вторые входы первого блока сравнени и-второго-блока сравнени подключены соответственно к выходам первого формировател знака сигнала и второго формировател знака сигнала , а выход второго блока сравнени подсоединен к второму входу формировател сигнала запрета, выход формировател сигнала ошибки подсоединен к входу седьмого умножител и к объединенным вторым входам блока сумматоров и дев того умножител , выход которого через ключ подсоединен к управл ющему входу синусно-косинусного генератора, объединенные входы шестого сумматора и дес того умно71сител подключены к выходу блока задержки , первый вход интегратора подключен к выходу блока сумматоров, а выход интегратора подсоединен к объединенным вторым входам интеграторов , восьмого умножител , одиннадцатого умножител и блока сумматоров, причем вторые входы седьмого умножител и дес того умножител вл ютс соответственно первьм и вторым установочными входами устройства. Интегратор содержит последовательно соединенные сумматор и блок задержки , при этом первый и второй входы сумматора вл ютс соответственно первым и вторым входами интегратора. 510 а вьосод блока задержки вл етс выхо дом интегратора. На чертеже представленаструктурнал электрическа схема устройства дл адаптивной синхронизации опорног колебани высокоскоростного модема. Устройство дл адаптивной синхронизации опорного колебани высокоскоростного модема содержит первьш умножитель 1, п тый умножитель 2, шестой-умножитель 3, третий умножитель 4, синусно-косинусный генератор 5, первый сумматор 6, четвертый сумматор 7, первьй детектор В, первьй формирователь знака сигнала 9, второй сумматор 10, третий детектор 11, второй детектор 12, второй формирователь знака сигнала 13, п тый сумматор 14, четвертый детектор 15, первый блок сравнени 16, второй бло сравнени 17, формирователь сигнала запрета 18, формирователь ошибки 19, второй умножитель 20, четвертый умножитель 21, третий сумматор 22, ключ 23, седьмой умножитель 24, вось мой умножитель 25, шестой сумматор 126, блок задержки 27, дес тый умножитель 28, одиннадцатый умножитель 2 блок сумматоров 30, интегратор 31 и дев тый умножитель 34. Блок.сумматоров 3U содержит сумма торы 30 и 31. Интегратор 31 содержит сумматор 32 и блок задержки 33. Устройство дл адаптивной синхронизации опорного колебани .высокочас тотного модема работает следующим образом. На синфазный информационный вход и квадратурный информационный вход устройства дл адаптивной синхрониза ции опорного колебани высокочастотного модема поступают (с дзыхода адаптивного корректора) входные сигналы в виде отсчетов, которыедл мо мента времени t могут быть представ лены соответственно в виде К)(М-(Ч) (Ч) .. /. . .,. . j.(, . /11. A(j. (Ч)(Ч)5(Ч) где .) и aj.,(tj) - отсчеты синфазconnected to the outputs of the first adder and the fourth adder, the combined second inputs of the first multiplier and the fifth multiplier are the in-device information input, and the combined inputs of the third multiplier and the sixth multiplier are the quadrature information input of the device, the output of the error signal generator is connected to the combined inputs the integrator and the first limiter, to the output of which the first input of the additional integrator is connected, the second input of which through the second the limiter and the amplifier are connected to the integrator output, and the output of the additional integrator is connected to the control input of the sine-cosine generator, the integrator and the additional integrator consist of a delay unit and an adder, the output of which is connected to the corresponding adder input through the delay unit; A disadvantage of the known device for adaptive synchronization of the reference oscillation of a high-speed modem is the low synchronization accuracy. The purpose of the invention is to improve the synchronization accuracy of the reference oscillation. This goal is achieved in that the device for adaptive synchronization of the reference oscillation of a high-speed modem, containing a serially connected first multiplier, a first adder, a first detector, a second adder, a second multiplier, a third adder and an error signal conditioner, are connected in series to a third multiplier, a fourth adder, and a second detector , fifth adder and quarter multiplier, and also fifth multiplier, sixth multiplier, first shaper of the sign of the signal-, second shaper of the sign of NAL, sine-cosine generator and integrator, the cosine output of the sine-cosine generator is connected to the combined first inputs of the first multiplier and a third of its multiplier, and the sine output of the sine-cosine generator is connected to the combined first inputs of the fifth multiplier and sixth multiplier, outputs The fifth multiplier and the sixth multiplier are connected respectively to the second inputs of the fourth adder and the first adder, the output of which is connected to the second input through the first signal generator. the fourth multiplier, the output of the fourth adder through the second signal conditioner is connected to the second input of the second multiplier, the second and third error generators are connected respectively to the outputs of the first detector and the second detector, the output of the fourth multiplier is connected to the second input of the third adder , the second inputs of the second adder and the fifth adder are connected respectively to the outputs of the first adder and the fourth, the adder, and the combined second inputs of the first multiplier and the fifth The knives are the in-phase information input of the device, and the combined inputs of the third multiplier and the sixth multiplier are the quadrature information input of the device, the third detector, the first comparison unit, the inhibitor driver and the key, sequentially connected the seventh multiplier, the eighth multiplier, the sixth adder, entered in series, the delay unit and the ninth multiplier, connected in series by the tenth multiplier, eleven multiplier and block adders, while the inputs of the third the detector and the fourth detector are connected respectively to the outputs of the first adder and the fourth adder, the second inputs of the first comparison unit and the second-unit comparison unit are connected respectively to the outputs of the first signal conditioner and the second signal conditioner, and the output of the second reference unit interdiction, the output of the error signal generator is connected to the input of the seventh multiplier and to the combined second inputs of the block of adders and the ninth multiplier, the output of which Go through the key is connected to the control input of the sine-cosine generator, the combined inputs of the sixth adder and the tenth intelligent terminal are connected to the output of the delay unit; the multiplier and the block of adders, the second inputs of the seventh multiplier and the tenth multiplier being respectively the first and second setting inputs of the device. The integrator comprises a series-connected adder and a delay unit, with the first and second inputs of the adder being the first and second inputs of the integrator, respectively. 510a, the delay block vyzod is the output of the integrator. The drawing shows a structural electrical diagram of the device for adaptive synchronization of the reference oscillation of a high-speed modem. The device for adaptive synchronization of the reference oscillation of the high-speed modem contains the first multiplier 1, the fifth multiplier 2, the sixth multiplier 3, the third multiplier 4, the sine-cosine generator 5, the first adder 6, the fourth adder 7, the first detector B, the first signal shaper 9 , second adder 10, third detector 11, second detector 12, second signal generator 13, fifth adder 14, fourth detector 15, first comparison block 16, second comparison block 17, inhibitor 18, error conditioner 19, the second multiplier 20, the fourth multiplier 21, the third adder 22, the key 23, the seventh multiplier 24, the eighth multiplier 25, the sixth adder 126, delay block 27, the tenth multiplier 28, the eleventh multiplier 2 block adders 30, the integrator 31 and the ninth multiplier 34. The 3U block accumulator contains the sum of the tori 30 and 31. The integrator 31 contains the adder 32 and the delay block 33. A device for adaptive synchronization of the reference oscillation. The high frequency modem works as follows. The common-mode information input and the quadrature information input of the device for adaptive synchronization of the reference oscillation of the high-frequency modem receive (from the output of the adaptive equalizer) input signals in the form of samples that can be represented as K) (M - (H) (H) .. /...,.. J. (,. / 11. A (j. (H) (H) 5 (H) where.) And aj., (Tj) are in-phase counts
ного и квадратурного компонентов входного сигнала;foot and quadrature components of the input signal;
(t)(t)
- мгновенна фаза входного сигнала.- instantaneous phase of the input signal.
л ютс соответственно знаки сигналов yg(t) и Ус(Ь) : sign ygCt) и sign УС. которые поступают в четвертый умножитель 21 и второй умножитель 20. При этом на выходе третьего сумматора 22 формируетс сигнал ошибки В первом умножителе 1 и п том умножителе 2 сигнал Xg(t) перемножаетс соответственно на сигньшы cosj(tj.) и 6lnj(t), а в третьем умножителе 4 и шестом умножителе 3 сигнал Xj,(t) перемножаетс соответственно на сигналы cosy(t) и sinf(t), которые поступают с косинусного и синусного выходов синусно-косинусного генератора 5. При этом на входах первого сумматора 6 и четвертого сумматора 7 формируютс соответственно сигналы (( р{Ч)-т() - ((ic)«(4)-T(M( ПЫ-тЫ в колебани х sinLo(tj) -у(с)и (tp - .|) разность мгновенных фаз O(t) - x(t) характеризует частотно-фазовую расстройку несущего и опорного колебаний модема. Первый детектор 8 и второй детектор 12 сравнивают сигналы, полученные соответственно с выходов первого сумматора 6 и четвертого сумматора 7 с пороговыми уровн ми, которые определ ютс используемым в модеме методом передачи. В результате на выходах первого детектора 8 и второго детектора 12 формируютс соответственно сигналы оценки а (t.) и a.(t), .которые соответствуют возможным эталон„ ш информационным сигналам, Второй сумматор 10 и п тый сумматор 14 вырабатьшают соответственно сигналы ошибки 5(Ч y.s(4) (4) ес(ч) . - ), представл ющие собой разности между выходными сигналами первого сумматора g четвертого сумматора 7 и сигнала„„ оценки ЗдСЦ) и ). В соответствии с используемым знаковым алгоритмом в первом формирователе знака сигнала 9 и вторьм ,1юрмирователем знака сигнала 13 опредеMHl sl fch M-ecl l - sl lSigns of the signals yg (t) and Us (b): sign ygCt) and sign CON are respectively. which go to the fourth multiplier 21 and the second multiplier 20. At the output of the third adder 22, an error signal is generated. In the first multiplier 1 and the fifth multiplier 2, the signal Xg (t) is multiplied by the signals cosj (tj.) and 6lnj (t), respectively and in the third multiplier 4 and the sixth multiplier 3, the signal Xj, (t) is multiplied by the signals cozy (t) and sinf (t), respectively, which come from the cosine and sine outputs of the sine-cosine generator 5. At the same time, at the inputs of the first adder 6 and the fourth adder 7, respectively, signals are generated ((p (H) -t () - ((ic) "(4) -T (M (Py-ty in oscillations x sinLo (tj) -y (s) and (tp -. |)) the difference of the instantaneous phases O (t) - x (t) characterizes the frequency phase misalignment of the carrier and reference oscillations of the modem The first detector 8 and the second detector 12 compare the signals received respectively from the outputs of the first adder 6 and the fourth adder 7 with threshold levels, which are determined by the transmission method used in the modem. As a result, at the outputs of the first detector 8 and the second detector 12, respectively, the evaluation signals a (t.) and a. (t) are formed, which correspond to a possible reference pattern information signals, the second adder 10, and a fifth adder 14, respectively, error signals vyrabatshayut 5 (B y.s (4) (4) ec (h). -), which are the differences between the output signals of the first adder g of the fourth adder 7 and the signal „„ (estimation of the ASC)) and). In accordance with the used sign algorithm in the first sign maker of the signal 9 and second, the signer of the sign of the signal 13 is defined by the MHl sl fch M-ecl l - sl l
который определ ет фазовую ошибку Ф(t) - yCtp меаду несущим колебанием входного сигнала и опорным колебанием , но в то же врем зависит от амплитуды информационных символов входного сигнала.which determines the phase error Φ (t) - yCtp mead by the carrier oscillation of the input signal and the reference oscillation, but at the same time depends on the amplitude of the information symbols of the input signal.
В формирователе сигнала ошибки 19 производитс формирование сигнала Ю ошибки e(t), поступающего с выхода третьего сумматора 22, путем перемножени сигнала ошибки (с) на коэффициенты 0,08; 0,22; 0,11; 1 в зависимости от значени амплитуды ин-15 формационного символа: 4, 3, 2; 3 или 1 входного сигнала. При этом на выходе формировател сигнала ошибки 19 вырабатываетс сигнал ошибки 6(t), не завис щий от информационных символов и, следовательно , точно характеризуюпщй фазовую ошибку между несущим колебание входного сигнала и опорным колебанием . С выхода формировател сигнала ошибки 19 сигнал ошибки поступает на вход адаптивного фильтра, содержащего седьмой умножитель 24, восьмой умножитель 25, шестой сумматор 26, блок задержки 27, дес тый умножитель 28, одиннадцатый умножитель 29, блок сумматоров 30, интегратор 31 и дев тый умножитель 34. Седьмой умножител 24, восьмой умножитель 25, шестой сумматор 26 и блок задержки 27 реали зуют алгоритм преобразовани сигнала ошибки ®(t) k(t) k(t) (t) O(t) где k(t) и k{t) - коэффициенты пе редачи адаптивного фильура соответст венно дл t и моментов вре мени; с, - посто нней сигнал, поступающий на первьй установочный вход устройства дл адаптивной синхронизации опорного колебани высокоскоростного модема, f 0,1. Сигнал C(t) формируетс дес тым умножителем 28, одиннадцатым умножителем 29, блоком сумматоров 30 и интегратором 31 в соответствии с алгоритмом ЧЧ.).)Ф|с(). где посто нный сигнал, поступающий на второй установочный вход устройства дл адаптивной синхронизацииIn the error signal generator 19, the error signal E (t) E is generated, which comes from the output of the third adder 22, by multiplying the error signal (s) by the coefficients 0.08; 0.22; 0.11; 1 depending on the amplitude value of the informative symbol 15: 4, 3, 2; 3 or 1 input signal. At the same time, at the output of the error signal generator 19, an error signal 6 (t) is generated, independent of the information symbols and, therefore, accurately characterizing the phase error between the carrier oscillation of the input signal and the reference oscillation. From the output of the error signal generator 19, the error signal is fed to the input of the adaptive filter containing the seventh multiplier 24, the eighth multiplier 25, the sixth adder 26, the delay block 27, the tenth multiplier 28, the eleventh multiplier 29, the adder block 30, the integrator 31 and the ninth multiplier 34. The seventh multiplier 24, the eighth multiplier 25, the sixth adder 26 and the delay block 27 implement the error signal conversion algorithm ® (t) k (t) k (t) (t) O (t) where k (t) and k { t) are the transfer coefficients of the adaptive filter, respectively, for t and the times; c, is a constant signal arriving at the first installation input of the device for adaptive synchronization of the reference oscillation of the high-speed modem, f 0.1. The signal C (t) is generated by the tenth multiplier 28, the eleventh multiplier 29, the block of adders 30 and the integrator 31 in accordance with the HH algorithm.))) | C (). where the constant signal arriving at the second setup input of the device for adaptive synchronization
1099399810993998
опорного колебани высокоскоростного модема, «f 0,3.reference oscillation high-speed modem, "f 0.3.
Начальное значение сигнала C(t,) равно нулю.,The initial value of the signal C (t,) is zero.,
В дев том умножителе 34 сигнал ошибки 6(t) перемножаетс на коэффициент передачи адаптивного фильтра k(t) и результирующий сигнал поступает через ключ 23 на управл ющий вход синусно-косинусного генератора дл подстройки фазы опорного колебани . На- начальном этапе вхождени в св зь коэффициент передачи k(t) имеет большую величину. При этом полоса синхронизма велика и достигаетс быстрый захват сигнала. С течением времени величина фазовой ошибки 0(tj) уменьшаетс , что приводит к уменьшению коэффициента передачи k(tj), тем самым достигаетс адаптивна регулировка коэффициента передачи k(t,), а следовательно, полосы синхронизации опорного колебани при искажени х входного сигнала, вносимых каналом св зи. В третьем 11 и четвертом 15 детекторах сигналы УеСь) и yj.(t.) (с выходов первого сумматора 6 и четвертого сумматора 7) сравниваютс с пороговыми уровн ми (+1; -1), соответствующими минимальным значени м амплитуд информационных символов. В том числе, если ys(t-)) и меньше установленных пороговых уровней , то на выходах третьего 11 и четвертого 15 детекторов формируютс выходные сигналы, которые поступают соответственно на входы первого блока сравнени 16 и второго блока сравнени 17, на другие входы которых поступают выходные сигналы первого формировател знака сигнала 9 и второго формировател знака сигнала 13. Если выходные сигналы третьего детектора 11 и четвертого детектора 15 не совпадают соответственно с выходными сигналами первого формировател знака сигнала 9 и второго формировател знака сигнала 13, то на выходах первого блока сравнени 16 и второго блока сравнени 17 формируютс сигналы, которые через формирователь сигнала запрета 18 управл ют ключом 23 (размыкают его) . При этом обеспечиваетс запрет подстройки синусно-косинусного генератора 5 в случае малых значений уровней входд109 ного сигнала, при которых имеетс , больша веро тность воздействи помех канала св зи. Таким образом, за счет введени ,адаптации коэффициента передачи фильтAr .fIn the ninth multiplier 34, the error signal 6 (t) is multiplied by the transmission coefficient of the adaptive filter k (t) and the resulting signal is fed through the switch 23 to the control input of the sine-cosine generator to adjust the phase of the reference oscillation. At the initial stage of communication, the transfer coefficient k (t) has a large value. In this case, the synchronism band is large and a fast signal acquisition is achieved. Over time, the magnitude of phase error 0 (tj) decreases, which leads to a decrease in the transmission coefficient k (tj), thereby achieving an adaptive adjustment of the transmission coefficient k (t,) and, consequently, the synchronization band of the reference oscillation when the input signal is distorted communication channel. In the third 11 and fourth 15 detectors, the signals EEC) and yj. (T.) (From the outputs of the first adder 6 and the fourth adder 7) are compared with the threshold levels (+1; -1) corresponding to the minimum amplitudes of the information symbols. In particular, if ys (t-)) and less than the established threshold levels, then at the outputs of the third 11 and fourth 15 detectors, output signals are generated, which are fed respectively to the inputs of the first comparison unit 16 and the second comparison unit 17, to the other inputs the output signals of the first signal generator of the signal 9 and the second signal generator of the signal 13. If the output signals of the third detector 11 and the fourth detector 15 do not coincide, respectively, with the output signals of the first signal generator of the signal 9 and the second the sign maker of the signal 13; then, at the outputs of the first comparison unit 16 and the second comparison unit 17, signals are generated that control the key 23 (turn it off) through the inhibitor signal generator 18. At the same time, it is prohibited to adjust the sine-cosine generator 5 in the case of small values of input signal levels at which there is a greater likelihood of interference from the communication channel. Thus, by introducing, adapting the transmission coefficient filterAr .f
РR
J/ 9399to ра, формирующего сигнал управлени сииусно-косинусным генератором 5, и устранени ложных подстроек синусно-косинусного генератора 5 достигаетс более j высока точность синхронизации опорного колебани .J / 9399tora, which forms the control signal of the siaus-cosine generator 5, and eliminates false shifts of the sine-cosine generator 5, more j is achieved. High synchronization accuracy of the reference oscillation.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823387345A SU1099399A1 (en) | 1982-01-22 | 1982-01-22 | Device for adaptive synchronizing of reference oscillation of high-speed modem |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823387345A SU1099399A1 (en) | 1982-01-22 | 1982-01-22 | Device for adaptive synchronizing of reference oscillation of high-speed modem |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1099399A1 true SU1099399A1 (en) | 1984-06-23 |
Family
ID=20994270
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823387345A SU1099399A1 (en) | 1982-01-22 | 1982-01-22 | Device for adaptive synchronizing of reference oscillation of high-speed modem |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1099399A1 (en) |
-
1982
- 1982-01-22 SU SU823387345A patent/SU1099399A1/en active
Non-Patent Citations (1)
Title |
---|
1. Патент US № 4057768, кл. Н 03 В 3/00, 1977. 2. Патент US № 4028626, кл. Н 04 В 1/00, 1977 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
AU660965B2 (en) | System for broadcasting and receiving digital data, receiver and transmitter for use in such system | |
KR100318142B1 (en) | Receiver for receiving the transmission signal | |
US6091702A (en) | Method and apparatus for symbol synchronization in orthogonal frequency division multiplexing systems | |
JP3163630B2 (en) | Multi-channel TDM communication system slot phase correction | |
US4346475A (en) | Data transmission system operating on the spread spectrum principle | |
DK1439678T3 (en) | Multiple carrier transmission with variable symbol part and variable protection range | |
US5093848A (en) | Method of controlling the frequency of a coherent radio receiver and apparatus for carrying out the method | |
US4606045A (en) | Method and apparatus for detecting an equalizer training period in a receiving-end modem | |
EP0630537A1 (en) | Clock generating circuit and method for control of electrical systems | |
CA1037874A (en) | Transmission system for pulse signals of fixed clock frequency | |
US2629816A (en) | Diversity system | |
US3611144A (en) | Signal transmission system with coherent detection and distortion correction | |
US4199821A (en) | Data transmission | |
US4477913A (en) | Automatic equalizer apparatus | |
SU1099399A1 (en) | Device for adaptive synchronizing of reference oscillation of high-speed modem | |
US5220584A (en) | System for demodulation and synchronizing multiple tone waveforms | |
JPS6350231A (en) | Communication system and receiver used for the system | |
KR100191331B1 (en) | Apparatus for synchronizing carrier wave frequency | |
JP2001244910A (en) | Subcarrier frequency signal demodulator | |
JP3438138B2 (en) | Equalization processing method and apparatus for periodic fluctuation of transmission line characteristics | |
DE60032553T2 (en) | OFDM receiving device | |
JPS648937B2 (en) | ||
JPH05315998A (en) | Method for reducing distortion on transmission line | |
EP0025675B1 (en) | Arrangements for data timing recovery from distorted signals for use in adaptive modems with multi-level coding | |
SU1352666A2 (en) | Apparatus for synchronous detection of phase-manipulated signals |