SU1095377A2 - Устройство дл обнаружени потери импульса - Google Patents
Устройство дл обнаружени потери импульса Download PDFInfo
- Publication number
- SU1095377A2 SU1095377A2 SU823399214A SU3399214A SU1095377A2 SU 1095377 A2 SU1095377 A2 SU 1095377A2 SU 823399214 A SU823399214 A SU 823399214A SU 3399214 A SU3399214 A SU 3399214A SU 1095377 A2 SU1095377 A2 SU 1095377A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- pulse
- elements
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА по авт. св. № 813742. отличающеес тем, что, с целью расширени функциональных L возможностей путем обеспечени контрол двухтактных импульсных последовательностей , в него введены третий элемент ИЛИ, элемент задержки, счетный триггер и третий и четвертый элементы И, втора входна шина, при этом первые входы введенных элементов И подключены соответственно к выходам счетного триггера, вторые входы - к выходу элемента задержки, вход которого соединен с входом счетного триггера и подключен к выходу второго элемента ИЛИ, входы третьего элемента ИЛИ соединены соответственно с первой и второй входными шинами, а выход соединен с первым входом второго элемента,ИЛИ. S (Л СП со
Description
Изобретение относитс к импульсно технике и может использоватьс дл обнаружени и восстановлени потери импульса в двухтактной последовательности .
По основному авт. св. № 813742 известно устройство дл обнаружени потери импульра, содержащее первый квазиселектор, выход которого подключен к одному из входов первого элемента И, второй квазиселектор, два элемента ИЛИ, второй элемент И, элемент НЕ и формирователь, причем .вход первого квазиселектора соединен с выходом второго элемента И, один из входов которого соединен с выходом элемента НЕ, вход которого соединен с выходом первого квазиселектора и одним из входов первого элемента ИЛИ, к второму входу которого . подсоединен выход второго квазиселектора , а его вхоод соединен -с выходом первого элемента И, втсйрюй вход которого соединен с вторым входом второго элемента И, выходной шиной и выходом второго элемента ИЛИ, первый вход которого соединен с входной шиной , а второй с выходом формировател , вход которого подключен к выходу первого элемента ИЛИ 1.
Недостатком известного устройства вл етс его неспдсобность контролировать и восстанавлнйать импульс в двухтактных последовательност х.
Чтобы проконтролировать двухтактные по-ёледовательности импульсов, необходимо использовать два известных устройства (дл каждой последо- , вательности импульсов отдельно). Таким образом, известное устройство имеет ограниченные функциональные возможности.
Цель изобретени - расширение функциональных возможностей устройства путем обеспечени контрол двухтактных импульсных последовательноетей .
Поставленна цель достигаетс тем что в устройство дополнительно введены третий элемент ИЛИ, элемент задержки , счетный триггер и третий и четвертый элементы И, втора входна шина, при этом первые входы введенных элементов И подключены соответственно к выходам счетного триггера , вторые входы - к выходу элемента задержки, вход которого соединен с входом счетного триггера и подключен к выходу второго элемента ИЛИ, входы третьего элемента ИЛИ соединены соответственно с первой и второй входными шинами, а выход соединен с первым входом второго элемента ИЛИ
На чертеже приведена структурна схема устройства.
Устройство дл обнаружени потери импульса содержит третий, второй элементы ИЛИ 1, 2, первый, второй
элементы И 3, 4, квазиселекторы 5 и 6, элемент НЕ 7, первый элемент ИЛИ 8, формирователь 9, элемент 10 задержки , счетный триггер 11, третий и четвертый элементы И 12 и 13.
Входы элемента ИЛИ 1 подключены к входным шинам 14 и 15, а выход соединен с первым входом второго элемента ИЛИ 2, другой вход которого подключен к выходу формировател 9, Выход элемента ИЛИ 2 соединен с первьаии входами элементов И 3 и 4, с входом элемента 10 задержки, входом счетного триггера 11 и выходной шиной 16 устройства. Другой вход элемента И 3 подключен к выходу элемента НЕ 7, а выход - к входу квазиселетора 5. Другой вход элемента И 4 св зан с выходом квазиселектора 5, входами элементов НЕ 7 и ИЛИ 8, а выход с входом квазиселектора 6. Выход пои следнего подключен к другому входу элемента ИЛИ 8, выход которого соединен с входом формировател 9. Выходы счетного триггера 11 св заны соответственно с первыми входами элементов И 12 и 13, вторые входы которых подключены к выхода; элемента 10 задержки , а выходы - соответственно к тактовым выходам 17 и 18 устройства. В качестве элемента 10 задержки можно использовать, например, два последовательно включенных элемента НЕ.
Устройство работает следующим образом.
В исходном состо нии на входах квазиселекторов 5 и б присутствуют сигналы, которые вл етс запрещающи ми дл элемента И 4.
Сигнал с выхода кваэиселёктора 5; пройд через элемент НЕ 7, будет разрешающим дл элемента ИЗ. Таким образом, в исходном состо нии иа одном из входов элемента И 3 присутствует раорешающий сигнал, а на входе элемента И 4 - запрещающий.
Двухтактные импульсы поступают на входы э лемента ИЛИ 1, а на его выходе создаетс пр ма последовательность импульсов, так как элемент ИЛИ 1 преобразует двухтактные импульсы в пр мую (однотактную) последовательность импульсов. Эти импульсы поступают на вход элемента ИЛИ 2, с выхода которого проход т далее на вход элементов И 3 и 4, также на вход элемента 10 задержки и счетного триггера 11.
Под воздействием импульса триггер И измер ет свое состо ние на противоположное , при этом на один из элементов И, например И 12, поступает -; разрешающий сигнал, а на элемент И 13 - запрещающий.
После того, как триггер 11 переключил , с небольшой задержкой во времени на другие входы элементов И 12 и 13 поступают тактовые импульсы . При поступлении следующего импуль 3109 са на вход триггера 11 и элемента ГО задержки работа последних полностью повтор етс , но при этом выходной импульс по вл етс на другом тактовом выходе. В эти же моменты времени импульсы поступают также на входы элементов И 3 и . Так как на втором входе элемента И 4 присутствует запрещающий сигнал, а на втором входе элемента И 3 присутствует разрешающий сигнал, то входной импульс проходит на вход квазиселектора 5, срабатывает с задержкой, равной длительности входного импульса, что исключает одновременное воздействие входного сигнала на элемент И 4. Квазиселектор 5 переходит в режим измерени временного интервала между импульсами. При этом элемент И 3 запираетс , а на элемент и 4 поступает разрешающий сигнал с выхода квазиселектора 5, тем самым подготавлива его к приему следующего импульса. Следующий импульс из импульсной последовательное1И может пройти только на вход квазиселектора 6, так как элемент И 4 . подготовлен,т. е. на одном из его входов присутствует сигнал разрешени с выхода квазиселектора 5. Как только импульс поступает на . вход квазиселектора 6, он без задержки переходит в режим измерени временного интервала между импульсами с учетом длительности импульса. Таким образом, на вход квазиселекторов 5 и б поочерёдно поступают импульсы, они срабатывают и на одном из входов элемента ИЛИ 8 все врем имеетс сигнал , и, следовательно, на его выходе сигнал не измен етс и не воздействует на формирователь 9. При потере одного из импульсов один из квазиселекторов не срабатывает , а другой возвращает в исходное состо ние, при этом на выходе эле74 мента ИЛИ 8 состо ние сигнала иэмен ётс . В ответ на изменение входного сигнала на выходе формировател 9 по вл етс импульс, аналогичный входным. Этот импульс с-выхода формировател 9 поступает на вход элемента ИЛИ. 2 и с его выхода - на выходную шину, к которой подключены входы элемента 10 задержки и счетного триггера 11. Последние срабатывают и, несмотр на потерю входного импульса, на одном из выходов 17 и 18 по вл етс выходной импульс, Таким образом, в нагрузке автоматически восстановлен исчезнувший импульс . Кроме того, импульс с выхода формировател 9 или с выхода элемента ИЛИ 8, в случае необходимости, можно использовать дл информации о имевшем место случае потери импульса, При потере полностью двухтактных входных импульсов на входе устройства квазиселекторы возвращаютс в исходнов состо ние и посто нный сигнал на выходе элемента ИЛИ 8 можно использовать как информацию о полной потере входной последовательности импульсов . Использование предлагаемого устройства дл обнаружени потери импульса в двухтактных последователькост х импульсов по сравнению с известным позвол ет контролировать двухтактные входные импульсы, восстанавливать импульс при его потере и выдавать информацию при отказах, Устройство - прототип может контролировать и восстанавливать импульспр мой последовательности, а предложенное устройство может также контролировать и двухтактную последовательность импульсов, что подтверждает его более широкие функциональные возможности.
Claims (1)
- УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА по авт. св. № 813742, о т ли ч а ю щ е е с я тем, что, с целью расширения функциональных s возможностей путем обеспечения контроля двухтактных импульсных последовательностей, в него введены третий элемент ИЛИ, элемент задержки, счетный триггер и третий и четвертый элементы И, вторая входная шина, при этом первые входы введенных элементов И подключены соответственно к выходам счетного триггера, вторые входы - к выходу элемента задержки, вход которого соединен с входом счетного триггера и подключен к выходу второго элемента ИЛИ, входы третьего элемента ИЛИ соединены соответственно с первой и второй входными шинами, а выход соединен с первым входом второго элемента,ИЛИ.SU ..... 1095377 >
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823399214A SU1095377A2 (ru) | 1982-02-23 | 1982-02-23 | Устройство дл обнаружени потери импульса |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823399214A SU1095377A2 (ru) | 1982-02-23 | 1982-02-23 | Устройство дл обнаружени потери импульса |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813742 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1095377A2 true SU1095377A2 (ru) | 1984-05-30 |
Family
ID=20998285
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823399214A SU1095377A2 (ru) | 1982-02-23 | 1982-02-23 | Устройство дл обнаружени потери импульса |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1095377A2 (ru) |
-
1982
- 1982-02-23 SU SU823399214A patent/SU1095377A2/ru active
Non-Patent Citations (1)
Title |
---|
1, Авторское свидетельство СССР № 813742, кл. Н 03 К 5/153, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB777378A (en) | Analog-to-digital converter | |
SU1095377A2 (ru) | Устройство дл обнаружени потери импульса | |
SU869052A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU599233A2 (ru) | Цифровой фазометр с посто нным измерительным временем | |
SU1596360A1 (ru) | Устройство дл контрол перемещени объекта | |
SU506827A2 (ru) | Устройство дискретного измерени временных интервалов | |
SU752811A1 (ru) | Устройство проверки счетчиков | |
SU824120A1 (ru) | Способ измерени однократныхВРЕМЕННыХ иНТЕРВАлОВ | |
SU661396A1 (ru) | Устройство определени фазы импульса дл дискретных систем св зи | |
SU506846A1 (ru) | Устройство дл ввода информации | |
SU590800A1 (ru) | Устройство дл передачи асинхронных сигналов | |
SU1275447A2 (ru) | Устройство дл контрол источника последовательности импульсов | |
RU2195686C2 (ru) | Устройство измерения малого временного интервала | |
SU788385A2 (ru) | Устройство дл контрол триггеров | |
SU667966A1 (ru) | Устройство дл сравнени чисел | |
SU1473077A1 (ru) | Устройство дл контрол серий импульсов | |
RU2117387C1 (ru) | Линия задержки | |
SU834877A1 (ru) | Устройство дл обнаружени потерииМпульСОВ | |
SU790231A1 (ru) | Устройство контрол импульсных последовательностей | |
SU475662A1 (ru) | Устройство дл записи информации | |
SU849200A1 (ru) | Устройство дл определени экстре-МАльНыХ зНАчЕНий пОСлЕдОВАТЕльНОСТичиСЕл | |
SU1651362A2 (ru) | Устройство дл контрол последовательности чередовани импульсных сигналов | |
SU1059594A1 (ru) | Устройство дл контрол числа циклов работы оборудовани | |
SU518730A1 (ru) | Устройство дл измерени скорости движени объекта | |
SU1471206A1 (ru) | Устройство дл счета штучных изделий |