SU1089597A2 - Формирователь сигналов синхронизации дл устройства считывани информации - Google Patents
Формирователь сигналов синхронизации дл устройства считывани информации Download PDFInfo
- Publication number
- SU1089597A2 SU1089597A2 SU823506704A SU3506704A SU1089597A2 SU 1089597 A2 SU1089597 A2 SU 1089597A2 SU 823506704 A SU823506704 A SU 823506704A SU 3506704 A SU3506704 A SU 3506704A SU 1089597 A2 SU1089597 A2 SU 1089597A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- signal
- input
- state
- key
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
ФОРМИРОВАТЕЛЬ СИГНАЛОВ СИНХРОНИЗАЦИИ ДЛЯ УСТРОЙСТВА СЧИТЫВАНИЯ ИНФОРМАЦИИ по авт.св. 999072, о т л и ч а ю щ и и с тем,что,. с целью повышени точности, он содер ит последовательно соединенные третий элемент задержки, вход которого подключен к зкиоцу второго ключа, третий элемент НЕ и второй элемент И, другой вход которого подключён к выходу второго элем1ента НЕ, а выход вл етс вторым выходом формировател . вШ 10
Description
Изобретение относитс к автоматике и вычислительной технике, в частности к устройствам дл формировани сигналов синхронизации при считывании информации.
По основному авт.евi № 999072 известен формирователь сигналов синхронизации дл устройства считывани информации,содержащий первый элемент И, один вход которого соединен с первым элементом НЕ, вход которого вл етс входом устройства, другой вход первого элемента И подключен к второму элементу НЕ, и последовательно соединенные первый ключ, вход которого вл етс входом устройства, первый элемент задержки, выход которого подключен к входу второго элемента НЕ, второй ключ и второй элемент задержки, выход которого подключен к третьему входу первого элемента И, выход которого вл етс первым выходом формировател .
Однако известное устройство характеризуетс недостаточной точност Цель изобретени - повышение точности устройства. Поставленна цель достигаетс те что в устройство введены последовательно соединенные третий элемент задержки, вход которого подключен к выходу второго ключа, третий элемент НЕ и второй элемент И, другой вход которого подключен к выходу второго элемента НЕ, а выход вл ет с вторьм выходом формировател . На фиг.1 представлена блок-схема предлагаемого устройства; на фиг.2 - диаграммы, по сн ющие его работу. Формирователь содержит первый ключ 1, первый элемент 2 задержки, первый элемент НЕ 3, второй ключ 4 второй элемент НЕ 3, второй элемент задержки, первый элемент И 7, трети элемент 8 задержки, третий элемент 9 и второй элемент И 10. Устройство работает следующим образом. Первый импульс первого пакета им пульсов первой единицы считываемой формации, поступающий на вход форми ровател , включает ключ 1, элемент заде{ жки, элементы 6 и 8 задержки, сигналы на выходах первого, второго и третьего элементов НЕ 3, 5 и 9 переход т из состо ни 1 в состо ние О. На выходе ключа 1 - сигнал 1, на выходе элемента 2 задержкн - сигнал 1, на выходе ключа 4 сигнал , на выходе элементов 6 и 8 задержки - сигнал 1. На первом входе элемента И 7 - сигнал 1, на
втором и третьем его входах - сигнал О, на его выходе также сигнал О. На Первом и втором входах элемента И 10 - сигнал О, на его выходе - также сигнал О.
После прекращени действи на входе формировател первого импульса в интервале между соседними импульсами пакета ИМПУЛЬСОВ ключ 1 выключаетс , на его выходе - сигнал
О. Первый элемент 2 задержки остаетс во включенном состо нии на воем , на которое он настроен, на его выходе - сигнал 1. Второй Kjdb4
4 остаетс включенньм., на его выходе - сигнал 1, элементы 6 и 8 задержки остаютс во включенном состо нии на врем , на которое они настроены, на их выходах - сигнал 1. На выходе элемента НЕ 3 сигнал переходит из состо ни О в состо нйе 1, На выходе элемента НЕ 5 О, так сигнал не измен етс , т.е. как элемент 2 задержки находитс во включенном состо нии. На первом и третьем входах элемента И 7 - сигнал 1 , на втором его входе - сигнал О, на его выходе - сигнал О. На выходе элемента НЕ 9 - сигнал О, так как элемент задержки 8 остаетс во включенном состо нии. На первом и втором входах элемента И 10 - сигнал О, на его выходе - также сигнал О. При поступлении на вход формировател последующих импульсов и на прот жении интервала времени между соседними импульсами.пакета импуль- . сов единицы считываемой информации элементы 2 и 8 задержки всегда будут во включенном состо нии, а это обеспечивает на выходах элементов НЕ 5 и 9 сигнал О. Наличие на втором входе элемента И 7 сигнала О предотвращает по вление на его выходе сигнала синхронизации, фиксирующего считывание каждого отдельного пакета импульсов. Наличие на первом и втором входах элемента И 10 сигнала 0 предотвращает по вление на его выходе сигнала синхронизации фиксирукицего с итывание каждой отдельной единицы информации. После окончани действи последнего импульёа какого-либо пакета
импульсов ключ 1 выключаетс , эле мент 2 задержки остаетс во включенном состо нии на прот жении заданного промежутка времени и поистечении этого времени выключаетс , на его выходе сигнал переходит из состо ни . 1 в состо ние О, что приводит к вьпслючению ключа 4 и изменению сигнала на выходе элемента НЕ 5 из состо ни О в состо ние 1. Сигнал на выходе элемента 6 задержки остаетс без изменени 1.
Таким образом, на первом, втором и третьем входах элемента И 7 будет сигнал 1, что приводит к по влению на его выходе сигнала синхронизации, фиксирукйцего считывание каждого отдельного пакета импульсов. Длительность этого сигнала синхронизации определена временем элемента 6 задержки . В интервале времени между отдельными пакетами импульсов единицы считываемой информации элемент задержки 8 всегда будет во включенном состо нии, так как врем его задержки больше этого интервала, на его выходе - сигнал 1, а на выходе элемента НЕ 9 и на первом входе элемента И 10 - сигнал О. Это предотвращает по влению на выходе элемента И 10 сигнала синхронизации,фиксирующего считывание каждой отдельной единицы информации.
В интервале времени между отдельными единицами считываемой информации элемент 8 задержки будет во включенном состо нии на прот жении заданного промежутка времени и по истечении этого времени выключаетс что приводит к изменению сигнала на его выходе из состо ни 1 в состо ние О. На выходе элемента НЕ 9 сигнал переходит из состо ни О в состо ние 1. На первом и втором входах элемента И 10 сигнал 1,что приводит к по влению на его выходе сигнала синхронизации, фиксирукйцего считывание каждой отдельной единицы информации.
Введение новых элементов, а также новых конструктивных св зей позвол ет существенно повысить точность предлагаемого устройства, позвол ющего фиксировать считывание не только каждого отдельного пакета импульсов , но и каждой отдельной единицы информации.
Claims (1)
- ФОРМИРОВАТЕЛЬ СИГНАЛОВ СИНХРОНИЗАЦИИ ДЛЯ УСТРОЙСТВА СЧИТЫВАНИЯ .· ИНФОРМАЦИИ по авт.св. № 999072, о тличающийся тем,·что,. с целью повышения точности, он сосоединенные третий элемент задержки, вход кото- i; рого подключен к выходу второго ключа, третий элемент НЕ и второй элемент И, другой вход которого подключен к выходу второго элемента НЕ, а выход является вторым выходом формирователя.&8ЫХ.1О ро ю СП ю >1 1089597 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823506704A SU1089597A2 (ru) | 1982-10-28 | 1982-10-28 | Формирователь сигналов синхронизации дл устройства считывани информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823506704A SU1089597A2 (ru) | 1982-10-28 | 1982-10-28 | Формирователь сигналов синхронизации дл устройства считывани информации |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU999072 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1089597A2 true SU1089597A2 (ru) | 1984-04-30 |
Family
ID=21034090
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823506704A SU1089597A2 (ru) | 1982-10-28 | 1982-10-28 | Формирователь сигналов синхронизации дл устройства считывани информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1089597A2 (ru) |
-
1982
- 1982-10-28 SU SU823506704A patent/SU1089597A2/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР 999072 по за вке 3313606/18-24, юг. G Об К11/00, 27.01«82 (прототип) * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1089597A2 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU917172A1 (ru) | Цифровой измеритель временных интервалов | |
SU1140234A2 (ru) | Генератор последовательности импульсов | |
SU1647903A2 (ru) | Преобразователь кода в период повторени импульсов | |
SU920627A1 (ru) | Устройство дл автоматического выбора пределов измерени длительности одиночных импульсов | |
SU1427370A1 (ru) | Сигнатурный анализатор | |
SU1075255A1 (ru) | Преобразователь параллельного двоичного кода в число-импульсный код | |
SU945971A1 (ru) | Формирователь импульсов | |
SU947952A2 (ru) | Селектор импульсов по длительности | |
SU900458A1 (ru) | Регистр | |
SU841097A1 (ru) | Устройство дл задержки импульсов | |
SU815928A2 (ru) | Устройство дл контрол качестваКАНАлА СВ зи | |
SU764124A1 (ru) | Преобразователь двоичного кода во временной интервал | |
SU1363425A1 (ru) | Умножитель частоты | |
SU563732A1 (ru) | Устройство временной коммутации | |
SU966911A1 (ru) | Устройство формировани импульсной функции равнозначности | |
SU1356251A1 (ru) | Устройство выделени циклового синхросигнала | |
SU819968A1 (ru) | Делитель частоты следовани импульсовС дРОбНыМ КОэффициЕНТОМ дЕлЕНи | |
SU559420A1 (ru) | Устройство синхронизации | |
SU930638A1 (ru) | Селектор первого одиночного импульса | |
SU663094A1 (ru) | Устройство дл задержки импульсов | |
SU999072A1 (ru) | Формирователь сигналов синхронизации дл устройства считывани информации | |
SU855973A1 (ru) | Формирователь одиночного импульса | |
SU552684A1 (ru) | Устройство дл формировани сигнала, соответствующего середине интервала следовани серии импульсов или огибающей импульса | |
SU894853A1 (ru) | Селектор импульсов по периоду следовани |