[go: up one dir, main page]

SU1068833A2 - Device for measuring sine signal frequency - Google Patents

Device for measuring sine signal frequency Download PDF

Info

Publication number
SU1068833A2
SU1068833A2 SU823498232A SU3498232A SU1068833A2 SU 1068833 A2 SU1068833 A2 SU 1068833A2 SU 823498232 A SU823498232 A SU 823498232A SU 3498232 A SU3498232 A SU 3498232A SU 1068833 A2 SU1068833 A2 SU 1068833A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
unit
voltage
threshold
Prior art date
Application number
SU823498232A
Other languages
Russian (ru)
Inventor
Вячеслав Васильевич Карпов
Вячеслав Викторович Машкин
Original Assignee
Войсковая Часть 44388-Р/1
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 44388-Р/1 filed Critical Войсковая Часть 44388-Р/1
Priority to SU823498232A priority Critical patent/SU1068833A2/en
Application granted granted Critical
Publication of SU1068833A2 publication Critical patent/SU1068833A2/en

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

Изобретение относитс  к радиоизмерительной технике и может испортьзоватьс  дл  измерени  неизвестных на приемной сГороне параметров сигналов цифровых данных, модулированных различными частотам.и. По основному авт.св. № 920552 известно устройство дл  измерени  частоты си.нусоидального сигнала, содержащее последовательно соединен ные формирователь второй производно блок делени , блок извлечени  квадратного корн , блок выдачи результата , а также последовательно соеди ненные формирователь модул  и пороговый блок, причем сигнальный выход формировател  второй производной подключен к входу формировател  модул , выход которого.соединен с вто рым входов блока делител , выход по рогового блока подключен к второму входу блока выдачи результата LU. Недостатком устройства  вл етс  наличие ложных, оценок частот и сигналов цифровых данных в моменты сме ны его частот или при воздействии помех, что приводит к снижению оце нок частот сигналов цифровых данных Цель изобретени  - повышение точ ности измерени  частот сигналов i, цифровых данных. Поставленна  цель достигаетс  тем, что в устройство дл  измерени  частоты синусоидального сигнала ввв дены последовательно соединенные эл мент задержки, первый блок сравнени второй пороговый блок, элемент И и ключ, последовательно соединенные второй блок сравнени  и третий поро говый блок, выход которого подключе к второму входу элемента и, при это выход элемента задержки соединен с первым входом второго блока сравнени , второй вход последнего .подкл чен к второму входу первого блока Г сравнени , к второму входу ключа, к выходу блока выделени  результата и к входу элемента задержки, а третий вход элемента И соединен с выхо дом первого порогового блока. На фиг. 1 приведена структурна  схема устройства} на фиг. 2 - диаграммы напр жений, по сн ющие работу устройства. Устройство содержит формирователь 1 второй производной, состо щий из соединенных последовательно первого и второго формирователей 1-1 и 1-2 первой производной, а так первого э;пемента 1-3 задержки, вход которого подключен к входу первого формировател  1-1 первой производной , соединенному с входом формировател  1 второй производной. Выходы второго формировател  1-2 производной и первого элемента 1-3 задержки подключены соответственно к первому и второму выходам формировател . 1 второй производной, первый выход кО торого соединен с первым входом блока 2 делени . Выход блока 2 делени  подключен к входу блока 3 извлечени  квадратного корн , выход которюго соединен с первьтм входом блока 4 выдачи результата. Второй выход формировател .1 второй производной подключен к входу формировател  5 модул , выход кото-рого соединен с вторым входом блока 2 делени  и с входом первого порогового блока 6, выход которого подключен к второму входу блок 4 выдачи результата. Выход блока вьдачи результата подключен к первому входу ключа 7, входу второго элемента 8 задержки, а также к первым входам первого и второго блоков 9 и 10 сравнени , вторые входы которых соединены соответственно с первым и вторым выходами второго элемента 8 зашержки. Вьссоды первого и второго блоков 9 и 10 сравнени  подключень доответственно к входам второго и третьего пороговых блоков 11 и 12, выходы которых соединены с первым и вторым входами элемента И 13. Выход первого порогового блока б подключен к третьему входу элемента 13, выход которого соединен с вторым входом к.шоча 7, выход которого соединен с выходом 14 устройства. Устройство работает следующим образом.. Фо1 «ирователь 1 второй производной осуществл ет форктрование на своем первом выходе напр жени , равного второй производной входного сигнала, а на второй выходе - напр жени  входного сигнала, согласованного по времени с его второй производной путем задержки с помощью первого элемента 1-3 задержки входного сигнала на врем  ,f, где Тврем  дифференцировани . При входном сигнале А5«п ц/ , где А и tu - сюответственно гилплитуда и кругова  частота сигнала, на выходах первого и второго формирователей 1-1 и 1-2, а также элемента 1-3 задержки формируютс  в момент времени t напр жени  U(-t)-/iu)cos(t-y )i U2(t| XIW SirtW(t-r}; и-{1)Л51пи){1-ГЬ а на выходе формировател  ь модул  присутствует напр жение U. (tJ4/isinw(t-t)l которое опрег л ет коэффициент делени  блока 2 делени , на выходе,коTopoi o формируетс  напр жение fjCtlr ги.эчак которого определи етс  напр жением 1/2 (t) . Ча выходе (блока 3 извлечени  квадратного корн  осуществл ющего формирование на своем выходе напр жени , равного квадратному корню от значени  входного сйг.нала устанавливаетс . напр жение Ugltl tM,, также совпадающее по знаку с напр жением Uj. (t-J . Напр жение Ц (t I проходит на ВЫХОД блока 4 ввдачи результата только при на личии на его втором входе положительного потенциала, формируемого пороговым блоком б при и ()) 6 f, , где Efi - порог срабатывани  первого порогового блока 6. При (, на выходе первого порогового блока б формируетс  нулевой потенциал, при этом напр жение tJ{j(t) не проходит на выход блока 4 выдачи результата. Этим достигаетс  исключение ошибок измерени  частот входного сигнала, обусловленньзх неопределанностью напр жени  Ojit) при и U б О, при этом Ef, выбираетс , исход  из требований к точности и динамическому диапазону блока 2 де лени . Выходное напр жение U блока 4 вьщачи результата поступает на первый вход ключа 7. Второй элемент 8 задержки формирует на своих первом и втором выходах напр жени  Uo и UQ г равные MjM {ti tJb(-t - V,) и Up5,(t; : (i(i- г). . 1- Перв.ый и второй блоки 9 и 10 сравнени  формируют на Своих.выходах напр жени  Ооз (tl UQ (i) - Ц,( - -К,/ и 0(74( 4)(t ) представл ю щие собой приращение напр жени  U(j(tl за интервалывремени Т и Второй и третий пороговые блоки 11 и 12 идентичны и представл ют собой двухпороговые устройства с порогами +Е„ 2и -Е,з выбираемыми симметричными относительно нулевого уровн . При ЕП вы54оде второго порогового блока 12 формируетс  положительный потенциал, а при Uo2( или Uo2{t| Е„ нулевой. Аналогично формируютс  потенциалы на выходе третьего порогового бло ка 12. При наличии хот  бы одного ну Ыевого потенциала на входах элемен1та И 13 на его выходах формируетс  нулевой потенциал, при наличии котдг рого на втором входе ключа 7 напр же ние Uo(tl с выхода блока 4 ввщачи ре зультата не проходит на выходе 14 устройства. Дополнительна  задержка напр жени ( Jo (t( на врем  .f формирование напр жени  U(j(tl и его сравнение с пороговыми значени ми обеспечивает исклю чение возможных ложных оценок частот многочастотного сигнала (при этом на пр жение Uod  вл етс  переменным при Uo(t)Uo{i-r). Предполагаетс , что в интервале времени tjj f t на входе устройства присутствует сигнал AjStnto t , а в интервале Ц-т t2 - сигнал Лу51Пш.Л, причег А 2 м 2 ( фиг Ла ). - Текущие значени  напр жени  1)(4/ и U (t) (фиг.2 и 2в/ соответствуют моментам времени (t -г/ входного сигнала . С момента времени t и до момента времени напр жение 1/2 (/ второй производной не соответствует сигналам . A Stnui tH A sfnca-t при этом напр жение UQ (tf (фиг.2г/ также- не соответствует частотам Ш и tU2 сигналов. 3 интервале времени t(,T-t-) напр жение UQ посто нно н равно UJ (фиг.2г В этом случае (о(02 на выходах второго и третьего пороговых блоков 11 и 12 (фиг.2д и 2е), а следовательно, и на выходе элемента 13 фиг.2ж ) формируетс  положительный потенциал, при этом напр жение Uo(tl , соответствующее частоте входного сигнала, через открытый ключ 7 проходит на выход 14 устройства (фиг. 2з /. В интервале времени от t до t-j+3/2f (за счет несоответстви  напр жени  Ug (t/ сигналам сначала A Sintf t, а затем ) напр жение Ug  вл етс  переменной вели-, чиной. В этом случае U-. (tj U (t/ HUo2(t| itUo(-tni при Uo3(i|.-E или Ugj (t/ E j, на выходе второго порогового блота 11, а при Uoy( или .UQS (j выходе третьего порогового блока 12 формируетс  нулевой потенциал. При наличии хот  бы одного нулевого гэтенциала на входах элемента 13 на его выходе формируетс  нулевой потенциал, при этом электронный ключ закрыт и напр жение , несоответствующее частотам W или Uj входного сигнала, не проходит на выход 14 устройства. В интервале времени от до t напр жение UQ посто нно, соответствует частоте lOj входного сигйала и через ОТКЕИТЫЙ ключ 7 проходит на выход 14 устройства. При выборе в;оем  задер ки определ ет быстродействие процесса включени  блокировки по влени  на выходе 14 устройства, ложных оценок, а врем  задеркки ( определ ет врем  выключени  упом нутой блокировки. С учетом задержек Т и 2 включени  и выключени  упом нутойблокировки ключ 7 закрыт в интервале времени от t., + f до г + 2 . Значени  Е, второго и третьего пороговых блокоб 11 и 12 выбираютс , исход  из допустимых искажений сигнала и требований к точности оценки его частот. При воздействии помех, например синусоидальной (фиг.2а - 2и , пунктир) в интервале времени t п- интерThe invention relates to a radio metering technique and can be transformed to measure unknown parameters of digital data signals modulated at various frequencies at the receiver side. And. According to the main auth. No. 920552, a device for measuring the frequency of a sinusoidal signal is known, comprising a serially divided shaper, a second derivative division unit, a square root extractor, a result output unit, and a sequentially connected modulator shaper and a threshold unit, the signal output of the second derivative shaper connected to to the input of the imaging module, the output of which is connected to the second input of the divider unit, the output of the horn block is connected to the second input of the output unit LU. The drawback of the device is the presence of false, frequency estimates and digital data signals at times of changing its frequencies or under the influence of interference, which leads to a decrease in the frequency estimates of digital data signals. The purpose of the invention is to improve the accuracy of measuring the frequencies of signals i, digital data. This goal is achieved in that the serially connected delay unit, the first comparator unit, the second threshold unit, the AND element and the key, the second comparator unit connected in series, and the third threshold unit, whose output is connected to the second input, are introduced into the device for measuring the frequency of the sinusoidal signal. element and, with this, the output of the delay element is connected to the first input of the second comparison unit, the second input of the last one is connected to the second input of the first comparison unit G, to the second input of the key, to the output of the output unit laziness and the result to the input of the delay element, and a third input of AND gate is connected to the first threshold vyho house unit. FIG. 1 shows a block diagram of the device} in FIG. 2 - voltage diagrams for the operation of the device. The device contains a former derivative 1 of the second derivative, consisting of first and second former 1-1 and 1-2 of the first derivative connected in series, as well as the first eh; delays 1-3, the input of which is connected to the input of the first former 1-1 of the first derivative, connected to the input of the imaging unit 1 of the second derivative. The outputs of the second imaging unit 1-2 derivative and the first delay element 1-3 are connected respectively to the first and second outputs of the imaging unit. 1 of the second derivative, the first output of the coO which is connected to the first input of the dividing unit 2. The output of the division unit 2 is connected to the input of the square-root extraction unit 3, the output of which is connected to the first input of the output unit 4. The second output of the imaging unit .1 of the second derivative is connected to the input of the imaging unit 5 of the module, the output of which is connected to the second input of the dividing unit 2 and to the input of the first threshold unit 6, the output of which is connected to the second input of the output unit 4. The output of the output unit is connected to the first input of the key 7, the input of the second delay element 8, as well as to the first inputs of the first and second comparison blocks 9 and 10, the second inputs of which are connected respectively to the first and second outputs of the second lock pin 8. Outputs of the first and second blocks 9 and 10 of the comparison are connected, respectively, to the inputs of the second and third threshold blocks 11 and 12, the outputs of which are connected to the first and second inputs of the element And 13. The output of the first threshold block b is connected to the third input of the element 13, the output of which is connected to the second input to Shoch 7, the output of which is connected to the output 14 of the device. The device operates as follows. Fo1 "the first derivative of the second derivative forks at its first output a voltage equal to the second derivative of the input signal and at the second output the voltage of the input signal matched in time with its second derivative by delays using the first elements 1-3 of the input signal delay by time, f, where Svrem differentiation. At the input signal A5 "nc /, where A and tu are, respectively, the hilplitude and circular frequency of the signal, at the outputs of the first and second formers 1-1 and 1-2, as well as elements 1-3, the delays are formed at the time t of the voltage U (-t) - / iu) cos (ty) i U2 (t | XIW SirtW (tr}; i- {1) L51p) {1-Gb and the output of the module forms a voltage U. (tJ4 / isinw ( tt) l which specifies the division factor of dividing unit 2, at the output, when Topoi o is formed, the voltage fjCtlr g.chack is determined by the voltage 1/2 (t). The output (block 3 of the square root that carries out At its output, a voltage equal to the square root of the input shig value of the voltage is set. The voltage Ugltl tM ,, also coincides in sign with the voltage Uj. (tJ. Voltage C (t I passes to the Output 4 of the output of when there is a positive potential at its second input, formed by the threshold block b with and ()) 6 f,, where Efi is the response threshold of the first threshold block 6. At (, the zero potential is formed at the output of the first threshold block b, tJ {j (t) does not pass to the output of block 4 of the results that This achieves the exception of measurement errors of the input signal frequency, due to the uncertainty of the voltage Ojit) when and U b O, while Ef is chosen based on the requirements for accuracy and dynamic range of the 2 division unit. The output voltage U of the block 4, the result arrives at the first input of the key 7. The second delay element 8 forms at its first and second outputs the voltage Uo and UQ g equal to MjM {ti tJb (-t - V,) and Up5, (t; : (i (i- d). 1- The first and second blocks 9 and 10 of the comparison form on their output voltage Ooz (tl UQ (i) - C, (- -K, / and 0 (74 ( 4) (t) are the increments of voltage U (j (tl over time interval T and Second and third threshold blocks 11 and 12 are identical and are two-threshold devices with thresholds + Е „2i -Е, selected symmetric with respect to zero When the UE output of the second threshold unit 12 forms a positive potential, and for Uo2 (or Uo2 {t | E is zero. Similarly, the potentials are formed at the output of the third threshold unit 12. If there is at least one good potential at the inputs of the element 13, at its outputs, a zero potential is formed; in the presence of a key 7 at the second input, the voltage Uo (tl from the output of the control unit 4 does not pass at the output 14 of the device. Additional voltage delay (Jo (t (at the time .f) voltage U (j (tl and its comparison with threshold values) ensures the elimination of possible false frequency estimates of the multi-frequency signal (at the same time, the voltage Uod is variable at Uo ( t) Uo {ir). It is assumed that in the time interval tjj ft, the signal AjStnto t is present at the input of the device, and in the interval C – m t2 - the signal Lu51, L 2 m 2 (Fig. la). - Current values 1) (4 / and U (t) (FIGS. 2 and 2b) correspond to the points in time (t -r / of the input signal. From time t to the moment in voltage 1/2 (/ second derivative does not correspond to signals. A Stnui tH A sfnca-t with the voltage UQ (tf (fig.2g / also does not correspond to the frequencies W and tU2 signals. 3 time interval t (, Tt -) the voltage UQ is constant n is equal to UJ (fig.2g In this case (o (02 at the outputs of the second and third threshold blocks 11 and 12 (fig.2d and 2e), and consequently, at the output of element 13 fig.2j ) a positive potential is formed, and the voltage Uo (tl, corresponding to the frequency of the input signal, through the public key 7 passes to the output 14 of the device (Fig. 2z /. In the time interval from t to t-j + 3 / 2f (due to the disparity of the voltage Ug (t / signals, first A Sintf t, and then), the voltage Ug is a variable value, magnitude. In this case, U-. ( tj U (t / HUo2 (t | itUo (-tni at Uo3 (i |.-E or Ugj (t / E j, at the output of the second threshold blot 11, and at Uoy (or .UQS (j output of the third threshold block 12 a zero potential is formed. If there is at least one zero heterenceal at the inputs of element 13, a zero potential is formed at its output, while the electronic key is closed and the voltage not corresponding to the frequencies W or Uj of the input signal is not goes to the device output 14. In the time interval from to t, the voltage UQ is constant, corresponds to the frequency lOj of the input signal, and through the OPEN key 7 passes to the device output 14. When it is selected, the delay determines the speed of the activation process the device output 14, false evaluations, and the delay time (determines the shutdown time of the said blocking. Taking into account delays T and 2 on and off the blocking, the key 7 is closed in the time interval from t. + f to r + 2. The values of E, the second and third threshold blocks 11 and 12 are selected based on the allowable distortion of the signal and the accuracy requirements for estimating its frequencies. When exposed to interference, such as sinusoidal (Fig.2A - 2i, dashed) in the time interval t p - inter

Claims (1)

. УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ ЧАСТОТЫ СИНУСОИДАЛЬНОГО СИГНАЛА по авт.св. В 920552, отличающееся тему что, с целью повышения точности измерения частот, в него введены последовательно соединенные элемент задержки, первый блок сравнения, второй пороговый блок, элемент Ии ключ, последовательно соединенные второй блок сравнения и третий пороговый блок, выход которого подключен к второму входу элемента И. при этом выход элемента задержки соединен с первым входом второго блока сравнения, второй вход последнего подключен к.второму входу первого блока сравнения, к второму входу ключа, к выходу блока выделения ре( зультата и к входу элемента задержки, а третий вход элемента И соединен с выходом первого порогового блока.. DEVICE FOR MEASURING THE FREQUENCY OF THE SINUSOIDAL SIGNAL according to ed. In 920552, a different topic is that, in order to improve the accuracy of frequency measurement, a delayed element, a first comparison unit, a second threshold unit, an AI key, a second comparison unit and a third threshold unit, the output of which is connected to the second input, are connected in series element I. wherein the output of the delay element is connected to the first input of the second comparison unit, the second input of the last is connected to the second input of the first comparison unit, to the second input of the key, to the output of the selection unit re (result and to the input of the delay element, and the third input of the AND element is connected to the output of the first threshold unit.
SU823498232A 1982-10-01 1982-10-01 Device for measuring sine signal frequency SU1068833A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823498232A SU1068833A2 (en) 1982-10-01 1982-10-01 Device for measuring sine signal frequency

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823498232A SU1068833A2 (en) 1982-10-01 1982-10-01 Device for measuring sine signal frequency

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU920552 Addition

Publications (1)

Publication Number Publication Date
SU1068833A2 true SU1068833A2 (en) 1984-01-23

Family

ID=21031424

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823498232A SU1068833A2 (en) 1982-10-01 1982-10-01 Device for measuring sine signal frequency

Country Status (1)

Country Link
SU (1) SU1068833A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1, Авторское свидетельство СССР 920552, кл. G 01 R 23/00, 25.01.80 I . *

Similar Documents

Publication Publication Date Title
GB1365739A (en) Method and device for the measurement of the velocity of a body
SU1068833A2 (en) Device for measuring sine signal frequency
GB1515214A (en) Signal conditioning circuit
JP3052441B2 (en) Phase difference measuring device
RU2073882C1 (en) Two-channel device for statistic processing
SU1104436A1 (en) Differential phase meter
SU1174898A1 (en) Meter of duration of pulses with complex shape
SU1275312A1 (en) Digital device for comparing frequencies
SU698138A1 (en) Device for measuring phase instability in voice frequency communication channels
SU917172A1 (en) Digital meter of time intervals
SU788417A2 (en) Device for determining telegraphy rate
SU497736A1 (en) Reverse device in the intersymbol distortion corrector
SU653760A1 (en) Device for determining telegraphy speed
SU1100605A2 (en) Repeating time interval meter
SU1045157A1 (en) Signal phase shift measuring device
SU1615615A1 (en) Digital tachometer
SU1167525A1 (en) Device for protection against broad-band noise
SU758547A2 (en) Device for synchronizing with dicrete control
SU582576A1 (en) Automatic phase-wise frequency tuning device for short-wave communication channel
SU720741A1 (en) Device for measuring the rate of manipulation of telephone signal
SU691771A2 (en) Digital frequency meter
SU1215043A1 (en) Meter of frequency-time parameters of electric signals
SU1347161A1 (en) Pulse burst former
SU649147A2 (en) Arrangement for shaping tuning signals of synchronization of pulsing boundaries in multichannel communication system with orthogonal sinusoidal signals
RU1780015C (en) Apparatus for measuring motion speed of object