SU1050125A2 - Устройство дл приема биимпульсного сигнала - Google Patents
Устройство дл приема биимпульсного сигнала Download PDFInfo
- Publication number
- SU1050125A2 SU1050125A2 SU823468653A SU3468653A SU1050125A2 SU 1050125 A2 SU1050125 A2 SU 1050125A2 SU 823468653 A SU823468653 A SU 823468653A SU 3468653 A SU3468653 A SU 3468653A SU 1050125 A2 SU1050125 A2 SU 1050125A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- trigger
- pulse signal
- signal
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ПРИЕМА БИИМПУЛЬСНОГО СИГНАЛА по авт. св. N 869072, отлйчающеес , тем, что,.с целью повышени точности приема информации, в него введены элемент задержки, элемент И и элемент эквивалентности, причем выход двоичного счетчика тактовых импульсов через элемент задержки соединен с одним входом элемента И, другие вход которого соединен с выходом элемента эквивалентности, один вход которого соединен с выходом первого триггера , другой Вход - с выходом второго триггера.
Description
IND
ел 11 Изобретение относитс к электросв зи и может..6ыть использовано при построении систем передачи дискретной информации. . По основному авт. св. № 869072 известно устройство дл приема биимпульсного сигнала, содержащее последовательно включенные усилитель-ограни читель, преобразователь биимпульсного сигнала в телеграфный сигнал и фа зовый детектор с узлом автоподстройки фазы тактовой частоты, блок исправлени стираний одиночных импульсов биимпульсного .сигнала, включенный между выходами усилитёл -огранимител и соответствующими входами преобразовател биимпульсного сигнала в телеграфный сигнал, причем блок исправлени стираний одиночных импульсов йиимпульсного сигнала содержит двухразр д«ый регистр, первый и второй триггеры, два элемента нера нозначности, два ключа, два инвертора , три элемента ИЛИ и двоичный счет чик тактовых-импульсов, выход которо го подключен к первым входам элемен тов неравнозначности, вторые входы соединены соответственно с параллельными выходами двухраар дногр регистра, а выходы .соединены с уп равл ющими входами перйого и второго ключей, при этом первый выход первого триггера через последовательно соединенные первый инвертор, первьж ключ и первый элемент ИЛИ, к второму входу которогоподключен второй выход первого триггера, соединен с входами второго триггера, первый выход которого через последовательно соединенные второй инвертор второй ключ и второй элемент ИЛИ, к второму входу которого ттодклйчен первый выход усилите -ограницител , соединен с входом первого триггера, а вто рой и третий выходь второго тру« г гера подютюмены к входа преобразовател биимпульсного сигнала 6 телеграфный сигнал, п|эичем «первый и второй выходы усилител -ограничител соединен с соответствующими входа1«И Tpetbefo Элемента ИЛИ, еУхр которого подключен к входу двухразр дного регистраC Однако в известном устройстве нед статочна точность приема .из-за стир1аний в канат св зи. : Цель изобретени повышение точн . сти приема информации. 5J Цель достигаетс тем, что устрой- . ство дл приема биимпульсного сигнала, содержащее последовательно включенные усилитель-ограничитель, преобразователь биимпульсного сигнала в телеграфный сигнал и фазовый детектор с узлом автоподстройки фазы тактовой частоты, блок исправлени .стираний одиночных импульсов биимпульсного сигнала, включенный между выходами усилител -ограничител и соответствующими входами преобразовател биимпулъсного сигнала в телеграфный сигнал, введены элемент задержки, элемент И, и элемент эквивалентности , причем выход двоичного счетчика тактовых импульсов через элемент задержки соединен с одним входом элемента И, другой вход которого соединен с выходом элемента эквивалентности, один вход которого соединен с выходом первого триггера, другой вход с выходом второго триггера. На чертеже изображена структурна электрическа схема предлагаемого устройства. Устройство содержит усилитель-ограничитель 1, блок 2 исправлени стираний одиночных импульсов биимпульсного сигнала, преобразователь 3 биимпульсного сигнала а телеграфный сигнал, фазовый детектор , узел 5 автоподстройки фазы тактовой частоты, блок 2 содержит двухразр дный регистр 6, первый триггер 7, второй триггер 8,э/1е- - мент 9 и 10 неравнозначности, ключи 11 и 12, инверторы 13 и И, элементы ИЛИ 15-17 и двоичный счетчик 18 тактовых импульсов, устройство также содержит элемент И 19,элемент эквивалентности 20 и элемент 21 задержки. t . - - .Устройство работает следующим образом . : . / . Биимпульсный си гнал, прин тый из канала св зи, подаетс через усилительограничитель I на вход блока «2. При &ТОМ нулевые импульсы биимпульсного сигнала поступают на второй вход элемента ИЛИ 17, а единичные - на первый вход элемента ИЛИ 17-и на второй вход элемента ИЛИ 16 и затем соответственно в двухразр дный регистр 6 ив лервый и второй триггеры 7 и 8. На вход двоичного счетчика 18 непрерывно подаютс тактовые импульсы-,частота 1 оторых в два раза выше частоты биимпульсных сигналов, поступающих на вход Усилител -ограничител 1. Двоичный счетчик 18 делит на два частоту поступающих на его вход такто-вых импульсов, и полученные на его вы ходе импульсы поступают на первые вхо ды элементов 9 и 1J3 неравнозначности с управл емыми выходами, .на.вторые Входы которых подаютс сигналы с выходов двУхразр дного регистра 6. Если стирание биимпульсного сигна . ла не имеет места, на выходе усилите :л -ограничител 1 присутствуют два единичных сигнала I от каждой половины Ои импульсного сигнала )и на бба входа каждого из элементов 9 и 10 неравнозначности с управл емыми выходами с вы ходов разр дов регистра бис выхода двоичного счетчика.18 поступают , . Особенность работы элемента неравнозначности с управл емым входом заключаетс в том, что сигнал на его выходе по вл етс только при наличии сигнала от двоичного счетчика 18 и .отсутствии сигнала, поступающего от регистра. При других комбинаци х вход ных сигналов в1ыходной сигнал на Элементе неравнозна.чности 9 с управл емым выходом отсутствует. Врем задер ки Т, обеспечиваемое элементом 21 . задержки, выбираетс большим, чем вре м срабатывани цепочки элемент 9 (Ю неравнозначности, ключ 12 (11) , инвертор 1 (13) и триггер 8 (7), но меньшим, чем половина периода следова ни импульса с выхода двоичного счет чика 18 тактовых импульсов. На управл ющих входах ключей 11 и 12 сигналы отсутствуют и ключи .остаютс закрытыми. Предположим, на вход предлагаемого устройства поступает Информаци . Искаженный сигнал запишетс в регистр1 6 единицей :в первом разр де и нулем во втором, а в триггерах 7 и 8 будет записано два нул . В момент опроса элементов 9 и 10 .неравнозначности двоичным счетчиком 18 на выходе элеме нта 10 неравнозначности по вл етс сигнал, открывающий ключ 11. Информаци из первого триггера 7 (в данном случае О) инвертируетс инвертором 13 и перепи рываетс в триггер 8. В результате в .триггерах 7 и 8 будет записана информаци О и 1 соответственно, т.еГ произойдет восстановление стертого импульса. Элемент 21 задержки обеспечивает .приход импульсов с выхода двоичного счетчика 18 тактовых импульсов с указанной выше задержкой, поэтому: им1 54 пульс на второй вход элемента И 19 поступает позже, чем происходит исправление информации в триггерах.Таким образом, при возникновении,например, ситуации, привод щей к по влению . в триггерах 7 и 8 одновременно двух нулей информации, сигнал Сбой не формируетс вследствие того, что импульс с выхода двоичного счетчика 18 тактовых импульсов на второй вход элемента И 19 приходит позже, чем произошло исправление информации.Это приводит к тому, что,сигналы, поступавшие ранее с выходов триггеров 7 и 8 и вызывавшие срабатывание элемента 20 эквивалентности, что обеспечивало наличие сигнала на первом входе элемента И 19, снимутс прежде, чем на втором входе элемента И 19 по витс сигнал с выхода элемента 21 задержки.. Итак, если врем задержки элемента 21 задержки а выбрано из указанных соображений, то сигнал Сбой на выходе элемента И 19 в рассматриваемом случае не формируетс . Аналогичным образом работает устройство и при восстановлении любого стертого импульса, кроме случа , когда стираетс самый первый импульс в данной посылке. В.данном слу-. чае информаци выдаетс устройством начина со второго импульса, в результате чего преобразование сигналов производитс с инверсией. В момент смены передаваемого символа (например, перехода от передачи 1 и передачи О ), в регистр 6 будут записаны две единицы, а в триггерах 7 и В - два нул . При этом на управл емых выходах элементов неравнозначности сигналы не возникают,ключи 11 и 12 остаютс -закрытыми и исправление информации в триггерах 7 и 8 не происходит. Таким образом по сигналам с выходов триггеров 7 и 8 срабатывает элемент эк.в ивалентности 20 и подает сигнал на первый вход элемента И ,19. С приходом на второй вход этого элемента импульс с выхода эле-, мента 21 задержки, на выходе элемента И 19 В9зникавт сигнал Сбой который используетс дл прекращени обработки данной посылки и формировани : запроса йа получение новой посылки от 1ередающего устройства. Технико-экономическии эффект (Заключаетс в улучшении эксплуатационных характеристик устройства 51050
повышении способности к обнаружению помех и увеличении скорости приема информации при налимий помех в канале св зи.
- . 5
Предлагаемое устройство в отличие от базового объекта - биимпульсного модема БИМ-032 ХД2.081.032 - позвол - .
ет до преобразовани биимпульсного сигнала в телеграфный сигнал обнаружить пропадание первого импульса посылки и выдать сигнал о сбое непосредственно при переходе от приема О к приему 1, или наоборот. В результате будут прин ты меры по повторению посылки. .
Claims (1)
- УСТРОЙСТВО ДЛЯ ПРИЕМА БИИМПУЛЬСНОГО СИГНАЛА по авт. св.№ 869072, отличающееся тем, что,.с целью повышения точности приема информации, в него введены элемент задержки, элемент И и элемент эквивалентности, причем выход двоичного счетчика тактовых импульсов через элемент задержки соединен с одним входом элемента И, другбе вход ко.торого соединен с выходом элемента эквивалентности, один вход которого соединен с выходом первого триггера, другой вход - с выходом второго триггера.ьо СЛ >Цель достигается тем, что устрой- . ство для приема биимпульсного сигнала, содержащее последовательно включенные усилитель-ограничитель, преобразователь биимпульсного сигнала в телеграфный сигнал и фазовый детектор с узлом автоподстройки фазы тактовой частоты, блок исправления .стираний одиночных импульсов биимпульсного сигнала, включенный между выходами усилителя-ограничителя и соответствующими входами преобразователя биимпульсного сигнала в телеграфный сигнал, введены элемент задержки, элемент И, и элемент эквивалентности , причем выход двоичного счетчика тактовых импульсов через элемент задержки соединен с одним входом элемента И, другой вход которого соединен с выходом элемента эквивалентности, один вход которого соединен с вы• ходом первого триггера, другой вход с выходом второго триггера.На чертеже изображена структур. ная электрическая'схема предлагаемого устройства.Устройство содержит усилитель-ограничитель 1, блок 2 исправления стираний одиночных импульсов биимпульсного сигнала, преобразователь 3 биимпульсного сигнала в телеграфный сигнал, фазовый детектор 4, узел 5 автоподстройки фазы тактовой частоты, блок 2 содержит двухразрядный регистр 6, первый триггер 7, второй триггер 8,эде- ~~ мент 9 и 10 неравнозначности, ключи 11 и 12, инверторы 13 и 14 ИЛИ вых жит стй I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823468653A SU1050125A2 (ru) | 1982-07-09 | 1982-07-09 | Устройство дл приема биимпульсного сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823468653A SU1050125A2 (ru) | 1982-07-09 | 1982-07-09 | Устройство дл приема биимпульсного сигнала |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU869072A Addition SU312314A1 (ru) | Металлокерамический материал |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1050125A2 true SU1050125A2 (ru) | 1983-10-23 |
Family
ID=21021845
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823468653A SU1050125A2 (ru) | 1982-07-09 | 1982-07-09 | Устройство дл приема биимпульсного сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1050125A2 (ru) |
-
1982
- 1982-07-09 SU SU823468653A patent/SU1050125A2/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4481648A (en) | Method and system for producing a synchronous signal from _cyclic-redundancy-coded digital data blocks | |
SU1050125A2 (ru) | Устройство дл приема биимпульсного сигнала | |
US4361897A (en) | Circuit arrangement for clock pulse recovery at the receiving end of digital clock-controlled data transmission systems | |
US5510786A (en) | CMI encoder circuit | |
GB1392546A (en) | Binary data communication apparatus | |
SU1506565A1 (ru) | Устройство дл приема информации, передаваемой по двум параллельным каналам св зи | |
SU782171A2 (ru) | Устройство дл приема биимпульсного сигнала | |
SU1088144A1 (ru) | Приемник биимпульсного сигнала | |
SU1125753A1 (ru) | Устройство контрол качества работы приемника цифровых сигналов волоконно-оптической линии св зи | |
JPS6253040A (ja) | 復号回路 | |
SU1596475A1 (ru) | Устройство цикловой синхронизации | |
SU641671A1 (ru) | Регенератор приемника стартстопных телеграфных сигналов | |
RU2025050C1 (ru) | Приемник мажоритарно уплотненных сигналов с проверкой на четность | |
SU1599999A1 (ru) | Устройство фазового пуска приемника дискретной информации | |
SU1479936A1 (ru) | Способ обнаружени столкновений в линии цифровой св зи с коллективным доступом и адаптер дл его осуществлени | |
SU1545330A1 (ru) | Устройство дл контрол Р-кодов Фибоначчи | |
SU1376258A1 (ru) | Устройство дл блочной синхронизации цифровой системы передачи | |
SU1107307A1 (ru) | Устройство разделени мажоритарно уплотненных сигналов | |
SU873421A1 (ru) | Многоканальное устройство приема шумоподобных сигналов | |
RU2002374C1 (ru) | Устройство дл передачи и приема двоичной информации | |
SU1559415A1 (ru) | Устройство дл обнаружени ошибок при передаче данных по телефонному каналу | |
SU445172A1 (ru) | Устроство приема и передачи данных | |
SU1365359A1 (ru) | Регенератор цифровых сигналов | |
SU1506580A1 (ru) | Система св зи дл передачи и приема двоичных сообщений | |
SU422116A1 (ru) |