SU1027827A2 - Многоканальное восстанавливающее логическое устройство - Google Patents
Многоканальное восстанавливающее логическое устройство Download PDFInfo
- Publication number
- SU1027827A2 SU1027827A2 SU823411920A SU3411920A SU1027827A2 SU 1027827 A2 SU1027827 A2 SU 1027827A2 SU 823411920 A SU823411920 A SU 823411920A SU 3411920 A SU3411920 A SU 3411920A SU 1027827 A2 SU1027827 A2 SU 1027827A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- control
- channel
- logic device
- Prior art date
Links
- 238000011084 recovery Methods 0.000 claims description 6
- 230000015572 biosynthetic process Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000003786 synthesis reaction Methods 0.000 description 1
Landscapes
- Hardware Redundancy (AREA)
Description
о ю
00
to 11 Изобретение относитс к импульсно технике и может быть использовано при синтезе устройств автоматимеског управлени повышенной надежности. По основному авт. св. № 978352 из вестно .многоканальное восстанавливаю щее логическое устройство, содержаще 0 каждом канале резервируемый блок, первый выход которого соединен с эле ментом контрол , и логическийэлемен ИЛИ, а также в каждом канале логичес кий элемент ЗАПРЕТ, первый вход кото рого подключен к второму выходу резервируемого блока, второй вход - к выходу элемента контрол , а выход к соответствующему входу логического элемента . Недостатком известного устройства вл етс низка достоверность восстановлени информации, обусловленна невозможностью, определени ложного срабатывани элемента контрол , что не позвол ет своевременно произвести коррекцию работы элемента контрол . Цель изобретени - повышение достоверности восстановлени информации . Поставленна цель достигаетс тем что в многоканальное восстанавливающее логическое устройство, содержащее в каждом канале резервируемый блок, первый выход которого соединен с элементом контрол , и логический элемент ИЛИ, а также в каждом канале эле мент ЗАПРЕТ, первый вход которого под ключен к второму выходу резервируемого блока, второй вход - к вь1ходу элемента контрол , а выход - ксоответствующему входу логического элемента ИЛИ, в каждый канал введен дополнительный элемент ЗАПРЕТ, первый вход которого соединен с выходом элемента ЗАПРЕТ своего канала, второй вход - с выходом элемента ИЛИ, а выход - с контрольным входом элемента контрол и с контрольным входом резервируемого блока своего канала. На чертеже изображено предлагаемое устройство. Устройство содержит резервируемые блоки 1-4, элементы контрол , логические элементы ЗАПРЕТ , логический элемент ИЛИ 13 и дополнительные логические элементы ЗАПРЕТ U-17. В исходном состо нии, когда резервируемые блоки 1- исправны, на выходах элементов 5-8 контрол устанав7 ливаетс нулевой сигнал, свидетельствующий об отсутствии ошибок в каналах . Логические элементы ЗАПРЕТ 9-12 пропускают выходные сигналы с резервируемых блоков I- на входы логического элeмeнta ИЛИ 13- На входах дополнительных элементов ЗАПРЕТ устанавливаютс одинаковые сигналы, на их выходах по вл етс нулевой си1- нал, несущий информацию об отсутствии ложного срабатывани элементов контрол . В случае одновременного по влени ошибки сразу в трех из четырех каналов элементы контрол этих каналов обнаруживают ошибку и на их выходах устанавливаетс единичный сигнал, который , поступа на вторые входы соответствующих логических элементов ЗАПРЕТ, запрещает прохождение входного ошибочного сигнала, т.е. на входах логических элементов ЗАПРЕТ устанавливаетс нулевой сигнал. Таким образом, на выходе устройства (на выходе логического элемента ИЛИ 13) устанавливаетс правильный сигнал, поступивший с выхода исправного резервируемого блока. При ложном срабатывании трех из четырех элементов контрол ложный нулевой сигнал по вл етс на выходах трех соответствующих логических элементов ЗАПРЕТ. Таким образом, на вы- . ходе устройства устанавливаетс правильный сигнал, определ емый правильным выходным сигналом с резервируемого блока с исправным элементом контрол . На входах соответствующих допол-: нительных элементов ЗАПРЕТ устанавиваютс разные сигналы (нулевой сигал с выхода элемента ЗАПРЕТ того каала , где произошло ложное срабатываие элемента«Контрол , единичный сигал с выхода элемента ИЛИ). На выхоах дополнительных элементов ЗАПРЕТ по вл етс единичный сигнал, поступающий на контрольный вход элемента контрол и контрольный вход резервируемого блока и нес.ущий информацию об определении момента ложного срабатывани элемента контрол . Поступающую информацию можно использовать дл коррекции работы элемента контрол или дл его отключени (напри310278274
мер, путем прекращени выдачи на-его Таким образом,в; предлагаемом уствход рабочей информации с резервируемого блока),
роистве значительно повышаетс достоверность восстановлени информации.
Claims (1)
- МНОГОКАНАЛЬНОЕ ВОССТАНАВЛИВАЮЩЕЕ ЛОГИЧЕСКОЕ УСТРОЙСТВО по авт. св. № 978352, отличающееся тем, что, с целью повышения достоверности восстановления информации, в каждый канал введен дополнительный элемёнт ЗАПРЕТ, первый вход которого соединен с выходом элемента ЗАПРЕТ своего канала, второй вход - с выходом элемента ИЛИ, а выход - с контрольным входом элемента контроля и с контрольным входом резервируемого блока своего канала.Ю М QO ьэ м >
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823411920A SU1027827A2 (ru) | 1982-03-25 | 1982-03-25 | Многоканальное восстанавливающее логическое устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU823411920A SU1027827A2 (ru) | 1982-03-25 | 1982-03-25 | Многоканальное восстанавливающее логическое устройство |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU978352 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1027827A2 true SU1027827A2 (ru) | 1983-07-07 |
Family
ID=21002719
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU823411920A SU1027827A2 (ru) | 1982-03-25 | 1982-03-25 | Многоканальное восстанавливающее логическое устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1027827A2 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2523210C1 (ru) * | 2012-12-20 | 2014-07-20 | Открытое акционерное общество "Головное системное конструкторское бюро Концерна ПВО "Алмаз-Антей" имени академика А.А. Расплетина" (ОАО "ГСКБ "Алмаз-Антей") | Устройство для приема двоичной информации по двум параллельным каналам связи |
-
1982
- 1982-03-25 SU SU823411920A patent/SU1027827A2/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство V 978352, кл. Н 03 К 19/23, 22.06.81, * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2523210C1 (ru) * | 2012-12-20 | 2014-07-20 | Открытое акционерное общество "Головное системное конструкторское бюро Концерна ПВО "Алмаз-Антей" имени академика А.А. Расплетина" (ОАО "ГСКБ "Алмаз-Антей") | Устройство для приема двоичной информации по двум параллельным каналам связи |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1027827A2 (ru) | Многоканальное восстанавливающее логическое устройство | |
SU978352A1 (ru) | Многоканальное восстанавливающее логическое устройство | |
SU1094151A1 (ru) | Мажоритарное устройство | |
SU1015500A1 (ru) | Кольцевой счетчик с устройством обнаружени ошибок | |
SU813432A1 (ru) | Устройство дл контрол микро-пРОгРАММНОгО ABTOMATA | |
SU966913A1 (ru) | Устройство контрол | |
SU739537A1 (ru) | Устройство дл мажоритарного выбора сигналов | |
SU765763A1 (ru) | Устройство дл контрол систем управлени тиристорными преобразовател ми | |
SU611244A1 (ru) | Устройство дл приема и выдачи информации с контролем ошибок | |
SU1566351A1 (ru) | Устройство дл контрол информационной последовательности импульсов | |
SU1087979A1 (ru) | Устройство дл ввода информации | |
SU991628A1 (ru) | Многоканальное резервированное устройство | |
SU1160415A1 (ru) | Устройство дл контрол дешифратора | |
SU972415A1 (ru) | Устройство дл контрол схем управлени тиристорными преобразовател ми частоты | |
SU796893A1 (ru) | Устройство дл приема информации | |
SU1112567A2 (ru) | Мажоритарное устройство | |
SU1262473A1 (ru) | Устройство дл ввода информации | |
SU1179348A1 (ru) | Устройство дл автоматического контрол блоков | |
SU1051541A1 (ru) | Устройство дл обнаружени и локализации ошибок при передаче информации | |
SU1238091A1 (ru) | Устройство дл вывода информации | |
SU1182506A1 (ru) | Устройство дл ввода информации | |
SU1125628A1 (ru) | Устройство дл обнаружени сбоев синхронизируемых дискретных блоков | |
SU991613A2 (ru) | Мажоритарное устройство | |
SU1485307A2 (ru) | Устройство для контроля синхронизма воспроизведенных сигналов | |
SU869052A1 (ru) | Устройство дл контрол последовательности импульсов |