SU1027819A1 - Дешифратор интервально-временного кода - Google Patents
Дешифратор интервально-временного кода Download PDFInfo
- Publication number
- SU1027819A1 SU1027819A1 SU813356199A SU3356199A SU1027819A1 SU 1027819 A1 SU1027819 A1 SU 1027819A1 SU 813356199 A SU813356199 A SU 813356199A SU 3356199 A SU3356199 A SU 3356199A SU 1027819 A1 SU1027819 A1 SU 1027819A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- shaper
- duration
- input
- output
- block
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
1 . Изобретение относитс к технике декодировани сигналов с интервально временным кодированием на фойе хаоти ческих импульсных помех, например в системах ближней навигации. Дл обнаружени сигналов с интервально-временным кодированием может использоватьс дешифратор, .содержащий формирователь длительности входного сигнала, элементы задержки, соединенные с ним последовательно,, и блоки совпадени сформированного входного сигнала с сигнгшами на выходах элементов задержек С 1 Недостатком дешифратора вл етс мала помехоустойчивость. Наиболее близким к предлагаемому вл етс дешифратор,, содержащий формирователи длительности входного сигнала, выход одного из которых подключен к последовательно соединенным чейкам, состо щим из элемента задержки и блока совпадени , а вы ход второго - к вторым входам блоков совпадени . Недостатком прототипа вл етс ма ла помехоустойчивость. Цель изобретени - повышение помехоустойчивости присохранении Ёеро тности правильного декодировани полезного сигнала. Поставленна цель достигаетс тем,-что в дешифратор интервальновременного кода, содержащий первый формирователь длительности и последовательно соединенные второй формирователь длительности и М основных чеек, состо щих из последовательно соединенных элемента задержки и блок совпадени , вход первого формировател длительности подключен к входу второго формировател длительности и входу устройства, а выход - к вторым входам всех блоков совпадени ос новных чеек, введены блок ИЛИ, последовательно соединенные третий фор мирователь длительности, блок совпадени , N -1 дополнительных чеек, входы блока ИЛИ соединены с выходами блоков совпадени последней основной и дополнительной чеек, причем вход третьего формировател длительности соединен с входом первого формировател длительности, а выход.- с вторыми входамй всех блоков совпадени дополнительных чеек, второй вход блока совпадени соединен с выходом элемента задержки первой основной 9 чейки, выход блока ИЛИ подключен к выходу устройства. Суть предлагаемого изобретени заключаетс в следующем. Сначала по Первым, двум импульсам кодовой посылки определ етс , в каком направлении произошло система тическсэе смещение импульсов кода, а затем декодирование последующих импульсов кода производитс в стробе уменьшенной длительности в основных или в дополнительных чейках. Так как при этом уменьшение веро тности правильного обнаружени не происходит, то снижение веро тности ложного декодировани приводит к повышению помехоустойчивости дешифратора . На фиг. 1 приведена функциональна схема предлагаемого дешифратора имтервально-временного кода, на фиг. 2 - временные диаграммы, по сн ющие работу устройства. Дешифратор содержит первый формирователь 1 длительности и последовательно соединенные второй формирователь 2 длительности, М основных чеек 3 -1 - 3 М , состо щих из последовательно соединенных Элемента Ц задержки и блока 5 совпадени , и блок ИЛИ 6, а также последовательно соединенные третий формирователь 7 длительности, блок 8 совпадени и дополнительные чейки - 3(Н-1), также состо щие из последовательно соединенных элемента задержки, и блока совпадени . Дешифратор работает следующим образом. Приход щий импульс .запускает формирователи длительности. На выходах первого и третьего формирователей по вл ютс смещенные по времени и частично перекрывающиес между импуль.сы. С выхода второго формировател на вход элемента задержк11 первой основной чейки поступает импульс малой длительности по сравнению с длительностью импульсов на выходах первого и третьего формирователей , где задерживаетс на величину ti + - fclci величина первого кодового интервала. Если через врем tj(+ сигналы одновременно по в тс на входах блока 5 совпадени , а на выходах блока 8 совпадени не по в тс , то на его выходе по вит.с сигнал и произойдет декодирование первых двух импульсов кода. При этом/декодирование последующих импульсов будет происходить в основных чейках. Так как нестабильность кодовых интервалов обусловлена несколькими причинами, действие которых может быть противоположно, то необходимо некоторое перекрытие импульсов на выходах первого и третьего формирователей. .
Ф1/г.г
Claims (1)
- ДЕШИФРАТОР ИНТЕРВАЛЬНО-ВРЕМЕННОГО КОДА, содержащий первый формирователь длительности и последовательно соединенные второй формирователь длительности и Ы основных ячеек, состоящих из последовательно соединенных элемента задержки и блока совпадения, вход первого формирователя длительности подключен к входу второго формирователя длительности и входу устройства, а выход - к вторым входам всех блоков совпадения основных ячеек, о т л и ч а Ю щ и йс я тем, что, с целью повышения помехоустойчивости, в него введены блок ИЛИ, последовательно соединенные третий формирователь длительности, . блок совпадения, (Ν -1) дополнитель· ных ячеек, входы блока ИЛИ соединены с выходами блоков совпадения последней основной и дополнительной ячеек, причем вход третьего формирователя длительности соединен с входом первого формирователядлительности, ач выход - с вторыми входами всех блоков е . совпадения дополнительных ячеек, ®.второй вход блока совпадения сбеди- // нен с выходом элемента задержки первой основной ячейки, выход блока ИЛИ С подключен к’ выходу устройства.4Йю>./1 Я 027819 2
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813356199A SU1027819A1 (ru) | 1981-09-25 | 1981-09-25 | Дешифратор интервально-временного кода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813356199A SU1027819A1 (ru) | 1981-09-25 | 1981-09-25 | Дешифратор интервально-временного кода |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1027819A1 true SU1027819A1 (ru) | 1983-07-07 |
Family
ID=20983268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813356199A SU1027819A1 (ru) | 1981-09-25 | 1981-09-25 | Дешифратор интервально-временного кода |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1027819A1 (ru) |
-
1981
- 1981-09-25 SU SU813356199A patent/SU1027819A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1027819A1 (ru) | Дешифратор интервально-временного кода | |
SU674229A1 (ru) | Декодирующее устройство зеркальных кодов при многократном повторении кодограмм | |
SU1197091A1 (ru) | Устройство декодировани импульсной последовательности | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU468237A1 (ru) | Устройство дл сравнени чисел | |
SU1485285A1 (ru) | Устройство для распознавания изображений объектов | |
SU1438007A2 (ru) | Преобразователь последовательного кода в параллельный | |
SU1024905A1 (ru) | Устройство дл вычислени разности квадратов двух чисел | |
SU1451842A2 (ru) | Формирователь пачек импульсов с измен ющейс частотой следовани импульсов в пачке | |
SU1358089A1 (ru) | Устройство совпадений | |
SU1317685A1 (ru) | Устройство дл анализа импульсных последовательностей | |
SU511704A1 (ru) | Устройство дл обнаружени сигналов | |
SU1732499A1 (ru) | Цифровой приемник дельта-модулированных сигналов | |
SU1124305A2 (ru) | Многоканальное устройство приоритета | |
SU1545326A1 (ru) | Дешифратор врем -импульсных кодов | |
SU677122A2 (ru) | Способ передачи дискретной информации в системах св зи с многократным повторением информационного сигнала | |
SU1019629A1 (ru) | Устройство дл преобразовани одного кода в другой | |
SU1187253A1 (ru) | Устройство для временной привязки импульсов | |
SU520704A1 (ru) | Двухканальное стохастическое переключающее устройство | |
SU511712A2 (ru) | Устройство дл приема двоичных сигналов | |
SU620019A1 (ru) | Устройство дл преобразовани кодов | |
SU1140237A1 (ru) | Фазируемый генератор синхроимпульсов | |
SU491220A1 (ru) | Устройство дл выделени рекуррентного синхросигнала | |
SU1034195A1 (ru) | Устройство управлени реверсивным счетчиком | |
SU1273923A1 (ru) | Генератор импульсов со случайной длительностью |