SE464847B - Digitalvideosignalbehandlingssystem - Google Patents
DigitalvideosignalbehandlingssystemInfo
- Publication number
- SE464847B SE464847B SE8503872A SE8503872A SE464847B SE 464847 B SE464847 B SE 464847B SE 8503872 A SE8503872 A SE 8503872A SE 8503872 A SE8503872 A SE 8503872A SE 464847 B SE464847 B SE 464847B
- Authority
- SE
- Sweden
- Prior art keywords
- output
- electrodes
- drive
- electrode
- signal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N11/00—Colour television systems
- H04N11/04—Colour television systems using pulse code modulation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/14—Picture signal circuitry for video frequency region
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Transforming Electric Information Into Light Information (AREA)
- Picture Signal Circuits (AREA)
- Television Receiver Circuits (AREA)
- Analogue/Digital Conversion (AREA)
- Studio Circuits (AREA)
- Processing Of Color Television Signals (AREA)
Description
464 847 2 I enlighet med ett kännetecken hos uppfinningen ingår en krets för att stabilisera likströmutgångsnivån hos det be- skrivna drivsteget.
Uppfinningen kommer att beskrivas mera i detalj i det följande under hänvisning till bifogade ritningar, på vilka fig. 1 visar en del av en färgtelevisionsmottagare som in- kluderar en digital-analogomvandlare/drivkrets enligt före- liggande uppfinning, fig. 2a - 2c visar kretsdetaljer hos delar av omvandlaren/drivkretsen enligt fig. l, fig. 3 visar ett arrangemang för att stabilisera likströmutgångsnivån hos omvandlaren/drivkretsen enligt fig. 1, fig. 4 visar ett ar- rangemang för reglering av konstrast och reglering av vitba- lans i anslutning till omvandlaren/drivkretsen enligt fig. l, och fig. Sa och 5b visar utgångskretsar som godtyckligt kan användas tillsammans med omvandlaren/drivkretsen enligt fig.l.
I fig. l omvandlas analogfärgtelevisionsvideosignaler från en källa 10 till digital (binär) form medelst en analog- digitalomvandlare (ADC) 12. Digitalsignaler från ACD 12 be- handlas av en digitalvideosignalprocessor 14 som inkluderar luminans- och krominanssignalbehandlingsnät samt ett nät för att kombinera behandlade luminans- och krominanssignaler för alstring av ett flertal färgbildrepresentativa utgångssigna- ler r, g och b. I detta exempel är var och en av r-, g- och b-signalerna representerad av en 8-bitdigitalsignal i binär form (20 27), och de tillförs till binärlngångar hos al- gital-analogomvandlare/drivsteg 20 r, 20g resp. 20b. Högnivå- analogutgångssignaler r, g och b från drivstegen 20r, 20b och 20g förs direkt till katodintensitetsstyrelektroder i ett färgbildrör 25. Eftersom omvandlarna/drivstegen är lika till sin utformning och drift kommer konstruktionssättet och arbetssättet enbart hos drivkretsen 20r att beskrivas i de- talj. 8-bit-r-digitalsignalen (20 ... 27) kopplas till ett in- gångsgränssnittnät 30 som inkluderar buffertkretsar och nivå- skiftkretsar. Gränssnittet 30 och de inkluderade delarna ut- gör en del av själva omvandlaren/drivsteget, och de inklude- rade kretsarna åstadkommer logisk kompatibilitet genom att skifta logiknivåerna hos digitalsignalerna från källan 14 464 847 3 till logiknivåer som är förenliga med kraven hos de andra kretsarna i omvandlaren/drivsteget.
Digitalutgångssignaler från gränssnittet 30 kopplas till varsin av styringångar hos elektroniska strömomkopplare SO - S7 (visade såsom elektromekaniska omkopplare för enkelhets skull), varvid ingångarna till de elektroniska strömomkopp- larna är anslutna till varsin binär vägd konstantströmkälla I0 - I7. Var och en av omkopplarna S0 - S7 har första och andra utgångar. De första utgångarna är hopkopplade och är anslutna till ett motstånd 32 via ett uttag Tl. De andra ut- gångarna är individuellt anslutna till emitterelektroderna hos varsin tilldelad högspännings-MOS-utgångstransistor QO - Q7, vilka företrädesvis utgörs av VMOS-(vertikal-MOS)-fälteffekt- transistororgan, såsom organ av typen BS 107 som kan erhållas från ITT i Freiburg, Västtyskland eller av typen BSS 93 som kan erhållas från Siemens i München, Västtyskland.
VMOS-transistorerna QO - Q7 svarar mot vertikalt (i mot- sats till lateralt) utformade halvledarorgan som är parallell- kopplade och som lätt kan framställas på ett gemensamt inte- grerat kretsunderlag, antingen var för sig eller tillsammans med omkopplarna S0 - S7, strömkällorna IO - I7 och gräns- snittnätet 30.
VMOS-organen Q0 - Q7 har kollektor- och emitterelektro- der anordnade längs en vertikal axel (i motsats till latera- la organ som har styre, emitterelement och kollektorelement på samma yta). Information beträffande utformningen av VMOS- organ kan återfinnas exempelvis i den amerikanska patent- skriften 4 364 073. Den fysikaliska utformningen av ett slag av VMOS-organ är också visad i den amerikanska patentansök- ningen 644 397. Den sistnämnda texten beskriver en VMOS- digital-analogsignalomvandlare som direkt kan driva en hög- spänningsintensitetsstyrelektrod hos ett bildpresentations- organ, såsom ett bildrör i en televisionsmottagare. Närmare bestämt beskriver den nämnda texten ett fördelaktigt omvand- lare/drivsteg, i vilket ett flertal VMOS-utgångsorgan har emitterområden som är så dimensionerade att man bevarar hög- frekvensgensvar och reducerar effektförbrukningen. 464 847 4 Den vertikala utformningen av VMOS-utgångsorganen under- lättar tillverkningen av dessa organ med ett högt genombrotts- spänningsmärkvärde, varigenom organen kan driva högspännings- katodelektroden hos bildröret direkt. VMOS-fälteffekttran- ' sistorutgångsorganen har också på ett fördelaktigt sätt ömse- sidigt likformiga snabbomkopplingskarakteristikor för hög- spänning med väsentligen lika tillslags- och frånslagsfördröj- ningar, varjämte icke önskvärda omkopplingstransienter ("glitches") väsentligen undviks, särskilt i jämförelse med högspänningsomkopplingskarakteristikorna hos bipolära tran- sistorer. Tillslags- och frånslagstiderna hos VMOS-utgångs- organen blir i stort sett opåverkade av storleken hos spän- ningen som håller på att omkopplas, varigenom högspännnings- bildrördrivning blir möjlig. Dessutom medger VMOS-teknologi lätt tillverkning av billiga integrerade VMOS-organgrupper med gemensamma styrelektroder och gemensamma kollektorelektro- der.
Styrelektroderna hos utgångsorganen QO - Q7 är gemensamt anslutna till en källa för referenspotential +V, och utgångs- kollektorelektroderna hos organen Q0 - Q7 är anslutna gemen- samt till en utgångsbelastningsimpedans 35, över vilken hög- nivåanalogsignalen r bildas och uppträder vid utgångsuttaget 32. Organen QO - Q7 är således inkopplade i en gemensam styr- elektrodkonfiguration såsom strömförstärkare med förstärk- ningen ett med avseende på strömmar som leds till de respek- tive emitterelektroderna via omkopplarna S0 - S7.
Strömmarna från källorna IO - I7 styrs av strömomkopplar- na SO - S7 antingen till uttaget Tl och motståndet 32 eller till utgångsorganen QO - Q7 i enlighet med de enskilda lä- gena hos omkopplarna SO - S7 vilka är bestämda av logiktill- ståndet hos de binära utgångssignalerna (20 ... 27) från gränssnittet 30. En analogbildrörkatoddrivspänning uppträder vid uttaget T2 såsom en funktion av värdet hos belastnings- motståndet 35 och storleken hos de kombinerade kollektor- strömmarna hos organen Q0 - Q7 som flyter i belastnings- motståndet 35. Lämplig lågpassfiltrering av den vid utgångs- uttaget T2 bildade signalen erhålls medelst ett belastnings- motstånd 35 och kapacitansen som hör samman med bildrörkato- den. 464 847 En spänning som bildas över motståndet 32 vid uttaget Tl svarar mot en över motståndet 35 bildad version av katoddriv- spänningen med komplementär fas och kan komma till användning i en del system där man exempelvis önskar övervaka katoddriv- spänningen vid en punkt med låg spänning eller där den komp- lementära signalen avses användas för ett signalbehandlings- syfte, såsom i samverkan med ett högfrekvenskompenseringsnät av typen som är beskriven i den amerikanska patentansökningen 644 453. Såsom är beskrivet i den sistnämnda texten kombine- ras en del av videoutgångssignalen som bildas vid uttaget T2 med den komplementära signalen som bildas över motståndet 32 under åstadkommande av en resulterande högfrekvenssignal som är representativ för högfrekvenskomposanter som eventuellt kan vara ofullständiga i videoutgångskatoddrivsignalen till följd av parasitkapacitansverkningar i utgångskretsen. Den resulterande signalen matas till en ingång hos drivsteget för att kompensera för högfrekvensofullständigheten som kan yttra sig i videoutgångssignalen.
Det beskrivna högspänningsarrangemanget med omvandlare/ drivsteg kan med fördel användas för att driva katodelektro- den hos ett bildrör direkt utan att man behöver ytterligare förstärkarsteg efter omvandlaren/drivsteget och kan utformas såsom en integrerad krets. Dessutom behöver det beskrivna drivkretsarrangemanget inte utsättas för en del av problemen som förekommer vid analogbildrördrivsteg, vilket är en för- del. T.ex. kan analogbildrördrivsteg förete olinearitet så- vida de inte kompenseras för detta medelst återkoppling i samband med bildrördrivkretsen. Användning av återkoppling kan emellertid resultera i problem med stabiliteten, särskilt i ett bredbanddrivsteg. Analogdrivsteg kan också förete oli- ka stig- och sjunktíder i signalamplitudutsvängningar, och de kan utsättas för problem med skifttakten under betingelser med kraftiga signaler såvida inte man kompenserar för detta medelst återkoppling.
Fig. 2a visar en bipolär version av en av strömomkopplar- na (t.ex. S7) i fig. l. Den bipolära strömomkopplaren inklu- derar npn-transistorer 40 och 41 anordnade i en emitterkopp- lad differentialingångskonfiguration. Signaler med motsatt 464 847 6 fas från utgången hos gränssnittet 30, vilka signaler hör samman med och är härledda ur den binära informationsbiten 27, driver transistorernas 40 och 41 baselektroder på så sätt att kollektorutgångsströmmarna hos transistorerna 40 och 41 varierar i ömsesidigt motsatta faser. Strömmarna som leds av transistorerna 40 och 41 tillförs av konstantströmkällan I7.
Kollektorutgångsströmmen från transistorn 40 förs till in- gångsemitterelektroden hos utgångsorganet Q7 i fig. l, och kollektorutgångsströmmen från transistorn 41 förs till utta- get Tl och motståndet 32 i fig. l.
Fig. 2b visar en MOS-fälteffekttransistorversion av en av strömomkopplarna (t.ex. S7) i fig. l. Denna strömomkopp- lare inkluderar ett par emitterkopplade MOS-organ 42 och 43, vilka mottar arbetsströmmar från strömkällan I7 och vilka har enkeländad drivning via en omkopplingssignal som kopplas till styret i transistorn 43. Omkopplingssignalen härleds ur den binära 27-informationsbitutgångssignalen från gränssnit- tet 30. Kollektorutgångsströmmarna hos transistorerna 42 och 43 är kopplade till ingångsemitterelektroden hos utgångs- organet Q7 i fig. 1 resp. till uttaget Tl och motståndet i fig. l. Då det gäller arrangemanget enligt fig. 2b är mot- ståndet 32 kopplat från uttaget T1 till en punkt med positiv potential.
Fig. 2c åskådliggör ett lämpligt arrangemang av de bi- närt vägda strömkällorna I0 - I7 i fig. 1. Varje strömkälla inkluderar en npn-transistor, såsom transistorn 50, för ström- källan I7, varvid en kollektorutgång är kopplad till den kor- responderande strömomkopplaren och en emitterelektrod är an- sluten till ett R/2R motståndsstegnät med binär Vägning. Ström- källorna kan vara förstärkningsreglerade såsom gensvar på en förstärkningsregleringsspänning GC som via en förstärkare 52 är kopplad till baselektroderna i var och en av npn-ström- källtransistorerna. Således kan förstärkningen hos digital- analogomvandlaren/drivsteget enligt fig. 1 varieras såsom en funktion av storleken hos reglerspänningen GC som t.ex. kan representera en kontrastregleringsspänning som erhålls från ett kontrastreglage som manövreras av en TV-tittare. 464 847 7 Fig. 3 visar ett likströmutgångsstabiliseringsnät som används i kombination med omvandlaren/drivsteget som innefat- tar transistorerna QO - Q7 i fig. l, varvid element som är gemensamma för figurerna l och 3 är identifierade medelst samma hänvisningsbeteckning. Likströmstabiliseringsnätet kom- penserar för variationer i B+-arbetsmatningsspänningen och för vertikaltaktkrusningar i B+-matningen, bland andra källor för B+-variation, och eliminerar behovet av en stabiliserad B+-arbetsmatningsspänning.
Likströmstabiliseringsnätet inkluderar en transkonduk- tansoperationsförstärkare 62 som nycklas till strömledning under varje horisontellt bildsläckintervall, exempelvis såsom gensvar på en samplingspuls SP som omsluter den bakre släck- luckan i varje horisontalsläckintervall. Då förstärkaren 62 nycklas av samplingspulsen SP så att förstärkaren leder ström jämför den en ingångsspänning från en källa (65) för refe- rensspänning med en ingångsspänning som är härledd från för- bindningspunkten mellan spänningsdelarmotstånden 60 och 61.
De sistnämnda motstånden är kopplade till bildrörkatodsignal- banan och till drivbelastningsmotståndet 35, så att spänning- en som bildas vid förbindningspunkten mellan motstånden 60 och 61 står i relation till storleken hos likströmutgångs- nivån hos drivsteget under horisontalsläckintervallen då videosignalmodulering inte förekommer. En felsignal som står i relation till skillnaden i storlek mellan ingångssignalerna till förstärkaren 62 lagras av en kondensator 68 och matas till en styringång hos en VMOS-styrtransistor Q8 för högspän- ning. Felsignalen ändrar strömledningen hos transistorn Q8 på så sätt att strömmen i belastningsmotståndet 35 bringas att variera i sådan riktning att skillnaden mellan nivåerna hos ingångsspänningarna hos förstärkaren 62 minskas till ett minimum, varigenom horisontalsläcknivån och likströmnivån vid utgångsuttaget T2 stabiliseras. Genom återkopplingsverkan håller således stabiliseringsnätet, som inkluderar förstär- karen 62 och transistorn Q8, ingångsspänningarna hos för- stärkaren 62 vid en väsentligen lika nivå, vilken svarar mot en önskad, i huvudsak konstant vilolikströmnivå vid utgångs- uttaget T2. 464 847 8 Om så önskas kan spänningsdelarmotståndet 61 vara regler- bart, såsom är visat, för att bilda ett organ för manuell inreglering av den vid uttaget T2 bildade likförspänningen för bildrörkatoden. Inreglering av motståndet 61 kan således upprätta en önskad nivå av bildrörkatodförspänning genom in- verkan av likströmåterkopplingsstabiliseringsnätet.
Bildkontrastreglering och vitbalansreglering utförs på sätt som är åskådliggjort medelst arrangemanget enligt fig. 4 då det gäller vart och ett av omvandlarna/drivstegen 2OR, 2OG och 2OB. För varje drivsteg svarar +VR och -VR-ingångarna mot ingångar som har samband med de respektive strömkällnäten såsom har visats och beskrivits i anslutning till fig. 2C. En av TV-tittaren inställbar potentiometer 71 ger en analogkon- trastregleringsspänning CC vid en av sina glidkontakter. Kon- trastregleringsspänningen kopplas via en buffertförstärkare 70 till +VR-ingången till strömkällan hos varje drivsteg via inställbara motstånd 72a, 72b och 72c. De sistnämnda inställ- bara motstånden tjänstgör såsom manuella vitbalansreglage för att individuellt inreglera signalförstärkningarna hos drivste- gen, under inställning av systemet, så att bildröret korrekt återger en vitbildpresentation såsom gensvar på en inkommande vitbildrepresentativ videosignal. Förstärkningen hos varje drivkrets kan således varieras i en analoguppställning i en- lighet med inställningen hos kontrastregleringspotentiometern 71 och medelst de respektive inställbara motstånden 72a, 72b och 72c genom att man reglerar strömledningen hos strömkäl- lorna IO ... I7 för varje drivsteg, såsom är visat i fig. 2c.
Detta sätt att utföra analogförstärkningsreglering i ett digitalvideosignalbehandlingssystem erbjuder fördelen att man inte behöver en eller flera extra digitalinformations- bitar (dvs. 9 bitar i stället för 8 bitar) för att ta hand om det ytterligare dynamiska området som behövs för kontrast- reglering och vitbalansreglering. Den beskrivna förstärknings- reglermekanismen bevarar således digitalinformationsbitar och medför att man undviker att i onödan behöva öka digital- behandlíngskretsens storlek och komplikationsgrad. Ytterliga- re information beträffande ett digitalvideosignalbehandlings- och presentationssystem som arbetar med ett videoutgångs- f: 464 847 9 VMOS-omvandlare/drivsteg, där av TV-tittaren alstrade regle- ringssignaler för att normalt reglera ljusintensiteten och kontrasten hos en presenterad bild utnyttjas i analogform i stället för digitalform för att reglera storleken hos Video- signalen, kan återfinnas i den amerikanska patentansökningen 644 400.
Figurerna 5a och 5b visar utgångsbuffertkretsar som kan tillkomma och som medger ett förbättrat högfrekvensgensvar för drivsteget. Närmare bestämt medger de visade buffert- kretsarna en ökning i värdet hos belastningsímpedansen i drivsteget (motståndet 35 i fig. 1) utan alltför stora för- luster i högfrekvenssignalgensvaret.
I fig. Sa är en npn-transistor 80 och en pnp-transistor 81 inkopplade såsom ett komplementärt emitterföljarsteg med basingångarna kopplade till drivstegets utgångsuttag T2 och med emitterutgångarna kopplade till bildrörkatoden. Fig. 5b åskådliggör en utgångsbuffert av aktiv belastningstyp, vilken buffert inkluderar en npn-transistor 85 och en diod 86 in- kopplade på det visade sättet. Det komplementära följarste- get enligt fig. Sa är att föredra därför att det har en mera symmetrisk gensvarkarakteristik.
Claims (10)
1. Digitalvideosignalbehandlingssystem, k ä n n e t e c k - n a t därav, att det innefattar en källa (12) för digital- signaler inkluderande ett flertal bitar som är representativa för videoinformation, ett bildpresentationsorgan (25) med en intensitetsstyrelektrod, och ett presentationsdrivorgan (ZOR) med ett flertal ingångar för mottagning av varsin bit hos nämnda digitalsignal för att kombinera signaler som hänför sig till nämnda bitar hos nämnda digitalsignal vid en utgångs- kombineringspunkt för att direkt åstadkomma vid nämnda utgångs- kombineringspunkt en analogsignal som representerar nämnda videoinformation med en storlek som är lämplig för att direkt driva nämnda intensitetsstyrelektrod.
2. System enligt krav 1, k ä n n e t e c k n a t därav, att nämnda drivorgan inkluderar signalförstärkningskretsar som innefattar ett fåtal ingångsomkopplingsorgan som är påverkba- ra av varsin enskild bit hos nämnda informationsbitar och som har varsin ingång och varsin utgång, ett flertal strömkällor som är inkopplade till varsin av nämnda ingångar till nämnda inkopplingsorgan, och ett flertal utgångsorgan som har varsin första elektrod och andra och tredje elektroder som bildar en huvudströmledningsbana för nämnda utgångsorgan, varvid nämnda första elektroder hos nämnda organ är hopkopplade, nämnda andra elektroder hos nämnda organ är hopkopplade och är an- slutna till nämnda utgångsuttag, och nämnda tredje elektroder hos nämnda organ är kopplade till varsin utgång hos nämnda omkopplingsorgan.
3. System enligt krav 2, k ä n n e t e c k n at därav, att vart och ett av nämnda flertal utgångsorgan är ett högspän- nings-VMOS-fälteffekttransistororgan.
4. System enligt krav 2 eller 3, k ä n n e t e c k n a t därav, att de nämnda första, andra och tredje elektroderna svarar mot styrelektrod, kollektorelektrod resp emitterelekt- rod.
5. System enligt krav 2, k ä n n e t e c k n a t därav, att vart och ett av nämnda omkopplingsorgan har första och andra ömsesidigt komplementära utgångar selektivt kopplade till nämnda strömkällor i enlighet med tillståndet hos den 464 847 ll respektive biten bland nämnda ingångsinformationsbitar, att de första ingångarna hos nämnda omkopplingsorgan är kopplade till varsin av nämnda tredje elektroder hos utgångsorganen och att nämnda andra utgångar från nämnda omkopplingsorgan är hoppkopplade och är anslutna till ett hjälputgångsuttag hos nämnda drivorgan.
6. System enligt krav 1 eller 2, k ä n n e t e c k n a t av organ som är kopplade till nämnda drivorgan för att sta- bilisera likströmutgångsnivån hos nämnda drivorgan.
7. System enligt krav 6, k ä n n e t e c k n a t därav, att nämnda stabiliseringsorgan innefattar organ för att pe- riodiskt sampla likströmutgångsnivån hos nämnda drivorgan för att bilda en styrsignal som är representativ för skill- naden mellan nämnda samplade likströmnivå och en referensnivå och organ för att koppla nämnda styrsignal till en styringång hos nämnda drivorgan i en sådan riktning att nämnda skillnad reduceras till ett minimum.
8. System enligt krav 7, k ä n n e t e c k n a t därav, att nämnda drivorgan innefattar en belastningsimpedans och ett flertal utgångsorgan som är tilldelade varsin informations- bit i nämnda ingångsdigitalvideosignal, varvid nämnda flertal organ har utgångar som är hopkopplade gemensamt till nämnda belastningsimpedans, nämnda samplingsorgan arbetar under periodiska videosignalsläckintervall för att sampla nämnda likströmutgångsnivå vid nämnda belastningsimpedans och nämn- da styrsignal kopplas till nämnda belastningsimpedans för att variera den av denna förda strömmen för att upprätthålla en önskad likströmutgångsnivå.
9. System enligt krav 1, k ä n n e t e c k n a t därav, att nämnda drivorgan innefattar ett flertal VMOS-utgångstran- sistororgan med varsin första elektrod och andra och tredje elektroder som bildar en huvudströmledningsbana hos nämnda utgångsorgan, att nämnda första elektroder hos organen är hop- kopplade, att nämnda andra elektroder hos organen är hopkopp- lade gemensamt med ett uttag som bildar ett utgångsuttag hos nämnda drivorgan, och att nämnda tredje elektroder hos nämn- da organ är kopplade för mottagning av nämnda digitalvideo- signaler. 464 847 12
10. System enligt krav 9, k ä n n e t e c k n a t därav, att nämnda första, andra och tredje elektroder svarar mot varsin styrelektrod, kollektorelektrod och emitterelektrod.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/644,398 US4641194A (en) | 1984-08-27 | 1984-08-27 | Kinescope driver in a digital video signal processing system |
Publications (3)
Publication Number | Publication Date |
---|---|
SE8503872D0 SE8503872D0 (sv) | 1985-08-19 |
SE8503872L SE8503872L (sv) | 1986-02-28 |
SE464847B true SE464847B (sv) | 1991-06-17 |
Family
ID=24584756
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SE8503872A SE464847B (sv) | 1984-08-27 | 1985-08-19 | Digitalvideosignalbehandlingssystem |
Country Status (25)
Country | Link |
---|---|
US (1) | US4641194A (sv) |
JP (1) | JPH07105899B2 (sv) |
KR (1) | KR930011509B1 (sv) |
AU (1) | AU582782B2 (sv) |
BE (1) | BE903131A (sv) |
BR (1) | BR8504029A (sv) |
CA (1) | CA1233558A (sv) |
CS (1) | CS270203B2 (sv) |
DD (1) | DD236428A5 (sv) |
DE (1) | DE3530444C2 (sv) |
DK (1) | DK385685A (sv) |
ES (1) | ES8700822A1 (sv) |
FI (1) | FI79223C (sv) |
FR (1) | FR2569511B1 (sv) |
GB (1) | GB2163922B (sv) |
HK (1) | HK55493A (sv) |
IT (1) | IT1185305B (sv) |
MY (1) | MY100505A (sv) |
NL (1) | NL8502343A (sv) |
NZ (1) | NZ213230A (sv) |
PL (1) | PL255149A1 (sv) |
PT (1) | PT80802B (sv) |
SE (1) | SE464847B (sv) |
SU (1) | SU1382413A3 (sv) |
ZA (1) | ZA856473B (sv) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4603319A (en) * | 1984-08-27 | 1986-07-29 | Rca Corporation | Digital-to-analog converter with reduced output capacitance |
JPH06105961B2 (ja) * | 1985-04-03 | 1994-12-21 | 株式会社日立製作所 | 増幅回路 |
JPH06105962B2 (ja) * | 1985-04-03 | 1994-12-21 | 株式会社日立製作所 | 増幅回路 |
US4942397A (en) * | 1988-07-26 | 1990-07-17 | Signal Processing Technologies, Inc. | Elimination of linearity superposition error in digital-to-analog converters |
JP3062035B2 (ja) * | 1995-03-31 | 2000-07-10 | インターナショナル・ビジネス・マシーンズ・コーポレ−ション | D/aコンバータ |
JP4804275B2 (ja) * | 2006-08-30 | 2011-11-02 | 新電元工業株式会社 | アンプ回路 |
CN114265802B (zh) * | 2021-12-21 | 2025-01-21 | 京东方科技集团股份有限公司 | 调试装置、调试方法和调试系统 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE2015160A1 (de) * | 1969-04-01 | 1970-11-12 | Mobil Oil Corp., New York, N.Y. (V.St.A.) | Videodarstellungsanlage |
US4387405A (en) * | 1971-01-26 | 1983-06-07 | Rca Corporation | Automatic kinescope bias control system with digital signal processing |
JPS5945319B2 (ja) * | 1979-01-31 | 1984-11-05 | 富士電工株式会社 | デジタルテレビジヨン装置 |
US4240039A (en) * | 1979-06-11 | 1980-12-16 | National Semiconductor Corporation | MOS Differential amplifier |
US4257068A (en) * | 1979-11-29 | 1981-03-17 | Rca Corporation | System for periodically reversing the order of video data in a flat panel display device |
US4364073A (en) * | 1980-03-25 | 1982-12-14 | Rca Corporation | Power MOSFET with an anode region |
SE451780B (sv) * | 1981-01-26 | 1987-10-26 | Princeton | Anordning for automatisk bildrorforspenningsreglering med digital signalbehandling |
DE3126084C2 (de) * | 1981-07-02 | 1990-07-12 | Philips Patentverwaltung Gmbh, 2000 Hamburg | Schaltungsanordnung zum Herstellen analoger Fernsehsignale mit Amplitudeneinstellung |
FR2520177B1 (fr) * | 1982-01-15 | 1986-05-23 | Pierre Jutier | Dispositif de saisie et de restitution en temps reel d'une image formee de trames successives de lignes de balayage |
GB2121658A (en) * | 1982-05-28 | 1983-12-21 | Linotype Paul Ltd | Mapping ram for a modulated display |
JPS5937775A (ja) * | 1982-08-25 | 1984-03-01 | Sony Corp | 倍走査テレビジヨン受像機 |
JPS5954322A (ja) * | 1982-09-22 | 1984-03-29 | Hitachi Ltd | D/a変換器 |
US4503454A (en) * | 1982-11-26 | 1985-03-05 | Rca Corporation | Color television receiver with a digital processing system that develops digital driver signals for a picture tube |
JPS59151510A (ja) * | 1983-02-18 | 1984-08-30 | Hitachi Ltd | C−mos負荷型増幅器 |
US4528585A (en) * | 1983-03-30 | 1985-07-09 | Rca Corporation | Television receiver having picture magnifying apparatus |
US4556900A (en) * | 1983-05-25 | 1985-12-03 | Rca Corporation | Scaling device as for quantized B-Y signal |
EP0135274A3 (en) * | 1983-08-12 | 1987-12-16 | Trw Inc. | Digital-to-analog converter |
GB2145903A (en) * | 1983-08-30 | 1985-04-03 | Rca Corp | Sampled data signal processing apparatus |
-
1984
- 1984-08-27 US US06/644,398 patent/US4641194A/en not_active Expired - Lifetime
-
1985
- 1985-06-21 CA CA000484881A patent/CA1233558A/en not_active Expired
- 1985-07-11 PT PT80802A patent/PT80802B/pt not_active IP Right Cessation
- 1985-07-23 SU SU853930799A patent/SU1382413A3/ru active
- 1985-07-25 IT IT21712/85A patent/IT1185305B/it active
- 1985-08-19 SE SE8503872A patent/SE464847B/sv not_active IP Right Cessation
- 1985-08-20 FI FI853192A patent/FI79223C/sv not_active IP Right Cessation
- 1985-08-20 ES ES546284A patent/ES8700822A1/es not_active Expired
- 1985-08-20 GB GB08520854A patent/GB2163922B/en not_active Expired
- 1985-08-20 AU AU46436/85A patent/AU582782B2/en not_active Ceased
- 1985-08-21 CS CS856029A patent/CS270203B2/cs unknown
- 1985-08-22 BR BR8504029A patent/BR8504029A/pt not_active IP Right Cessation
- 1985-08-23 FR FR858512686A patent/FR2569511B1/fr not_active Expired - Fee Related
- 1985-08-23 DD DD85279939A patent/DD236428A5/de not_active IP Right Cessation
- 1985-08-23 DK DK385685A patent/DK385685A/da not_active Application Discontinuation
- 1985-08-26 NZ NZ213230A patent/NZ213230A/xx unknown
- 1985-08-26 KR KR1019850006152A patent/KR930011509B1/ko not_active IP Right Cessation
- 1985-08-26 ZA ZA856473A patent/ZA856473B/xx unknown
- 1985-08-26 JP JP60188312A patent/JPH07105899B2/ja not_active Expired - Lifetime
- 1985-08-26 NL NL8502343A patent/NL8502343A/nl not_active Application Discontinuation
- 1985-08-26 DE DE3530444A patent/DE3530444C2/de not_active Expired - Fee Related
- 1985-08-27 BE BE0/215510A patent/BE903131A/fr not_active IP Right Cessation
- 1985-08-27 PL PL25514985A patent/PL255149A1/xx unknown
-
1987
- 1987-05-08 MY MYPI87000608A patent/MY100505A/en unknown
-
1993
- 1993-06-10 HK HK554/93A patent/HK55493A/xx not_active IP Right Cessation
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100300491B1 (ko) | 투사형텔레비젼시스템의하이드라이브레벨에서청색형광체롤오프를보상하는회로 | |
JPS60827B2 (ja) | カラ−映像増幅器 | |
DK157269B (da) | Lineaer eksempleringsforstaerker med stor forstaerkningsfaktor | |
SE464847B (sv) | Digitalvideosignalbehandlingssystem | |
CA1180066A (en) | Circuit for linearly gain controlling a differential amplifier | |
US4642690A (en) | Digital video signal processor with analog level control | |
JP2019036817A (ja) | トランスインピーダンス増幅回路、及び利得可変増幅器 | |
US6522175B2 (en) | Current/voltage converter and D/A converter | |
CA1078504A (en) | Video amplifier including an a-c coupled voltage follower output stage | |
KR830002170B1 (ko) | 자동 휘도 제어회로 | |
JP2586785B2 (ja) | 信号レベル変換回路 | |
US4599641A (en) | Brightness control apparatus for a video signal processing system | |
GB2156637A (en) | Video output amplifier | |
PL150252B1 (sv) | ||
FI66103C (fi) | Videosignalen kombinerande anordning | |
KR930004638B1 (ko) | 고주파 보상을 갖는 비디오 신호 처리 장치 | |
US4318051A (en) | Symmetrically gain controlled differential amplifier | |
JP2755004B2 (ja) | 階調補正回路 | |
JP2587917B2 (ja) | カツトオフ調整装置 | |
US20180054192A1 (en) | Phase interpolator | |
KR940002288Y1 (ko) | 영상신호의 흑 레벨 보정회로 | |
JPH10248025A (ja) | ガンマ補正回路 | |
JPS61228781A (ja) | 増幅回路 | |
JPH04354276A (ja) | 可変利得制御回路 | |
JPS62266979A (ja) | 明るさ制御装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
NUG | Patent has lapsed |
Ref document number: 8503872-7 Effective date: 19930307 Format of ref document f/p: F |