RU2700553C1 - Мажоритарный модуль - Google Patents
Мажоритарный модуль Download PDFInfo
- Publication number
- RU2700553C1 RU2700553C1 RU2018133380A RU2018133380A RU2700553C1 RU 2700553 C1 RU2700553 C1 RU 2700553C1 RU 2018133380 A RU2018133380 A RU 2018133380A RU 2018133380 A RU2018133380 A RU 2018133380A RU 2700553 C1 RU2700553 C1 RU 2700553C1
- Authority
- RU
- Russia
- Prior art keywords
- majority
- inputs
- input
- elements
- module
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F7/00—Methods or arrangements for processing data by operating upon the order or content of the data handled
- G06F7/38—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
- G06F7/48—Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
- G06F7/57—Arithmetic logic units [ALU], i.e. arrangements or devices for performing two or more of the operations covered by groups G06F7/483 – G06F7/556 or for performing logical operations
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/20—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
- H03K19/23—Majority or minority circuits, i.e. giving output having the state of the majority or the minority of the inputs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computing Systems (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Analysis (AREA)
- Mathematical Optimization (AREA)
- Pure & Applied Mathematics (AREA)
- Computational Mathematics (AREA)
- Computer Hardware Design (AREA)
- Mathematical Physics (AREA)
- Hardware Redundancy (AREA)
Abstract
Изобретение относится к вычислительной технике. Мажоритарный модуль предназначен для реализации мажоритарной функции пяти аргументов - входных двоичных сигналов либо дизъюнкции (конъюнкции) тех же пяти аргументов и может быть использован в системах цифровой вычислительной техники как средство предварительной обработки информации. Технический результат заключается в уменьшении аппаратурных затрат при сохранении функциональных возможностей и глубины схемы мажоритарного модуля. Технический результат достигается за счет мажоритарного модуля, который содержит девять мажоритарных элементов (11,…,19). 1 ил.
Description
Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны мажоритарные модули (патент РФ 2249844, кл. G06F 7/38, 2005 г.; патент РФ 2542920, кл. G06F 7/57, 2015 г.), которые реализуют мажоритарную функцию Maj(x1,x2,x3)=x1x2∨x1x3∨х2х3 трех аргументов - входных двоичных сигналов х1,х2,х3 ∈ {0,1} либо дизъюнкцию (конъюнкцию) тех же трех аргументов.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных мажоритарных модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка пяти входных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип мажоритарный модуль (патент РФ 2580801, кл. G06F 7/38, 2016 г.), который содержит логические элементы и с помощью двух настроечных входов реализует мажоритарную функцию Maj(x1,…,x5)=x1x2x3∨x1x2x4∨x1x2x5∨x1x3x4∨x1x3x5∨x1x4x5∨x2x3x4∨х2х3х5∨х2х4х5∨х3х4х5 пяти аргументов - входных двоичных сигналов х1,…,х5 ∈ {0,1} либо дизъюнкцию (конъюнкцию) тех же пяти аргументов. При этом h=4, где h есть глубина схемы прототипа.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся большие аппаратурные затраты, обусловленные тем, что прототип содержит два элемента И, два элемента ИЛИ и девять мажоритарных элементов.
Техническим результатом изобретения является уменьшение аппаратурных затрат при сохранении функциональных возможностей и глубины схемы прототипа.
Указанный технический результат при осуществлении изобретения достигается тем, что в мажоритарном модуле, содержащем девять мажоритарных элементов, выходы m-го (m+4)-го и r-го (r∈{4,8}) мажоритарных элементов соединены соответственно с вторыми входами (m+1)-го, (m+5)-го и третьим входом (r-1)-го мажоритарных элементов, а третьи входы первого, четвертого мажоритарных элементов и объединенные третий вход второго, второй вход пятого мажоритарных элементов, объединенные второй вход четвертого, третий вход шестого мажоритарных элементов, объединенные второй вход первого, третий вход пятого мажоритарных элементов подключены соответственно к четвертому, пятому и первому, второму, третьему информационным входам мажоритарного модуля, выход и первый настроечный вход которого соединены соответственно с выходом девятого и первыми входами первого, третьего мажоритарных элементов, особенность заключается в том, что второй и третий входы девятого мажоритарного элемента соединены соответственно с выходами третьего и седьмого мажоритарных элементов, а второй, третий входы восьмого мажоритарного элемента и объединенные первые входы пятого, седьмого мажоритарных элементов, объединенные первые входы шестого, восьмого мажоритарных элементов подключены соответственно к первому, третьему и четвертому, пятому информационным входам мажоритарного модуля, второй и первый настроечные входы которого соединены соответственно с первым входом девятого и первыми входами второго, четвертого мажоритарных элементов.
На чертеже представлена схема предлагаемого мажоритарного модуля.
Мажоритарный модуль содержит мажоритарные элементы 11,…,19, причем выходы элементов 1m 1m+4 и 1r (r∈{4,8}) соединены соответственно с вторыми входами элементов 1m+1, 1m+5 и третьим входом элемента 1r-1, второй и третий входы элемента 19 подключены соответственно к выходам элементов 13 и 17, а объединенные третий вход элемента 12, вторые входы элементов 15, l8, объединенные второй вход элемента 14, третий вход элемента 16, объединенные второй вход элемента 11, третьи входы элементов 15, 18, объединенные третий вход элемента 11, первые входы элементов 15, 17 и объединенные третий вход элемента 14, первые входы элементов 16, 18 образуют соответственно первый, второй, третий, четвертый и пятый информационные входы мажоритарного модуля, первый, второй настроечные входы и выход которого соединены соответственно с первым входом элемента 1i первым входом и выходом элемента 19.
Работа предлагаемого мажоритарного модуля осуществляется следующим образом. На его первый,…,пятый информационные и первый, второй настроечные входы подаются соответственно двоичные сигналы x1,…,x5 ∈ {0,1} и у1,у2 ∈ {0,1}. На выходе мажоритарного элемента 1j имеем a j1#a j2#a j3=а j1 a j2∨a j1 a j3∨aj2aj3, где a j1,a j2,a j3 и #,∨, ⋅ есть соответственно сигналы на его первом, втором, третьем входах и символы операций Maj, ИЛИ, И. Следовательно, сигнал на выходе элемента 19 определяется выражением где
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый мажоритарный модуль с помощью двух настроечных входов реализует мажоритарную функцию пяти аргументов - входных двоичных сигналов либо дизъюнкцию (конъюнкцию) тех же пяти аргументов и обладает меньшими по сравнению с прототипом аппаратурными затратами. При этом глубина h схемы предлагаемого мажоритарного модуля составляет h=4.
Claims (1)
- Мажоритарный модуль, содержащий девять мажоритарных элементов, причем выходы m-го (m+4)-го и r-го (r∈{4,8}) мажоритарных элементов соединены соответственно с вторыми входами (m+1)-го, (m+5)-го и третьим входом (r-1)-го мажоритарных элементов, а третьи входы первого, четвертого мажоритарных элементов и объединенные третий вход второго, второй вход пятого мажоритарных элементов, объединенные второй вход четвертого, третий вход шестого мажоритарных элементов, объединенные второй вход первого, третий вход пятого мажоритарных элементов подключены соответственно к четвертому, пятому и первому, второму, третьему информационным входам мажоритарного модуля, выход и первый настроечный вход которого соединены соответственно с выходом девятого и первыми входами первого, третьего мажоритарных элементов, отличающийся тем, что второй и третий входы девятого мажоритарного элемента соединены соответственно с выходами третьего и седьмого мажоритарных элементов, а второй, третий входы восьмого мажоритарного элемента и объединенные первые входы пятого, седьмого мажоритарных элементов, объединенные первые входы шестого, восьмого мажоритарных элементов подключены соответственно к первому, третьему и четвертому, пятому информационным входам мажоритарного модуля, второй и первый настроечные входы которого соединены соответственно с первым входом девятого и первыми входами второго, четвертого мажоритарных элементов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2018133380A RU2700553C1 (ru) | 2018-09-20 | 2018-09-20 | Мажоритарный модуль |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2018133380A RU2700553C1 (ru) | 2018-09-20 | 2018-09-20 | Мажоритарный модуль |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2700553C1 true RU2700553C1 (ru) | 2019-09-17 |
Family
ID=67989953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2018133380A RU2700553C1 (ru) | 2018-09-20 | 2018-09-20 | Мажоритарный модуль |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2700553C1 (ru) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2759700C1 (ru) * | 2020-12-30 | 2021-11-17 | Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") | Перестраиваемое мажоритарное устройство |
RU2764709C1 (ru) * | 2021-04-02 | 2022-01-19 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
RU2803610C1 (ru) * | 2023-05-11 | 2023-09-18 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6910173B2 (en) * | 2000-08-08 | 2005-06-21 | The Board Of Trustees Of The Leland Stanford Junior University | Word voter for redundant systems |
RU2287897C1 (ru) * | 2005-05-11 | 2006-11-20 | Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
RU2580801C1 (ru) * | 2015-03-17 | 2016-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
RU2618899C1 (ru) * | 2015-12-11 | 2017-05-11 | Олег Александрович Козелков | Мажоритарный модуль |
RU2619197C1 (ru) * | 2016-01-21 | 2017-05-12 | Межрегиональное общественное учреждение "Институт инженерной физики" | Мажоритарный элемент "4 и более из 7" |
-
2018
- 2018-09-20 RU RU2018133380A patent/RU2700553C1/ru not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6910173B2 (en) * | 2000-08-08 | 2005-06-21 | The Board Of Trustees Of The Leland Stanford Junior University | Word voter for redundant systems |
RU2287897C1 (ru) * | 2005-05-11 | 2006-11-20 | Государственное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
RU2580801C1 (ru) * | 2015-03-17 | 2016-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
RU2618899C1 (ru) * | 2015-12-11 | 2017-05-11 | Олег Александрович Козелков | Мажоритарный модуль |
RU2619197C1 (ru) * | 2016-01-21 | 2017-05-12 | Межрегиональное общественное учреждение "Институт инженерной физики" | Мажоритарный элемент "4 и более из 7" |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2759700C1 (ru) * | 2020-12-30 | 2021-11-17 | Федеральное государственное унитарное предприятие "Научно-производственный центр автоматики и приборостроения имени академика Н.А. Пилюгина" (ФГУП "НПЦАП") | Перестраиваемое мажоритарное устройство |
RU2764709C1 (ru) * | 2021-04-02 | 2022-01-19 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
RU2803610C1 (ru) * | 2023-05-11 | 2023-09-18 | федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" | Мажоритарный модуль |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2580801C1 (ru) | Мажоритарный модуль | |
RU2701461C1 (ru) | Мажоритарный модуль | |
RU2517720C1 (ru) | Логический преобразователь | |
RU2700554C1 (ru) | Мажоритарный модуль | |
RU2700553C1 (ru) | Мажоритарный модуль | |
RU2697727C2 (ru) | Мажоритарный модуль | |
RU2641454C2 (ru) | Логический преобразователь | |
RU2610678C1 (ru) | Универсальный логический модуль | |
RU2701464C1 (ru) | Логический преобразователь | |
RU2629451C1 (ru) | Логический преобразователь | |
RU2718209C1 (ru) | Логический модуль | |
RU2634229C1 (ru) | Логический преобразователь | |
RU2787336C1 (ru) | Пороговый модуль | |
RU2700555C1 (ru) | Мажоритарный модуль | |
RU2676888C1 (ru) | Логический модуль | |
RU2629452C1 (ru) | Логический преобразователь | |
RU2809190C1 (ru) | Пороговый модуль | |
RU2708793C1 (ru) | Сумматор по модулю три | |
RU2757821C1 (ru) | Пороговый модуль | |
RU2630394C2 (ru) | Логический модуль | |
RU2809206C1 (ru) | Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три | |
RU2791461C1 (ru) | Мажоритарный модуль | |
RU2809477C1 (ru) | Пороговый модуль для реализации пороговой функции с единичными весами аргументов и порогом три | |
RU2757819C1 (ru) | Мажоритарный модуль | |
RU2710877C1 (ru) | Мажоритарный модуль |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20200921 |