[go: up one dir, main page]

RU2602382C1 - Ранговый фильтр - Google Patents

Ранговый фильтр Download PDF

Info

Publication number
RU2602382C1
RU2602382C1 RU2015117739/08A RU2015117739A RU2602382C1 RU 2602382 C1 RU2602382 C1 RU 2602382C1 RU 2015117739/08 A RU2015117739/08 A RU 2015117739/08A RU 2015117739 A RU2015117739 A RU 2015117739A RU 2602382 C1 RU2602382 C1 RU 2602382C1
Authority
RU
Russia
Prior art keywords
input
relators
relator
inputs
output
Prior art date
Application number
RU2015117739/08A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет"
Priority to RU2015117739/08A priority Critical patent/RU2602382C1/ru
Application granted granted Critical
Publication of RU2602382C1 publication Critical patent/RU2602382C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/02Comparing digital values
    • G06F7/026Magnitude comparison, i.e. determining the relative order of operands based on their numerical value, e.g. window comparator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H17/00Networks using digital techniques
    • H03H17/02Frequency selective networks
    • H03H17/0248Filters characterised by a particular frequency response or filtering method
    • H03H17/0261Non linear filters
    • H03H17/0263Rank order filters

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computational Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Computer And Data Communications (AREA)

Abstract

Изобретение предназначено для ранговой обработки аналоговых сигналов и может быть использовано в системах аналоговой вычислительной техники как средство предварительной обработки информации. Техническим результатом является расширение функциональных возможностей за счет обеспечения реализации выбора минимального, супраминимального, субмаксимального или максимального из n=6 входных аналоговых сигналов. Устройство содержит тринадцать реляторов, каждый из которых содержит компаратор, элемент исключающее ИЛИ, замыкающий и размыкающий ключи. 2 ил.

Description

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др.
Известны ранговые фильтры (см., например, фиг. 1 в описании изобретения к патенту РФ 2284652, кл. G06G 7/52, 2006 г.), которые содержат реляторы и реализуют выбор минимального, супраминимального, субмаксимального или максимального из n=4 входных аналоговых сигналов. При этом количество реляторов аппаратурного состава, в частности, упомянутого аналога равно 3×n-5.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных ранговых фильтров, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип ранговый фильтр (фиг. 1 в описании изобретения к патенту РФ 2543307, кл. G06G 7/52, 2015 г.), который содержит реляторы и реализует выбор минимального, супраминимального, субмаксимального или максимального из n=5 входных аналоговых сигналов. При этом количество реляторов аппаратурного состава прототипа равно 3×n-5.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка шести входных аналоговых сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации выбора минимального, супраминимального, субмаксимального или максимального из n=6 входных аналоговых сигналов и аппаратурный состав, количество реляторов которого равно 3×n-5.
Указанный технический результат при осуществлении изобретения достигается тем, что в ранговом фильтре, содержащем десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, выход i-го
Figure 00000001
и вход управления седьмого реляторов соединены соответственно с первым входом (i+1)-го релятора и вторым управляющим входом рангового фильтра, первый управляющий вход которого подключен к входам управления второго, третьего, восьмого реляторов, особенность заключается в том, что в него введены аналогичные вышеупомянутым одиннадцатый, двенадцатый и тринадцатый реляторы, второй входу j-го
Figure 00000002
и первый, второй входы девятого реляторов соединены соответственно с выходами (j+4)-го и двенадцатого, тринадцатого реляторов, выходы десятого и одиннадцатого реляторов подключены соответственно к первому входу седьмого, второму входу двенадцатого реляторов и первому входу двенадцатого, второму входу седьмого реляторов, а входы управления четвертого, девятого, десятого, одиннадцатого, двенадцатого и первого, пятого, шестого, тринадцатого реляторов соединены соответственно с первым и вторым управляющими входами рангового фильтра, выход которого подключен к выходу пятого релятора.
На фиг. 1 и фиг. 2 представлены соответственно схема предлагаемого рангового фильтра и схема релятора, использованного при построении указанного фильтра.
Ранговый фильтр содержит реляторы 11, …, 113. Каждый релятор содержит компаратор 2, подключенный выходом к первому входу элемента исключающее ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей 41 и 42, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2, присоединенные соответственно к входам ключей 41 и 42. Выход релятора 1i
Figure 00000003
и второй вход релятора 1j
Figure 00000004
, первый, второй входы релятора 19 соединены соответственно с первым входом релятора 1i+1 и выходами реляторов 1j+4, 112, 113, выходы реляторов 110 и 111 подключены соответственно к первому входу релятора 17, второму входу релятора 112 и первому входу релятора 112, второму входу релятора 17, а входы управления реляторов 12, 13, 14, 18, …, 112 и 11, 15, 16, 17, 113 соединены соответственно с первым и вторым управляющими входами рангового фильтра, выход которого подключен к выходу релятора 15.
Работа предлагаемого рангового фильтра осуществляется следующим образом. На его первом, втором управляющих входах фиксируются соответственно необходимые управляющие сигналы f1, 12∈{0,1}. На первые и вторые входы реляторов 11, 110; первые и вторые входы реляторов 16, 111; первые и вторые входы реляторов 18, 113 подаются соответственно подлежащие обработке аналоговые сигналы (напряжения) x1 и x2; x3 и x4; x5 и x6. Если на входе управления релятора присутствует логический "0" (логическая "1") и сигнал на его первом входе больше либо меньше сигнала на его втором входе, то ключ 41 соответственно замкнут (разомкнут) либо разомкнут (замкнут), а ключ 42 соответственно разомкнут (замкнут) либо замкнут (разомкнут). Следовательно, если на входе управления релятора присутствует логический "0" (логическая "1"), то этот релятор будет выделять на своем выходе наибольший (наименьший) из сигналов, действующих на его первом и втором входах. Таким образом, на выходе предлагаемого фильтра получим
Figure 00000005
где символами ∨ и · обозначены соответственно операции max и min.
Вышеизложенные сведения позволяют сделать вывод, что ранговый фильтр (фиг. 1) обладает более широкими по сравнению с прототипом функциональными возможностями, так как реализует выбор минимального, супраминимального, субмаксимального или максимального из n=6 входных аналоговых сигналов. При этом количество реляторов аппаратурного состава указанного фильтра равно 3×n-5.

Claims (1)

  1. Ранговый фильтр, содержащий десять реляторов, каждый из которых содержит компаратор, подключенный выходом к первому входу элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второй вход которого является входом управления релятора, а выход соединен с управляющим входом замыкающего и размыкающего ключей, выходы которых объединены и образуют выход релятора, первым и вторым входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора, присоединенные соответственно к входам замыкающего и размыкающего ключей, причем выход i-го
    Figure 00000006
    и вход управления седьмого реляторов соединены соответственно с первым входом (i+1)-го релятора и вторым управляющим входом рангового фильтра, первый управляющий вход которого подключен к входам управления второго, третьего, восьмого реляторов, отличающийся тем, что в него введены аналогичные вышеупомянутым одиннадцатый, двенадцатый и тринадцатый реляторы, второй вход j-го
    Figure 00000007
    и первый, второй входы девятого реляторов соединены соответственно с выходами (j+4)-го и двенадцатого, тринадцатого реляторов, выходы десятого и одиннадцатого реляторов подключены соответственно к первому входу седьмого, второму входу двенадцатого реляторов и первому входу двенадцатого, второму входу седьмого реляторов, а входы управления четвертого, девятого, десятого, одиннадцатого, двенадцатого и первого, пятого, шестого, тринадцатого реляторов соединены соответственно с первым и вторым управляющими входами рангового фильтра, выход которого подключен к выходу пятого релятора.
RU2015117739/08A 2015-05-12 2015-05-12 Ранговый фильтр RU2602382C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2015117739/08A RU2602382C1 (ru) 2015-05-12 2015-05-12 Ранговый фильтр

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2015117739/08A RU2602382C1 (ru) 2015-05-12 2015-05-12 Ранговый фильтр

Publications (1)

Publication Number Publication Date
RU2602382C1 true RU2602382C1 (ru) 2016-11-20

Family

ID=57760019

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2015117739/08A RU2602382C1 (ru) 2015-05-12 2015-05-12 Ранговый фильтр

Country Status (1)

Country Link
RU (1) RU2602382C1 (ru)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2676422C1 (ru) * 2017-11-22 2018-12-28 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Аналоговый процессор
RU2676424C1 (ru) * 2017-11-22 2018-12-28 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Аналоговый процессор
RU2676886C1 (ru) * 2017-11-22 2019-01-11 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый фильтр
RU2702968C1 (ru) * 2018-08-30 2019-10-14 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый фильтр
RU2713863C1 (ru) * 2019-03-22 2020-02-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый селектор

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2518642C1 (ru) * 2013-02-01 2014-06-10 Общество с ограниченной ответственностью "ИВЛА-ОПТ" Ранговый фильтр
RU2543307C2 (ru) * 2013-07-09 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр
RU2542893C1 (ru) * 2013-11-06 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2518642C1 (ru) * 2013-02-01 2014-06-10 Общество с ограниченной ответственностью "ИВЛА-ОПТ" Ранговый фильтр
RU2543307C2 (ru) * 2013-07-09 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр
RU2542893C1 (ru) * 2013-11-06 2015-02-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Ранговый фильтр

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2676422C1 (ru) * 2017-11-22 2018-12-28 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Аналоговый процессор
RU2676424C1 (ru) * 2017-11-22 2018-12-28 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Аналоговый процессор
RU2676886C1 (ru) * 2017-11-22 2019-01-11 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый фильтр
RU2702968C1 (ru) * 2018-08-30 2019-10-14 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый фильтр
RU2713863C1 (ru) * 2019-03-22 2020-02-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Ранговый селектор

Similar Documents

Publication Publication Date Title
RU2602382C1 (ru) Ранговый фильтр
RU2580801C1 (ru) Мажоритарный модуль
RU2647639C1 (ru) Логический преобразователь
RU2595960C1 (ru) Импульсный селектор
RU2700554C1 (ru) Мажоритарный модуль
RU2701461C1 (ru) Мажоритарный модуль
RU2621281C1 (ru) Логический преобразователь
RU2543307C2 (ru) Ранговый фильтр
RU2542893C1 (ru) Ранговый фильтр
RU2641454C2 (ru) Логический преобразователь
RU2474875C1 (ru) Аналоговый процессор
RU2710866C1 (ru) Ранговый фильтр
RU2702968C1 (ru) Ранговый фильтр
RU2704735C1 (ru) Пороговый модуль
RU2629451C1 (ru) Логический преобразователь
RU2629450C1 (ru) Ранговый фильтр
RU2701464C1 (ru) Логический преобразователь
RU2620199C1 (ru) Ранговый фильтр
RU2621376C1 (ru) Логический модуль
RU2630395C1 (ru) Ранговый фильтр
RU2634229C1 (ru) Логический преобразователь
RU2676886C1 (ru) Ранговый фильтр
RU2230360C1 (ru) Ранговый фильтр
RU2676424C1 (ru) Аналоговый процессор
RU2621280C1 (ru) Компаратор двоичных чисел

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20170513