RU2342690C1 - Релейный регулятор - Google Patents
Релейный регулятор Download PDFInfo
- Publication number
- RU2342690C1 RU2342690C1 RU2007125083/09A RU2007125083A RU2342690C1 RU 2342690 C1 RU2342690 C1 RU 2342690C1 RU 2007125083/09 A RU2007125083/09 A RU 2007125083/09A RU 2007125083 A RU2007125083 A RU 2007125083A RU 2342690 C1 RU2342690 C1 RU 2342690C1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- signal
- trigger
- channels
- Prior art date
Links
Landscapes
- Feedback Control In General (AREA)
Abstract
Изобретение относится к технике автоматического управления, в частности к технике формирования управляющих сигналов. Технический результат заключается в повышении надежности. Релейный регулятор содержит в каждом из (2m+1) канале аналого-цифровой преобразователь (АЦП), запоминающее устройство (ЗУ), цифровой компаратор, генератор импульсов, счетчик импульсов, триггер, мультиплексор, первый и второй мажоритарные элементы, элементы ИЛИ и исключающее ИЛИ. Заданные параметры длительности τд и паузы τп управляющего сигнала как функции входного сигнала записаны в запоминающем устройстве и благодаря непрерывному сравнению фактических величин с заданными релейный регулятор не вносит запаздывания в систему управления, а благодаря определенным связям достигается исправное функционирование релейного регулятора при отказах в m каналах регулятора. Предлагаемый релейный регулятор может быть использован в различных системах управления, в частности в системах управления космическими аппаратами. 1 ил.
Description
Предлагаемое изобретение относится к технике автоматического управления, в частности к технике формирования управляющих сигналов, и может быть использовано, например, в резервированных системах управления космическими летательными аппаратами.
Известен релейный регулятор [1], содержащий генератор импульсов, счетчик импульсов, триггер, шифратор, ключ.
Недостаток этого устройства состоит в том, что оно формирует только длительность (или только паузу), оставляя неизменным период включения Т исполнительных органов. Использование такого релейного регулятора в системе управления приводит к запаздыванию на время Т, что в свою очередь уменьшает область устойчивости системы управления.
Наиболее близким техническим решением к релейному регулятору является устройство [2], содержащее в канале аналого-цифровой преобразователь (АЦП), запоминающее устройство (ЗУ), цифровой компаратор, генератор импульсов, соединенный своим выходом с входом счетчика импульсов, триггер и мультиплексор, выходы которого подключены соответственно к шинам положительного и отрицательного управляющего сигнала. Этот регулятор не вносит запаздывания в систему управления и не уменьшает область устойчивости.
Недостаток этого устройства состоит в том, что оно не обладает достаточной надежностью. Так при одном отказе какого-либо элемента релейный регулятор не обеспечивает выполнение своих функций, а система управления теряет свою работоспособность.
Задача изобретения - повышение надежности.
Эта задача достигается тем, что в релейный регулятор, содержащий в канале аналого-цифровой преобразователь (АЦП), запоминающее устройство (ЗУ), цифровой компаратор, генератор импульсов, соединенный своим выходом с входом счетчика импульсов, триггер и мультиплексор, выходы которого подключены соответственно к шинам положительного и отрицательного управляющего сигнала, вход АЦП соединен с входом релейного регулятора, а выходы регистра данных АЦП соединены с соответствующими входами регистра адреса ЗУ, выходы регистра данных которого соединены с соответствующими входами регистра первого сравниваемого числа цифрового компаратора, входы регистра второго сравниваемого числа которого соединены с соответствующими выходами счетчика импульсов, выход цифрового компаратора соединен со счетным входом триггера, дополнительно введены 2m (m=1, 2, ...) каналов, а каждый канал дополнительно содержит элемент исключающее ИЛИ, первый и второй мажоритарные элементы и элемент ИЛИ, выход которого соединен с R-входом счетчика импульсов, первый вход элемента ИЛИ подключен к выходу цифрового компаратора, а второй вход соединен с выходом элемента исключающее ИЛИ, первый вход которого соединен с выходом триггера, первым входом первого мажоритарного элемента и соответствующими входами первого мажоритарного элемента других каналов, второй вход элемента исключающее ИЛИ соединен с выходом первого мажоритарного элемента, входом старшего разряда регистра адреса ЗУ и сигнальным входом мультиплексора, управляющий вход которого соединен с выходом второго мажоритарного элемента, первый вход которого соединен с выходом знакового разряда регистра данных АЦП и соответствующими входами второго мажоритарного элемента других каналов.
На чертеже: 1 - вход релейного регулятора, 2 - аналого-цифровой преобразователь (АЦП), 3 - запоминающее устройство (ЗУ), 4 - цифровой компаратор, 5 - триггер, 6 - счетчик импульсов, 7 - генератор импульсов, 8 - мультиплексор, 9 - шина положительного управляющего сигнала, 10 - шина отрицательного управляющего сигнала, 11 - первый мажоритарный элемент, 12 - элемент ИЛИ, 13 - элемент исключающее ИЛИ, 14 - второй мажоритарный элемент, 15 - первый канал, 16 - второй канал, 17 - (2m+1)-й (m=1, 2, ...) канал.
Вход 1 в каждом канале релейного регулятора соединен с входом аналого-цифрового преобразователя 2, выходы регистра данных которого соединены с соответствующими входами регистра адреса запоминающего устройства 3, вход старшего разряда которого соединен с выходом первого мажоритарного элемента 11, сигнальным входом мультиплексора 8 и вторым входом элемента исключающее ИЛИ 13, первый вход которого соединен с первым входом первого мажоритарного элемента 11 и с соответствующими входами первого мажоритарного элемента 11 других каналов. Выходы регистра данных ЗУ 3 подключены к соответствующим входам регистра первого сравниваемого числа цифрового компаратора 4, входы регистра второго числа которого подключены к соответствующим выходам счетчика 6. Выход цифрового компаратора 4 соединен со счетным входом триггера 5 и первым входом элемента ИЛИ 12, второй вход которого соединен с выходом элемента исключающее ИЛИ 13, выход элемента ИЛИ 12 соединен с R-входом счетчика импульсов 6, вход которого соединен с выходом генератора импульсов 7. Выходы мультиплексора 8 подключены к шинам положительного 9 и отрицательного 10 управляющего сигнала, управляющий вход мультиплексора 8 соединен с выходом второго мажоритарного элемента 14, первый вход которого соединен с выходом знакового разряда регистра данных АЦП 1.
Релейный регулятор работает следующим образом. Для простоты будем рассматривать трехканальный релейный регулятор (m=1). Пусть на входы 1 каждого канала релейного регулятора подаются соответственно входные сигналы U1, U2, U3. Эти сигналы поступают на вход АЦП 1 соответственно первого 15, второго 16 и третьего 17 каналов и преобразуются в n-разрядный код, который фиксируется в регистре данных АЦП 1 соответствующего канала. В этих регистрах n-й разряд определяет знак входного сигнала, а разряды с 1 по (n-1) - значение (модуль) Аi (i=1, 2, 3) соответствующего входного сигнала Ui. Если Δt время преобразования АЦП, то в течение этого времени состояние регистра данных АЦП 1 остается неизменным. Код числа Аi поступает на регистр адреса ЗУ 3, на старший n-й разряд которого подается выходной сигнал первого мажоритарного элемента 11. Состояние триггера 5 определяет на данный момент времени tk=kΔt (k=1, 2, ...) формирование длительности τд или паузы τп выходного управляющего сигнала.
Если Fi - выходной сигнал триггера 5, то Fi=1 соответствует формированию длительности τд, Fi=0 соответствует формированию паузы τп управляющего сигнала. Сигналы Fi поступают на соответствующие входы первого мажоритарного элемента 11 всех каналов. Выходной сигнал FM первого мажоритарного элемента 11 каждого канала определяет формирование длительности τд или паузы τп управляющего сигнала. Связь между выходным сигналом FM первого мажоритарного элемента 11 и выходными сигналами Fi триггера 5 всех каналов определяется соотношением (1)
где функция М означает мажоритарный выбор значения большинства (m+1) функций Fi из возможного числа значений (2m+1). Аналогично формируется выходной сигнал S второго мажоритарного элемента 14, определяющего знак входного сигнала.
Если выходной сигнал первого мажоритарного элемента 11 FM=1, а сигналы Ui>0, то выходной сигнал второго мажоритарного элемента 14 S=0 и выходной сигнал F+ мультиплексора 8 формируется на шине 9 положительного управляющего сигнала. При FM=1 формируется сигнал F+=1, длительность τд которого определяется величиной сигнала Ui. При FM=0 сигнал F+=0 (формируется пауза τп управляющего сигнала, определяемая величиной сигнала Ui). Если сигналы Ui<0, то сигнал S=1 и выходной сигнал F- мультиплексора 8 формируется на шине 10 отрицательного управляющего сигнала аналогично формированию положительного управляющего сигнала.
Выходной сигнал Сi цифрового компаратора 4 формируется следующим образом. Если значение числа D1, записанного в регистр первого сравниваемого числа цифрового компаратора 4, больше значения D2, записанного в регистр второго сравниваемого числа, то сигнал Ci=0, или
В запоминающем устройстве 3 каждого канала хранится массив Мτд заданных значений длительности τд и массив Мτп заданных значений паузы τп. Пусть на вход 1 каждого канала поступают близкие по значению входные сигналы соответственно U1, U2, U3, причем U1>U2>U3. Задача релейного регулятора состоит в том, чтобы сформировать выходные управляющие сигналы F+ и F- таким образом, чтобы эти сигналы формировались синхронно в каждом канале, а значения длительности τд и паузы τп выходного управляющего сигнала определялись средним из трех входных сигналов, в рассматриваемом случае сигналом U2. Будем предполагать, что с увеличением сигнала Ui происходит увеличение длительности τд и уменьшение паузы τп управляющего сигнала.
Формирование длительности τд управляющего сигнала в каждом канале начинается при переходе триггера 5 в единичное состояние (Fi=1) и выходном сигнале FM=1 первого мажоритарного элемента 11. При переходе триггера 5 в единичное состояние сигнал Ci=1 цифрового компаратора 4, проходя через элемент ИЛИ 12, производит обнуление счетчика импульсов 6, в результате выполняются условия (2) и счетчик импульсов 6 начинает считать импульсы с генератора 7. Состояние цифрового компаратора 4 (Сi=0) не изменится до тех пор, пока не выполнятся условия (3), т.е. пока длительность τд не станет равной заданной. В этот момент времени Ci=1, а триггер 5 переходит в нулевое состояние (Fi=0).
Пусть в некоторый момент времени происходит формирование длительности τд управляющего сигнала. В этом случае FM=1, Fi=1, выходные сигналы цифрового компаратора 4 и элемента исключающее ИЛИ 13 равны нулю.
Выходной сигнал элемента ИЛИ 12 также равен нулю и на вход счетчика импульсов 6 каждого канала поступают импульсы с генератора 7. В соответствии со сделанным предположением формируемые длительность τД1 и пауза τП1 в первом канале 15, формируемые длительность τд2 и пауза τп2 во втором канале 16 и формируемые длительность τд3 и пауза τп3 в третьем канале 17 связаны соотношением τд1>τд2>τд3, τп1<τп2<τп3. Условия (3) первыми будут выполнены при формировании длительности τд3, т.е. в третьем канале 17. В этом случае выходной сигнал триггера 5 третьего канала 17 F3=0, а так как согласно (1) FM=1, то выходной сигнал элемента исключающее ИЛИ 13 этого канала будет равен единице. На R-вход счетчика импульсов 6 будет подан высокий уровень, что приводит к удержанию счетчика импульсов 6 в нулевом состоянии до тех пор, пока сигнал FM не станет равным нулю. Это произойдет в тот момент, когда выполнятся условия (3) при формировании длительности τд2, т.е. во втором канале 16. С этого момента времени F2=0 и согласно (1) FM=0. В это же время заканчивается формирование длительности импульса τд и начинается формирование паузы τп, т.е. длительность τд управляющего сигнала F+ равна длительности τд2, определяемой сигналом U2. Отметим, что в первом канале 15 триггер 5 из-за отсутствия сигнала С1=1 (τд1>τд2) продолжает оставаться в единичном состоянии (F1=1), при этом выходной сигнал элемента исключающее ИЛИ 13 имеет высокий уровень, что приводит к обнулению счетчика импульсов 5.
С момента появления сигнала FM=0 начинается формирование паузы τп управляющего сигнала F+ и с этого момента выходной сигнал элемента ИЛИ 12 второго канала 16 и третьего канала 17 имеет низкий уровень, вследствие чего счетчики импульсов 6 этих каналов начинают воспринимать импульсы генератора 7, формируя тем самым паузу τп управляющего сигнала F+. Условия (3) первыми выполняются для сигнала U2. В этот момент вырабатывается сигнал С2=1 и триггер 5 второго канала 16 переходит в единичное состояние (F2=1). Так как сигналы F1=1, F2=1, то согласно (1) FM=1 и релейный регулятор переходит в режим формирования длительности τд управляющего сигнала F+. Таким образом, сформированная пауза τп управляющего сигнала F+ определяется сигналом U2 и равна τп2. Отметим, что с этого момента из-за отсутствия сигнала С3=1 (τп2<τп3) триггер 5 третьего канала 17 остается в нулевом состоянии (F3=0). Итак, в рассматриваемом случае в процессе формирования длительности τд и паузы τп управляющего сигнала F+ триггер 5 первого канала 15 остается в единичном состоянии (F1=1), триггер 5 третьего канала 17 остается в нулевом состоянии (F3=0), а формирование длительности τд и паузы τп управляющего сигнала F+ осуществляется сигналом U2.
Аналогично производится формирование длительности τд и паузы τп управляющего сигнала при отрицательных сигналах Ui<0. В этом случае n-й знаковый разряд АЦП 2 переходит в единичное состояние и выходной сигнал второго мажоритарного элемента 14 каждого канала S=1. Выходной сигнал F- мультиплексора 8 формируется теперь на шине 10 отрицательного управляющего сигнала аналогично описанному выше формированию положительного управляющего сигнала.
Рассмотрим возможные случаи отказа в каком-либо канале релейного регулятора. При этом релейный регулятор считается исправно работающим, если, по крайней мере, (m+1) канала формируют управляющий сигнал синхронно и в соответствии с изменяющимся входным сигналом Ui. В резервированных системах управление релейными исполнительными органами осуществляется обычно путем формирования обобщенного мажорированного сигнала по правилу (1). В этом случае исправно работающие (m+1) канала обеспечивают детерминированное управление. Пусть, например в первом канале 15 отказал триггер 5 и его выходной сигнал F1=1 вне зависимости от его входного сигнала C1. В этом случае при формировании длительности τд (пусть в этот момент времени F2=1, F3=1) сначала формируется сигнал С3=1, переводя триггер 5 третьего канала 17 в нулевое состояние (F3=0), а затем формируется сигнал С2=1, переводя триггер 5 второго канала 16 в нулевое состояние (F2=0). С этого момента времени выходной сигнал первого мажоритарного элемента 11 всех каналов FM=0 и начинается формирование паузы τп управляющего сигнала. В зависимости от соотношения близких по значению сигналов U2 и U3 формируется либо сигнал С2=1, либо сигнал С3=1, переводя либо триггер 5 второго канала 16, либо триггер 5 третьего канала 17 в единичное состояние. С этого момента времени выходной сигнал первого мажоритарного элемента 11 всех каналов FM=1 и начинается формирование длительности τд управляющего сигнала. Таким образом, формирование длительности τд и паузы τп управляющего сигнала осуществляется входным сигналом исправно работающего канала.
При других вариантах отказа в любом канале, например, при отказе мультиплексора 8 первого канала 15 (постоянно формируется управляющий сигнал F+=1) по крайней мере, два канала из рассматриваемых трех формируют управляющий сигнал в соответствии с входным сигналом исправно работающих каналов. Таким образом, при любом отказе в одном канале релейного регулятора в случае m=1 работоспособность релейного регулятора не нарушается. При других значениях m работоспособность релейного регулятора не нарушается при отказах в m каналах из (2m+1).
Оценим надежность известного [2] и предлагаемого решения. Пусть надежность одного канала равна р. Надежность Р предлагаемого решения можно оценить в виде
Р=р2m+1+(2m+1) р2m(1-р)+С2 2m+1 p2m-1(1-p)2+...+Сm 2m+1pm+1(1-р)m
где С2 2m+1 - число сочетаний из (2m+1) по 2, Сm 2m+1 - число сочетаний из (2m+1) по m.
Коэффициент повышения надежности Q определим в виде отношения вероятности отказа q известного решения и вероятности отказа q1 предлагаемого решения. В этом случае
Оценим коэффициент повышения надежности Q для m=1 и р=0,9. В этом случае Р=р3+3р2(1-р)+3р(1-р)2=0,975, q=0,1, q1=0,025
Q=0,1/0,025=4
Предлагаемая совокупность признаков в рассмотренных авторами решениях не встречалась и не следует явным образом из уровня техники, что позволяет сделать вывод о соответствии технического решения критериям "новизна" и "изобретательский уровень".
В качестве АЦП, ЗУ, цифрового компаратора могут быть использованы микросхемы типа 1113ПВ1, 556РТ5, 564ИП2, 564КП1. Реализация счетчика, триггера, элемента ИЛИ хорошо известна (например, 564ИЕ14, 564ТМ2, 564ГГ1).
Литература
1. Патент РФ №1798764, G05В 11/14, 1992 г.
2. Патент РФ №2141124, G05В 11/26, 1999 г.
Claims (1)
- Релейный регулятор, содержащий в канале аналого-цифровой преобразователь (АЦП), запоминающее устройство (ЗУ), цифровой компаратор, генератор импульсов, соединенный своим выходом с входом счетчика импульсов, триггер и мультиплексор, выходы которого подключены соответственно к шинам положительного и отрицательного управляющего сигнала, вход АЦП соединен с входом релейного регулятора, а выходы регистра данных АЦП соединены с соответствующими входами регистра адреса ЗУ, выходы регистра данных которого соединены с соответствующими входами регистра первого сравниваемого числа цифрового компаратора, входы регистра второго сравниваемого числа которого соединены с соответствующими выходами счетчика импульсов, выход цифрового компаратора соединен со счетным входом триггера, отличающийся тем, что в него дополнительно введены 2m (m=1, 2, ...) каналов, а каждый канал дополнительно содержит элемент исключающее ИЛИ, первый и второй мажоритарные элементы и элемент ИЛИ, выход которого соединен с R-входом счетчика импульсов, первый вход элемента ИЛИ подключен к выходу цифрового компаратора, а второй вход соединен с выходом элемента исключающее ИЛИ, первый вход которого соединен с выходом триггера, первым входом первого мажоритарного элемента и соответствующими входами первого мажоритарного элемента других каналов, второй вход элемента исключающее ИЛИ соединен с выходом первого мажоритарного элемента, входом старшего разряда регистра адреса ЗУ и сигнальным входом мультиплексора, управляющий вход которого соединен с выходом второго мажоритарного элемента, первый вход которого соединен с выходом знакового разряда регистра данных АЦП и соответствующими входами второго мажоритарного элемента других каналов.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007125083/09A RU2342690C1 (ru) | 2007-07-02 | 2007-07-02 | Релейный регулятор |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007125083/09A RU2342690C1 (ru) | 2007-07-02 | 2007-07-02 | Релейный регулятор |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2342690C1 true RU2342690C1 (ru) | 2008-12-27 |
Family
ID=40376974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2007125083/09A RU2342690C1 (ru) | 2007-07-02 | 2007-07-02 | Релейный регулятор |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2342690C1 (ru) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2447474C1 (ru) * | 2010-09-13 | 2012-04-10 | Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" | Релейный регулятор |
-
2007
- 2007-07-02 RU RU2007125083/09A patent/RU2342690C1/ru not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2447474C1 (ru) * | 2010-09-13 | 2012-04-10 | Открытое акционерное общество "Ракетно-космическая корпорация "Энергия" имени С.П. Королева" | Релейный регулятор |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1875611B1 (en) | Selectable real time sample triggering for a plurality of inputs of an analog-to-digital converter | |
US20190326919A1 (en) | Method and apparatus for analog/digital conversion | |
US6493829B1 (en) | Semiconductor device enable to output a counter value of an internal clock generation in a test mode | |
CN101621294B (zh) | 一种控制逻辑电路以及一种逐次逼近型模数转换器 | |
RU2342690C1 (ru) | Релейный регулятор | |
JP2532740B2 (ja) | アドレス遷移検出回路 | |
US7219026B2 (en) | Frequency measuring circuits including charge pumps and related memory devices and methods | |
RU2408045C2 (ru) | Релейный регулятор | |
RU2460121C1 (ru) | Резервированная двухпроцессорная вычислительная система | |
RU2408046C2 (ru) | Релейный регулятор | |
RU2422870C2 (ru) | Релейный регулятор | |
RU2408914C1 (ru) | Релейный регулятор | |
RU2409824C1 (ru) | Релейный регулятор | |
JP2015167278A (ja) | A/d変換装置の出力切替方法及びa/d変換装置 | |
US7463083B2 (en) | Noise reduction in digital systems when the noise is caused by simultaneously clocking data registers | |
RU2401449C1 (ru) | Релейный регулятор | |
US9696213B2 (en) | Temperature sensor with successive AD conversion with selective comparisons | |
EP4261622B1 (en) | System for recognizing order of signals | |
US7039143B2 (en) | Circuit for determining the time difference between edges of a first digital signal and of a second digital signal | |
RU2580791C2 (ru) | Устройство для мажоритарного выбора сигналов (3 варианта) | |
RU2379829C1 (ru) | Резервированный счетчик для формирования меток времени | |
RU2580476C1 (ru) | Устройство формирования сигналов управления (2 варианта) | |
RU2691852C2 (ru) | Регистр сдвига | |
SU1598141A2 (ru) | Асинхронный распределитель | |
SU1037261A1 (ru) | Устройство дл контрол цифровых блоков |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20180703 |