[go: up one dir, main page]

RU2146415C1 - Триггер с тремя устойчивыми состояниями и общим выходом - Google Patents

Триггер с тремя устойчивыми состояниями и общим выходом Download PDF

Info

Publication number
RU2146415C1
RU2146415C1 RU98118279A RU98118279A RU2146415C1 RU 2146415 C1 RU2146415 C1 RU 2146415C1 RU 98118279 A RU98118279 A RU 98118279A RU 98118279 A RU98118279 A RU 98118279A RU 2146415 C1 RU2146415 C1 RU 2146415C1
Authority
RU
Russia
Prior art keywords
trigger
transistors
conductivity
transistor
output
Prior art date
Application number
RU98118279A
Other languages
English (en)
Inventor
Б.А. Солнцев
Original Assignee
Солнцев Борис Александрович
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Солнцев Борис Александрович filed Critical Солнцев Борис Александрович
Priority to RU98118279A priority Critical patent/RU2146415C1/ru
Application granted granted Critical
Publication of RU2146415C1 publication Critical patent/RU2146415C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области электронной импульсной техники и может быть использовано при создании переключающих, счетных, пороговых и запоминающих устройств для систем автоматики, а также для хранения и обработки двоичной и троичной информации в цифровой технике. Запускающие импульсы на входе вызывают появление на общем выходе напряжения, полярность которого определяется полярностью запускающего импульса, а нулевое напряжение, появляющееся на входе, прерывает импульс на выходе и возвращает триггер в исходное состояние с выходным напряжением, равным нулю. Триггер образован двумя параллельно включенными транзисторными ключами. Транзисторы (Т) (1,2) ключей имеют разный тип проводимости, а их коллекторы объединены и образуют общий выход по отношению к заземленной точке двух источников питания, соединенных последовательно. После окончания действия запускающего импульса выходное напряжение сохраняется в результате действия цепи положительной обратной связи, включенной параллельно ключам. Она представляет два усилителя, имеющих Т(3), Т(4) противоположного типа проводимости, соединенных последовательно, а их соединенные вместе эмиттеры заземлены через небольшое общее сопротивление. Технический результат: исключение ложной информации при включении, фиксирование не только факта появления сигнала на входе, но и знак (+) или знак (-). 5 ил.

Description

Изобретение относится к технике автоматического управления производственными процессами и может быть использовано при создании устройств импульсной техники в качестве переключающих, счетных, пороговых и запоминающих элементов, а также для хранения и обработки двоичной информации в цифровой технике.
Известны триггерные системы - электронные устройства, обладающие двумя состояниями устойчивого равновесия, способные длительно находиться в одном из них и чередовать их под воздействием внешних управляющих сигналов.
Триггерные системы весьма разнообразны, но различия связаны со схемами управления работой устройств, а собственно сам триггер, лежащий в основе системы, представляет собой обычный триггер RS, имеющий два входа и два выхода. Его простейший вариант - статический RS-триггер [1] выберем в качестве прототипа. Он представляет собой два параллельно соединенных транзисторных ключа, охваченных перекрестной положительной обратной связью так, что если один транзистор находится в проводящем состоянии и насыщен, второй транзистор обязательно закрыт. Такое состояние устанавливается под действием на входе триггера запускающих импульсов: если на одном из входов действует запускающий импульс, вызывающий появление на одном из выходов напряжение высокого уровня, то этот вход называют прямым, в отличие от обратного, запускающий импульс на котором вызывает появление напряжения высокого уровня на втором (инверсном) выходе. Появление напряжения высокого уровня на одном из выходов обязательно сопровождается исчезновением его на другом и поэтому значение напряжения на втором выходе не несет никакой новой информации. Поэтому обычно используется только один выход, напряжение на котором меняется в зависимости от того, на каком входе появляется запускающий импульс, от нуля до напряжения источника.
По окончании действия запускающего импульса триггер остается в том состоянии, которое вызвано запускающим импульсом. Эту способность сохранять полученную информацию называют памятью. Если одно состояние принять за 1, а другое за 0, то можно считать, что триггер хранит записанную в двоичном коде информацию.
Наличие двух раздельных входов и двух выходов осложняет электрическую схему триггерного устройства и затрудняет выполнение электрических связей с другими элементами устройства в целом. Но главный недостаток такого триггера заключается в том, что он не может находиться в нейтральном состоянии. В силу несимметрии, всегда имеющейся в схеме, триггер сразу после включения скатывается в одно из двух устойчивых состояний и выдает ложный сигнал на выходе без воздействия запускающего импульса. Наконец, входы и выходы гальванически связаны между собой и возможно возникновение электрической связи между ними.
Цель изобретения заключается в создании триггера, обладающего тремя устойчивыми состояниями и способного чередовать эти состояния под воздействием нулевого напряжения, запускающих импульсов противоположной полярности, поступающих на один вход так, что нулевое напряжение возвращает триггер в исходное состояние с выходным напряжением, равным нулю, а запускающие импульсы противоположной полярности вызывают появление на том же выходе напряжения также противоположной полярности.
Триггер такого типа не дает ложной информации при включении, позволяет снять устаревшую информацию, фиксирует не только факт появления сигнала на входе, но и его признак, например, знак (+) или (-).
Принципиальная электрическая схема триггера показана на фиг. 1.
Триггер образован двумя параллельными основными ветвями ab и cd, каждая из которых представляет транзисторный ключ и содержит транзистор и коллекторный резистор T1Rк1 и T2Rк2. Ветви питаются от двух последовательно включенных источников напряжения E, имеющих заземленную общую точку O.
Транзисторы основных ветвей имеют разный тип проводимости p-n-p и n-p-n. Их коллекторы соединены и образуют общий выход устройства.
Параллельно основным ветвям включена добавочная ветвь положительной обратной связи MN. Она представляет собой два последовательно включенных усилителя на транзисторах T3 и T4 разного типа проводимости. Эмиттеры усилителей соединены между собой и заземлены через сопротивление R, базы соединены между собой и общей точкой коллекторов транзисторов основных ветвей. Коллекторные нагрузки усилителей образованы двумя последовательно соединенными резисторами R'3R''3 и R'4R''4. Их общая точка соединена с базой того транзистора основной цепи, который имеет противоположный тип проводимости по отношению к проводимости транзистора, образующего усилитель.
Для описания работы предлагаемого устройства воспользуемся его упрощенной схемой (фиг. 2). В отличие от принципиальной схемы (фиг. 1) она содержит только основные ветви, представляющие собой два параллельных транзисторных ключа с соединенными в точке O' коллекторами транзисторов T1 и T2. Для простоты будем считать, что характеристики транзисторов T1 и T2 идентичны и отличаются только направлениями тока и напряжения.
В симметричной системе, имеющей Rк1= Rк2, при равновесии Iк1=Iк2; Uк1= Uк2 и потенциал в точке О равен нулю, и выходное напряжение
Figure 00000002

Транзисторные ключи принято рассматривать используя их нагрузочные прямые. Они представляют собой зависимость тока от напряжения при выбранных значениях напряжения источника питания и сопротивления коллекторного резистора [2], изображенную на поле статических характеристик транзистора. На фиг. За показана нагрузочная прямая для транзистора n-p-n, включенного как показано на фиг. 3в.
Нагрузочная прямая транзистора p-n-p отличается только направлением токов и напряжений. Она показана на фиг.Зв.
Для рассматриваемого случая, когда питание ключей осуществляется от двух последовательно соединенных источников напряжения E с заземленной общей точкой, нагрузочные прямые получаются путем сдвига нагрузочных прямых на величину Е на оси напряжений и величину E/2R по токовой оси, как показано на фиг. 3с и 3d.
Нагрузочная прямая всего устройства получается в результате объединения нагрузочных прямых основных ветвей. Нагрузочные прямые ветвей ab и cd совпадают и образуют единую нагрузочную прямую, показанную на фиг.4. В каждый момент состояние устройства соответствует точке, лежащей на нагрузочной прямой. Эта точка в зависимости от напряжения на базах транзисторов передвигается на участке между точками B и C. Например, точка A соответствует равновесию, напряжение в точке O' и ток равны нулю.
В крайних точках B и C один транзистор находится в состоянии насыщения, другой в состоянии отсечки тока. Например, в точке B транзистор T1 проводит ток и насыщен, а T2 закрыт. В точке C насыщен T2, a T1 находится в состоянии отсечки.
Все точки на нагрузочной прямой BC являются неустойчивыми и если под действием кратковременного запускающего импульса на базе одного из транзисторов устройство оказывается в состоянии одной из таких точек, после прекращения действия импульса состояние меняется.
Для фиксирования состояния в точках B и C служит ветвь положительной обратной связи MN.
Если, например, под действием запускающего импульса схема оказалась в точке B, где транзистор T1 насыщен, а транзистор T2 заперт, напряжение в точке O' превышает ноль, а на базах транзисторов T3 и T4 соединены вместе, появляется положительное напряжение. Оно открывает транзистор T3 и по его коллекторному резистору R3 = R'3 + R''3 протекает ток, создавая на R'3 напряжение насыщения на базе T1. Это напряжение существует как угодно долго, поскольку в результате положительной обратной связи транзистор T3 открыт за счет падения напряжения на Rк1, а ток через резистор Rк1 обеспечивается напряжением на R'3.
Транзистор T2, так же как транзистор T4, во время работы транзисторов T1 и T3 находится в состоянии отсечки. Эмиттеры транзисторов T3 и T4 соединены с землей через резистор R, сопротивление которого составляет величину порядка сотни ом. Он стабилизирует состояние, делая его более устойчивым, и ограничивает напряжение на базах T3 и T4, которое равно
Figure 00000003
B состоянии равновесия ток через резистор R не протекает и эмиттеры T3T4 имеют потенциал Земли.
Для перевода устройства в противоположное состояние, в точку C, необходимо на вход подать запускающий импульс отрицательной полярности. Он запирает транзистор T3 и одновременно открывает транзисторы T4 и T2. Процесс идет в обратной последовательности.
В состоянии, соответствующем точке B, выходное напряжение Uвых = UOO' положительно и амплитуда его почти достигает (+ E), для точки C это напряжение близко к (-E).
Запуск триггера и его опрокидывание могут осуществляться путем подачи запускающих импульсов на соединенные базы транзисторов T3 и T4 или подачи их непосредственно на базы транзисторов T1 и T2. Второй вариант осуществляет раздельный запуск, при котором связь между входом и выходом отсутствует.
При включении питания напряжение на выходе триггера UOO' устанавливается равным нулю и это состояние равновесия устойчиво. Оно сохраняется до прихода в точку O' запускающего импульса. Положительный запускающий импульс вызывает появление тока в коллекторной цепи транзистора T3. Протекание этого тока по коллекторному резистору R'3 создает на нем напряжение, поступающее на базу T1 и открывающее его. Возникающий ток транзистора T1 создает в результате падение напряжения на Rк1. Это напряжение UOO' и является выходным.
Отрицательный запускающий импульс вызывает появление выходного напряжения противоположного знака. Если при наличии выходного напряжения точку O' заземлить, ток в транзисторах T3 и T4 прекратится, транзисторы T1 и T2 станут также непроводящими и схема возвратится в исходное состояние.
Триггер может быть использован и в устройствах троичной системы счисления, но общая точка источников O должна быть изолирована от Земли всего устройства в целом.
Источники информации
1. Зельдин Б.А. Триггеры. - М.: Энергоатомиздат, 1983, стр. 6, рис. 2а.
2. Степаненко И.П. Основы теории транзисторов и транзисторных схем. - М. : Энергия, 1977, стр.460.

Claims (1)

  1. Триггер с тремя устойчивыми состояниями и общим выходом, образованный двумя параллельными основными ветвями, каждая из которых представляет собой транзисторный ключ и содержит транзистор с коллекторным резистором, питающимися от двух последовательно соединенных источников напряжения, общая точка которых заземлена, отличающийся тем, что в основных ветвях использованы транзисторы с разным типом проводимости, коллекторы которых соединены и образуют общий выход триггера по отношению к земле, параллельно основным ветвям включена ветвь положительной обратной связи, представляющая собой два последовательно включенных усилителя на транзисторах разного типа проводимости, эмиттеры которых соединены между собой и заземлены через резистор, базы соединены между собой и общей точкой коллекторов транзисторов основных ветвей, их коллекторные нагрузки образованы двумя последовательно соединенными резисторами каждая, а общая точка резисторов соединена с базой того транзистора основных ветвей, который имеет противоположный тип проводимости по сравнению с проводимостью транзистора усилителя.
RU98118279A 1998-10-07 1998-10-07 Триггер с тремя устойчивыми состояниями и общим выходом RU2146415C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU98118279A RU2146415C1 (ru) 1998-10-07 1998-10-07 Триггер с тремя устойчивыми состояниями и общим выходом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU98118279A RU2146415C1 (ru) 1998-10-07 1998-10-07 Триггер с тремя устойчивыми состояниями и общим выходом

Publications (1)

Publication Number Publication Date
RU2146415C1 true RU2146415C1 (ru) 2000-03-10

Family

ID=20211043

Family Applications (1)

Application Number Title Priority Date Filing Date
RU98118279A RU2146415C1 (ru) 1998-10-07 1998-10-07 Триггер с тремя устойчивыми состояниями и общим выходом

Country Status (1)

Country Link
RU (1) RU2146415C1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2689199C1 (ru) * 2018-02-21 2019-05-24 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггер на транзисторах противоположного типа проводимости
RU2734428C1 (ru) * 2020-02-03 2020-10-16 Федеральное государственное бюджетное образовательное учреждение высшего образования. "Юго-Западный государственный университет" (ЮЗГУ) Триггерный двухступенчатый D триггер на полевых транзисторах

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
АРЕФЬЕВ А.А. и др. Радиотехнические устройства на транзисторных эквивалентах p - n - p - n структуры. - М.: Радио и связь, 1982, с. 38, рис.2.9. *
БУДИНСКИЙ Ярослав. Транзисторные переключающие схемы. - М.: Связь, 1965, с. 355, рис. 263 б). *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2689199C1 (ru) * 2018-02-21 2019-05-24 Федеральное государственное бюджетное образовательное учреждение высшего образования "Юго-Западный государственный университет" (ЮЗГУ) Триггер на транзисторах противоположного типа проводимости
RU2734428C1 (ru) * 2020-02-03 2020-10-16 Федеральное государственное бюджетное образовательное учреждение высшего образования. "Юго-Западный государственный университет" (ЮЗГУ) Триггерный двухступенчатый D триггер на полевых транзисторах

Similar Documents

Publication Publication Date Title
US4121120A (en) Clock driven voltage comparator employing master-slave configuration
US3027464A (en) Three state circuit
US2831987A (en) Transistor binary comparator
US3317750A (en) Tapped emitter flip-flop
EP0511711A2 (en) Programmable combinational logic circuit
US3617771A (en) Differential switching system for switching low-level signals
US2930907A (en) Transistor bistable circuit
US3183373A (en) High frequency high speed switching circuits
RU2146415C1 (ru) Триггер с тремя устойчивыми состояниями и общим выходом
US3048715A (en) Bistable multiar
US2944166A (en) Bistable trigger circuit
US3593035A (en) Marginal switching arrangement
US3015734A (en) Transistor computer circuit
JPH0345579B2 (ru)
US3184609A (en) Transistor gated switching circuit having high input impedance and low attenuation
US3515904A (en) Electronic circuits utilizing emitter-coupled transistors
US3116425A (en) Bistable stages having negative resistance diodes and inductors
US3021436A (en) Transistor memory cell
US3590281A (en) Electronic latching networks employing elements having positive temperature coefficients of resistance
US3129336A (en) Matrix switch
US3250921A (en) Bistable electric device
US3354325A (en) Bistable electronic circuit having oscillatory and non-oscillatory stable states
RU1798911C (ru) Аналоговый коммутатор
US3207929A (en) Bistable tunnel diode and steering circuit
US3037128A (en) Passive element binary circuit gate