[go: up one dir, main page]

RU1839715C - Многоканальный формирователь управл ющих кодовых последовательностей - Google Patents

Многоканальный формирователь управл ющих кодовых последовательностей

Info

Publication number
RU1839715C
RU1839715C SU4913431A RU1839715C RU 1839715 C RU1839715 C RU 1839715C SU 4913431 A SU4913431 A SU 4913431A RU 1839715 C RU1839715 C RU 1839715C
Authority
RU
Russia
Prior art keywords
output
input
counter
outputs
inputs
Prior art date
Application number
Other languages
English (en)
Inventor
н Рубен Викторович Карапет
Александр Евгеньевич Кангер
Original Assignee
Karapetyan Ruben V
Kanger Aleksandr E
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Karapetyan Ruben V, Kanger Aleksandr E filed Critical Karapetyan Ruben V
Priority to SU4913431 priority Critical patent/RU1839715C/ru
Application granted granted Critical
Publication of RU1839715C publication Critical patent/RU1839715C/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)

Description

выходами 2,3,4, счетчик 5 интервалов с выходом 6, интерфейс 7 с выходами 8-14, счетчик 15 адреса, первый блок 16 пам ти с выходом 17, второй блок 18 пам ти, первый регистр 19, второй регистр 20 с выходами 21, 22, счетчик 23 циклов, элемент ИЛИ 24 с выходом 25, блок 26 управлени  с выходами 27-30. Выходы 2, 3 генератора 1 подключены к входам блока 26 управлени , третий вход которого соединен с выходом 6 счетчика 5 интервалов. Вход загрузки данных последнего соединен с выходом 29 блока 26 управлени , выход 27 которого соединен со счетным входом счетчика 15 адреса, выходы которого подключены к адресным входам блока 16 пам ти. Выход25элемента ИЛИ24 подключен к четвертому входу блока 26 управлени , входы элемента ИЛИ подключены к выходам счетчика 23 циклов, счетный вход которого соединен с выходом 28 блока 26 управлени . Выход 30 блока управлени  подключен к входу выборки блока 18 пам ти и к входу синхронизации регистра 19, разр дные входы которого подключены к выходам блока 18 пам ти, адресные входы которого соединены с выходами счетчика 15 адреса. Выходы регистра 19 подключены к разр дным входам регистра 20, вход синхронизации которого подключен к третьему входу блока 26 управлени . Перва  группа выходов регистра 20 подключена к выходной шине, а втора  группа - к разрешающим входам счетчика 23 циклов, входы данных которого соединены с входами данных счетчика 15 адреса, с входами данных блоков 16, 18 и с выходами данных интерфейса 7. Выход 8 интерфейса соединен с первым входом генератора 1 импульсов, выход 9 - с вторым входом генератора импульсов , с входом сброса счетчика 23 циклов и с п тым входом блока 26 управлени , выход 10 подключен к третьему входу генератора импульсов, выходы 11,12 - к входам выборки блоков 16,18 пам ти, выход 13 соединен с входом загрузки счетчика 15 адреса, а выход 14 подключен к входу записи данных счетчика 23 циклов. Четвертый вход генератора 1 импульсов соединен с выходом 21 регистра 20, выход 22 которого подключен к входу сброса счетчика 15 адреса. П тый вход генератора. 1 импульсов соединен с выходом 17 блока 16 пам ти, вход выборки которого соединен с выходом 29 блока 26 управлени . Выходы блока 16 пам ти подключены к входам данных счетчика 5 интервалов , счетный вход которого соединен с выходом 4 генератора 1 импульсов, выход 3 .которого подключен к входу синхронизации счетчика 5 интервалов.
Генератор 1 импульсов (фиг.2) содержит генератор 31, элемент И 32, триггер 33, счетчики 34 импульсов, элемент ИЛИ 35, элемент ИЛИ-НЕ 36, элемент 2И-ИЛИ-ЗНЕ 37. 5 Выход генератора 1 через элемент Л 32 подключен к С-входам последовательней соединенных счетчиков 34, выход последнего из них подключен к первому входу элемента 2И-ИЛИ-ЗНЕ 37. С-вход триггера 33 соеди0 нен с выходом элемента ИЛИ 35, R-вход - с R-входом первого счетчика 34, Т-вход которого подключен к выходу триггера 33.
Интерфейс 2 (фиг.З) состоит из буферного формировател  38 и дешифратора 39.
5 Блок 26 управлени  (фиг.4) состоит из последовательно соединенных счетчика 40 , импульсов, триггера 41, дешифратора 42 и элемента ИЛИ 43. Разр дные выходы счетчика 40 подключены к разр дным входам
0 дешифратора 42.
Счетчик 23 циклов (фиг.5) состоит из п каналов, каждый из которых содержит последовательно соединенные счетчик 44 импульсов и триггер 45.
5 Буферный формирователь 38 интерфейса 7 служит дл  буферизации внешних шин данных, а дешифратор 39 - дп  распознавани  обращений к внутренним блокам устройства . Счетчик 23 циклов служит дл 
0 повторени  выходной кодовой комбинации М.
Многоканальный формирователь управл ющих кодовых последовательностей работает следующим образом.
5 Программа работы формировател  заноситс  в блоки 16 и 18 пам ти извне при помощи последовательности кодовых комбинаций на внешних лини х D1. А, Е интерфейса 7. Также программируютс 
0 коэффициенты счета счетчиков 23 циклов дл  каждого канала L. Перед началом работы формировател  производитс  установка в начальное состо ние генератора 1,счетчика 23 и блока 26 управлени  сигналом по
5 входу 9 интерфейса 7, который формирует этот сигнал при помощи комбинаций нз шинах D, А, Е, поступающих в интерфейс 7.
Работа формировател  начинаетс  с поступлени  импульса из интерфейса 7 по вхо0 ду 8 на S-вход триггера 33 генератора 1. На выходе триггера 33 устанавливаетс  высокий потенциал, который разрешает прохождение через элемент И 32 тактовым импульсам с выхода генератора 31. С выхо5 да триггера 33 генератора 1 сигнал поступает также на вход счетчика 34 генератора 1 и на вход счетчика 40 блока 26 у правлени . На выходе счетчика 40 формируетс  двоичный код, который поступает на входы дешифратора 42. Он формирует импульсы t; выходах
21, 28, 29, 30, разнесенные во времени на два тактовых периода, Импульс на выходе переноса счетчика 40 мен ет состо ние триггера 41, который блокирует работу дешифратора 42 после формировани  импульсов на выходах 27, 28, 29, 30, управл ющих работой блоков формировател . Дешифратор 42 разблокирован после прихода по шине 6 (выход счетчика 5) на С-вход триггера 4..импульса окончани  текущей длительно- ст|. который разрешает работу дешифратора 42 на врем  формировани  последовательности управл ющих импульсов на выходах 27, 28, 29, 30.
Из блока 26 управлени  по шине 29 поступает импульс на вход выборки блока 16 пам ти, с которого считываютс  коды длительности , поступающие на входы данных счетчика 5. Импульс, поступающий по шине 27 из блока 26 на счетный вход инкременти- рует значение счетчика 15, а импульс, поступающий по шине 30 блока 26 на вход выборки блока 18 пам ти, считывает из него коды, которые поступают на входы промежуточного регистра 19 и хран тс  в нем до окончани  текущей длительности. Таким образом осуществл етс  превентивна  выборка следующего выходного кода, который устанавливаетс  на выходных шинах сразу по окончании текущей длительности, получаемой на выходе счетчика 5. Этим достигаетс  полна  синхронизаци  установки выходного кода с окончанием текущей длительности .
Смена выходного кода происходит тогда , когда на выходе переполнени  счетчика 5 формируетс  импульс, поступающий на вход синхронизации регистра 20 и код из регистра 19 поступает на выходные шины М и L. 21, 22 регистра 20. име  новые значени . Длительность сохранени  кодов на выходных шинах М, L, 21, 22 регистра 20 зависит от числа, занесенного в счетчик 5, и сос-ч ни  сигнала на выходе 17 блока 16 пам ти. Например, на вход элемента 2И- ИЛИ-ЗНЕ 37 подаютс  импульсы Ртакт и импульсы с выхода счетчика 34. В зависимости от потенциала на выходе 17 блока 16 пам ти на выходе элемента 2И-ИЛИ-ЗНЕ 37 генератора 1 формируютс  импульсы с частотой Ртакт или Ртакт/ЮОО. Это позвол ет сократить разр дность блока 16 пам ти и счетчика 5. Дл  повторени  определенной последовательности кодов используетс  сигнал с выхода 22 регистра 20. Если он имеет единичный потенциал, то обнул ет счетчик 15, который управл ет адресами выборки данных блоков 16 и 18 пам ти. Из блоков 16 и 18 считываютс  начальные значени  и процесс формировани  выходных кодов повтор етс .
Работа формировател  может быть остановлена извне формированием сигнала по шине 10 интерфейса 7 или с помощью сигнала по шине 21 регистра 20, если на шине 21 установить единичный потенциал.
Эти сигналы (шина 10 и шина 21) поступают на входы элемента ИЛИ 35 генератора 1 и далее на С-вход триггера 33.
Как отмечалось выше, любал выходна  кодова  комбинаци  М регистра 20 может
быть повторена с помощью счетчика 23 циклов . Счетчик циклов содержит L каналов, счетчик 44 каждого канала программируетс  до начала работы. По вление логической Г в одном из каналов L свидетельствует о
необходимости повторени  данной кодовой последовательности определенное число раз. Триггер 45 по фронту импульса, поступающего по шине 28 из блока 26 управлени , устанавливает на своем выходе
потенциал, запрещающий прохождение импульсов инкрементации счетчика 15 через элемент ИЛИ 43 блока 26 управлени  на шину 27. Счетчик 44 (вычитающий) сохран ет на выходе Р состо ние логической 1.
Все это врем  блок 26 управлени  формирует импульсы на выходах 28, 29, 30, однако коды длительности, коды выходной последовательности сохран ют свои значени , поскольку выборка из блоков 16 и 18 пам ти
происходит по одному и тому же адресу. По достижении счетчиком 44 значени  логического О на выходе Р формируетс  отрицательный импульс, который мен ет состо ние триггера 45 на обратное и вновь
разрешает прохождение импульсов инкрементации адреса счетчика 15 через элемент ИЛИ 43 блока 26 управлени .
Таким образом, предлагаемый многока- нальный формирователь управл ющих кодовых последовательностей по сравнению с прототипом позвол ет повысить точность установки выходных кодов за счет опережающей выборки данных из блоков пам ти в промежуточном регистре и расширить функциональные возможности за счет формировани  дополнительного кода, обеспечивающего возможность повторени  выходной кодовой последовательности.
(56) Авторское свидетельство СССР № 1448393,кл. Н 03 К 3/64, 1986.

Claims (1)

  1. Формула изобретени 
    МНОГОКАНАЛЬНЫЙ ФОРМИРОВАЕЛЬ УПРАВЛЯЮЩИХ КОДОВЫХ ПОЛЕДОВАТЕЛЬНОСТЕЙ ,содержащий генератор импульсов, первый и второй выоды которого подключены к первому и второму входам блока управлени , третий вход которого соединен с выходом счетчика интервалов, вход загрузки данных которого соединен со счетным входом счетчика дреса, выходы которого подключены к адресным входам первого блока пам ти, отичающийс  тем, что, с целью расширени  функциональных возможностей и повышени  точности установки выходных кодов, в него введены интерфейс, второй блок пам ти , первый и второй регистры, счетчик циклов и элемент ИЛИ, выход которого подключен к четвертому входу блока управлени , входы элемента ИЛИ подключены к выходам счетчика циклов, счетный вход которого соединен с третьим выходом
    блока управлени , четвертый выход которого подключен к входу выборки второго блока пам ти и входу синхронизации первого регистра, разр дные входы которого подключены к выходам второго блока пам ти , адресные входы которого соединены с выходами счетчика адреса, выходы первого регистра подключены к разр дным входам второго регистра, вход синхронизэции которого подключен к третьему входу блока управлени , перва  группа выходов
    0
    5
    0
    5
    0
    5
    второго регистра  вл етс  выходом формировател , а втора  группа выходов второго регистра подключена к разрешающим входам счетчика циклов, входы данных которого соединены с входами данных счетчика адреса, входами данных первого и второго блоков пам ти и выходами данных интерфейса, первый выход которого соединен с первым входом генератора импульсов , второй выход соединен с вторым выходом генератора импульсов, входом сброса счетчика циклов и п тым входом блока управлени , третий выход интерфейса прдключен к третьему входу генератора импульсов, четвертый и п тый выходы подключены к входам выборки первого и второго блоков пам ти соответственно, шестой оыход соединен с входом загрузки данных счетчика адреса, а седьмой выход интерфейса подключен к входу записи данных счетчика циклов, причем четвертый вход генератора импульсов соединен с первым выходом второго регистра, второй выход которого подключен к входу сброса счетчика адреса, при этом п тый оход генератора импульсов соединен с n-м &1ыхо- дом первого блока пам ти, иход выборки которого соединен с первым выходом блока управлени , (п - 1)-е выходы первого блока пам ти подключены к входам данных счетчика интервалов, счетный вход которого соединен с третьим выходом генератора импульсов, второй выход которого подключен к входу синхронизации счетчика интервалов.
    Фиг. 2
    DI
    38
    DO
    8
    i
    11
    15
    13
    T4
    25
    9
    pt/..4
    ....................................
    C TC -------- S 0 N ,
    14ЬЕ D °
    PC . A, D .yt- V 1л i
    LL
    28...
    9I
    --I
    I L к
    -
    qpurs
    Составитель Р.Карапет н Редактор Т.ЮрчиковаТехред М.Моргентал Корректо.ИИ.Самборска 
    Заказ 3414Тираж Подписное
    НПО Поиск Роспатента 113035, Москва, Ж-35. Раушска  наб., 4/5
    Т
    JR.
    Q
    40
    РЪ
    S
    D
    С
    R
    Т
    41
    Г
    42
    q
    P
    43
    29
    30
    27
SU4913431 1991-02-21 1991-02-21 Многоканальный формирователь управл ющих кодовых последовательностей RU1839715C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4913431 RU1839715C (ru) 1991-02-21 1991-02-21 Многоканальный формирователь управл ющих кодовых последовательностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4913431 RU1839715C (ru) 1991-02-21 1991-02-21 Многоканальный формирователь управл ющих кодовых последовательностей

Publications (1)

Publication Number Publication Date
RU1839715C true RU1839715C (ru) 1993-12-30

Family

ID=21561739

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4913431 RU1839715C (ru) 1991-02-21 1991-02-21 Многоканальный формирователь управл ющих кодовых последовательностей

Country Status (1)

Country Link
RU (1) RU1839715C (ru)

Similar Documents

Publication Publication Date Title
RU1839715C (ru) Многоканальный формирователь управл ющих кодовых последовательностей
SU1018150A1 (ru) Запоминающее устройство
SU1247854A1 (ru) Устройство дл генерировани импульсов
SU1547072A2 (ru) Устройство дл определени количества единиц в двоичном числе
SU1564645A1 (ru) Коррел тор
SU1003025A1 (ru) Программно-временное устройство
SU1566335A1 (ru) Цифровой генератор кусочно-линейных функций
SU1374413A1 (ru) Многоканальный программируемый генератор импульсов
SU1425825A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1649531A1 (ru) Устройство поиска числа
SU1554021A1 (ru) Устройство коррекции сигнала записи цифровой информации
SU1656674A1 (ru) Формирователь сетки частот
RU2061U1 (ru) Формирователь управляющих кодовых последовательностей
SU1524038A1 (ru) Программируемый распределитель импульсов
SU1215134A1 (ru) Устройство дл начальной установки динамической пам ти
SU639381A1 (ru) Программируемое устройство формировани задержки и длительности импульсов
SU1363460A1 (ru) Устройство дл аналого-цифрового преобразоввани
SU1363425A1 (ru) Умножитель частоты
RU1835549C (ru) Логическа чейка дл распознающей матрицы
SU1226619A1 (ru) Формирователь последовательности импульсов
SU1104532A1 (ru) Цифровой статистический анализатор
SU1200269A2 (ru) Многоканальное программно-временное устройство
SU1420648A1 (ru) Формирователь импульсных последовательностей
SU809182A1 (ru) Устройство управлени пам тью
SU1039026A1 (ru) Преобразователь кода в частоту