RU1830531C - Device for subtraction of sequences of two pulse trains - Google Patents
Device for subtraction of sequences of two pulse trainsInfo
- Publication number
- RU1830531C RU1830531C SU864170869A SU4170869A RU1830531C RU 1830531 C RU1830531 C RU 1830531C SU 864170869 A SU864170869 A SU 864170869A SU 4170869 A SU4170869 A SU 4170869A RU 1830531 C RU1830531 C RU 1830531C
- Authority
- RU
- Russia
- Prior art keywords
- inputs
- trigger
- output
- outputs
- input
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано в системах автоматического управлени и обработки информации . Цель изобретени - упрощение устройства и расширение функциональных возможностей. Устройство содержит триггер знака, два элемента И-НЕ, генератор тактовых частот, содержащий последовательно соединенные триггер Шмитта, два формировател узких импульсов, каждый из которых содержит два D-триггера, и два вычитател . 2 ил.The invention relates to the field of automation and computer technology and can be used in automatic control and information processing systems. The purpose of the invention is to simplify the device and expand the functionality. The device contains a sign trigger, two NAND elements, a clock generator containing Schmitt trigger connected in series, two narrow pulse shapers, each of which contains two D-triggers, and two subtractors. 2 ill.
Description
(/(/
СWITH
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано в системах автоматического управлени и обработки информации.The invention relates to the field of automation and computer technology and can be used in automatic control and information processing systems.
Цель изобретени - упрощение устройства и расширение функциональных возможностей .The purpose of the invention is to simplify the device and expand the functionality.
На фиг. 1 представлена схема предлагаемого устройства, а на фиг. 2 - временна диаграмма его работы.In FIG. 1 shows a diagram of the proposed device, and in FIG. 2 is a time diagram of its operation.
Устройство состоит из генератора 1 тактовых частот,двух формирователей 2, 3 узких импульсов, двух вычитателей 4, 5, причем генератор 1 тактовых частот содержит последовательно соединенные триггер Шмитта 6 и счетный D-триггер 7. пр мой и инверсный выходы которого вл ютс первым и вторым, а выход триггера Шмитта 6-третьим выходами генератора 1 тактовых частот, каждый из двух формирователей 2, 3The device consists of a clock generator 1, two formers 2, 3 narrow pulses, two subtractors 4, 5, and the clock generator 1 contains a series-connected Schmitt trigger 6 and a countable D-trigger 7. whose direct and inverse outputs are the first and second, and the Schmitt trigger output with 6-third outputs of the clock generator 1, each of two shapers 2, 3
узких импульсов содержит по два D-триггера 8. 9 и 10, 11, пр мой выход первого D- триггера 8(10) соединен с С-входом второго D-триггера 9(11), S- и D-входы которого соединены с шиной единичного потенциала, пр мой и инверсный выходы второго D- триггера 9(11) вл ютс первым и вторым выходами формирователей 2(3) узких импульсов , D-входы первых D-триггеров 8, 10 соединены соответственно с первой и второй входными шинами устройства, а R-вхо- ды вторых D-триггеров 9. 11 соединены с третьим выходом генератора 1 тактовых частот , а каждый из двух вычитателей 4 и 5 содержит D-триггер 12(13), D-входы которых соединены с шиной нулевого потенциала, а инверсные выходы - с первыми входами элементов И-НЕ 14(15), выходы которых соединены с выходами вычитател 4(5), причем первые выходы первого и второгоnarrow pulses contains two D-flip-flops 8. 9 and 10, 11, the direct output of the first D-flip-flop 8 (10) is connected to the C-input of the second D-flip-flop 9 (11), the S- and D-inputs of which are connected to the unit potential bus, the direct and inverse outputs of the second D-flip-flop 9 (11) are the first and second outputs of the narrow pulse shapers 2 (3), the D-inputs of the first D-flip-flops 8, 10 are connected respectively to the first and second input buses of the device , and the R-inputs of the second D-flip-flops 9. 11 are connected to the third output of the clock frequency generator 1, and each of the two subtractors 4 and 5 contains D-t rigger 12 (13), the D-inputs of which are connected to the bus of zero potential, and the inverse outputs are connected to the first inputs of AND-NOT 14 elements (15), the outputs of which are connected to the outputs of the subtractor 4 (5), the first outputs of the first and second
0000
со о елso o eat
CJCj
формирователей 2, 3 узких импульсов соединены соответственно с первыми входами элементов И-НЕ 14 и 15 первого и второго вычитателей 4 и 5, второй выход первого формировател 2 узких импульсов соединен с С-входом D-триггера 12 первого вычитател 4 и S-входом О-триггера 13 второго вычитател 5 и с первым входом элемента И-НЕ 16, S-вход D-триггера 12 первого вычитател 4 и С-вход D-триггера 13 второго вычита- тел 5 соединены со вторым выходом второго формировател 3 узких импульсов и со вторым входом элемента И-НЕ 16, выходы вычитателей 4 и 5 соединены соответственно с S- и R-входами триггера знака 17 и со входами первого элемента И-НЕ 18.shapers 2, 3 narrow pulses are connected respectively to the first inputs of AND-NOT elements 14 and 15 of the first and second subtractors 4 and 5, the second output of the first shaper 2 narrow pulses is connected to the C-input of the D-trigger 12 of the first subtractor 4 and S-input O -trigger 13 of the second subtractor 5 and with the first input of the AND-NOT element 16, the S-input of the D-trigger 12 of the first subtractor 4 and the C-input of the D-trigger 13 of the second subtractor 5 are connected to the second output of the second driver 3 narrow pulses and with the second input element AND 16, the outputs of the subtractors 4 and 5 are connected respectively It is connected with the S- and R-inputs of the trigger of sign 17 and with the inputs of the first element AND-NOT 18.
Устройство работает следующим образом .The device operates as follows.
Триггер, Шмитта 6 на выходе 19 генерирует последовательность импульсов с частотой , превышающей на два пор дка максимальную частоту входных импульсных последовательностей fi и f2. На пр мом 20 и инверсном 21 выходах D-триггера 7 вырабатываютс сдвинутые друг относительно друга на половину периода импульсы с частотой , уменьшенной в два раза, чем на выходе 19 триггера Шмитта 6.The Schmitt trigger 6 at the output 19 generates a pulse train with a frequency exceeding by two orders of magnitude the maximum frequency of the input pulse sequences fi and f2. At the direct 20 and inverse 21 outputs of the D-flip-flop 7, pulses are shifted relative to each other by half the period with a frequency that is halved than at the output 19 of the Schmitt trigger 6.
С по влением последовательностей импульсов на входах Ь-триггеров 8 и 10 переключаютс выходы 22 и 24, а тем самым и выходы 23 и 25 О-триггеров 9 и 11 устанавливаютс в состо ние единица. При этом моменты переключений О-триггеров 8-1Т синхронизируютс импульсами с выходов 20 и 21 D-триггера 7. Единичное же состо ние на выходах 23 и 25 D-триггеров 9 и 11 сохран етс в течение времени подачи единичного сигнала с выхода 19 генератора 1 тактовых частот на R-входы D-триггеров 9 и 11. Нулевой сигнал с выхода 19 генератора 1 тактовых частот переключает выходы 23 и 2.5 D-триггеров 9 и 11 в состо ние нуль, и на выходах 23 и 25 формируютс узкие импульсы с длительностью импульса генератора 1 тактовых частот, которые не совпадают и сдвинуты друг от друга во времени как минимум на период частоты переключени триггера Шмитта 6, На выходах 26 и 28 формируютс единичные импульсы с длительност ми , равными промежуткам времени от моментов поступлений импульсов на С-вхо- ды до пропаданий импульсов на S-входах D-триггеров 12 и 13. Повторные импульсы, поступающие в указанные промежутки на один из входов S или С, не измен ют состо ние D-триггеров 12 и 13, однако проход т через один из элементов И-НЕ 14 или 15 на выходы 27 или 29, а затем через элементWith the advent of pulse sequences at the inputs of the L-flip-flops 8 and 10, the outputs 22 and 24 are switched, and thereby the outputs 23 and 25 of the O-flip-flops 9 and 11 are set to one. In this case, the switching moments of the O-flip-flops 8-1T are synchronized by pulses from the outputs 20 and 21 of the D-flip-flop 7. The same state at the outputs 23 and 25 of the D-flip-flops 9 and 11 is maintained during the time of supplying a single signal from the output 19 of the generator 1 clock frequencies to the R-inputs of the D-flip-flops 9 and 11. A zero signal from the output 19 of the clock generator 1 switches the outputs 23 and 2.5 of the D-flip-flops 9 and 11 to the zero state, and narrow pulses with a pulse duration are formed at the outputs 23 and 25 generator 1 clock frequencies that do not match and are shifted from each other during at least for the period of the switching frequency of the Schmitt trigger 6, Single pulses are generated at the outputs 26 and 28 with durations equal to the time intervals from the moment of arrival of the pulses at the C inputs to the disappearance of the pulses at the S inputs of the D triggers 12 and 13. Repeated pulses arriving at the indicated intervals at one of the inputs S or C do not change the state of the D-flip-flops 12 and 13, however, they pass through one of the NAND 14 or 15 elements to the outputs 27 or 29, and then through the element
И-НЕ 18 на выход 30, где формируетс разность частот двух импульсных последовательностей (). При этом знак разности частот определ етс выходным сигналом триггера знака 17, а на выходе 31 элемента И-НЕ 16 формируетс сумма частот импульсных последовательностей (fi + fa).NAND 18 to output 30, where a frequency difference of two pulse sequences () is generated. In this case, the sign of the frequency difference is determined by the output signal of the sign 17 trigger, and at the output 31 of the AND-NOT 16 element, the sum of the frequencies of the pulse sequences (fi + fa) is formed.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864170869A RU1830531C (en) | 1986-12-30 | 1986-12-30 | Device for subtraction of sequences of two pulse trains |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864170869A RU1830531C (en) | 1986-12-30 | 1986-12-30 | Device for subtraction of sequences of two pulse trains |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1830531C true RU1830531C (en) | 1993-07-30 |
Family
ID=21276499
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864170869A RU1830531C (en) | 1986-12-30 | 1986-12-30 | Device for subtraction of sequences of two pulse trains |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1830531C (en) |
-
1986
- 1986-12-30 RU SU864170869A patent/RU1830531C/en active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР Nfe 970362,кл. G 06 F 7/62, 1981. Авторское свидетельство СССР № 943723, кл. G 06 F 7/60, 1980. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU1830531C (en) | Device for subtraction of sequences of two pulse trains | |
KR920702095A (en) | Digital Circuit Encoding Binary Information | |
GB1082975A (en) | Apparatus for frequency and phase comparison of two periodic signals | |
SU1095376A1 (en) | Device for synchronizing pulse signals | |
SU613493A1 (en) | Single-pulse shaper | |
SU739721A1 (en) | Pulse timing device | |
SU783956A1 (en) | Pulse train producing device | |
SU1262709A2 (en) | Device for checking pulse trains | |
SU1383473A1 (en) | Pulse train-to-square pulse converter | |
SU558273A1 (en) | Two-channel time pulse separation device | |
SU1226451A1 (en) | Random number sequence generator | |
SU970362A1 (en) | Frequency substractor | |
SU1451840A1 (en) | Pulse shaper | |
SU1621156A1 (en) | Single pulse shaper | |
SU1525885A1 (en) | Pulse shaper | |
SU839027A1 (en) | Random pulse synchronizing device | |
SU667966A1 (en) | Number comparing device | |
SU1125737A1 (en) | Two-channel single-side-band signal generator | |
SU1734199A1 (en) | Pulse timing device | |
SU894600A1 (en) | Phase comparing device | |
SU1190502A1 (en) | Device for generating pulses with difference frequency | |
SU993456A1 (en) | Pulse synchronization device | |
SU1192126A1 (en) | Device for synchronizing pulses | |
SU1420653A1 (en) | Pulse synchronizing device | |
SU1265981A1 (en) | Device for discriminating pulses |