RU1389603C - Method of manufacturing metallization of integral circuits - Google Patents
Method of manufacturing metallization of integral circuitsInfo
- Publication number
- RU1389603C RU1389603C SU864088839A SU4088839A RU1389603C RU 1389603 C RU1389603 C RU 1389603C SU 864088839 A SU864088839 A SU 864088839A SU 4088839 A SU4088839 A SU 4088839A RU 1389603 C RU1389603 C RU 1389603C
- Authority
- RU
- Russia
- Prior art keywords
- layer
- silicon
- heat treatment
- titanium
- molybdenum
- Prior art date
Links
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
Изобретение относитс к электронной технике, к способам создани межсоединений больших и сверхбольших интегральных схем. Цель изобретени - повышение надежности и быстродействи интегральных схем. Согласно изобретению на кремниевую подложку со сформированными МОП- транзисторами последовательно осаждают слои титана и молибдена. Затем напыл ют слой кремни . Провод т термообработку в среде азота с образованием силицида титана . Затем удал ют слой кремни и молибдена плазмохимическим травлением. Удал ют непрореагировавший в процессе первой термообработки слой титана. Нанос т второй слой кремни . Провод т вторую термообработку . После чего удал ют второй слой кремни ,The invention relates to electronic equipment, to methods for creating interconnects of large and ultra-large integrated circuits. The purpose of the invention is to increase the reliability and speed of integrated circuits. According to the invention, layers of titanium and molybdenum are sequentially deposited on a silicon substrate with formed MOS transistors. A layer of silicon is then sprayed. Heat treatment is carried out in a nitrogen atmosphere to form titanium silicide. The silicon and molybdenum layers are then removed by plasma chemical etching. The titanium layer unreacted during the first heat treatment is removed. A second layer of silicon is applied. A second heat treatment is carried out. After which the second silicon layer is removed,
Description
Изобретение относитс к электронной технике и может быть использовано дл создани межсоединений больших и сверхбольших интегральных схем.The invention relates to electronic equipment and can be used to create interconnects of large and extra large integrated circuits.
Цель изобретени - повышение надеж- ностии быстродействи интегральных схем.The purpose of the invention is to increase the reliability of the performance of integrated circuits.
Пример, На кремниевую подложку со сформированными МОП-транзисторами с поликремниевыми затворами последовательно охлаждают слой титана толщиной 1000 А и слой молибдена толщиной 500 А методом электронно-лучевого напылени в вакууме при давлении 10 ® Па. Скорость напылени титана составл ет 15 А/с. Температура подложки в процессе напылени составл ет 523 К.Example, On a silicon substrate with formed MOS transistors with polysilicon gates, a titanium layer 1000 A thick and a 500 M thick molybdenum layer are successively cooled by electron beam spraying in a vacuum at a pressure of 10 ® Pa. The titanium sputtering rate is 15 A / s. The substrate temperature during spraying is 523 K.
Затем на двухслойную пленку титан-молибден методом электронно-лучевого напылени в вакууме напыл ют слой кремни толщиной 1000 А. Скорость напылени кремни составл ет 10 А/с.Then, a silicon layer 1000 A thick was sprayed on a two-layer titanium-molybdenum film by electron beam spraying in a vacuum. The silicon deposition rate was 10 A / s.
Провод т термообработку при температуре 833 К в течение 1 ч в реакторе пониженного давлени при давлении 66 Па в среде азота, При этом на участках монокремни и поликристаллического кремни образуетс смесь моносилицида титана и дисилицида титана, а на област х двуокиси кремни образовани силицидов не происходит.Heat treatment is carried out at a temperature of 833 K for 1 h in a reduced pressure reactor at a pressure of 66 Pa in a nitrogen medium. In this case, a mixture of titanium monosilicide and titanium disilicide is formed in the areas of monosilicon and polycrystalline silicon, but no silicides are formed in the areas of silicon dioxide.
Травление слоев кремни и молибдена провод т в плазме фторосодержащих соединений CF в течение 4 мин, при этом слой непрореагировавшего титана не травитс .The etching of silicon and molybdenum layers was carried out in the plasma of fluorine-containing CF compounds for 4 minutes, while the unreacted titanium layer was not etched.
Далее трав т непрореагировавший в процессе термообработки слой титана. Травление провод т в смеси Каро (гор ча серна кислота с перекисью водорода, соотношение H2SO-q : Н202 7:3, температура 433 К) в течение 1 мин. Слой силицида при этом не травитс . Сопротивление его составл ет 6 Ом/Further, a titanium layer that has not reacted during the heat treatment is grass. The etching is carried out in a Caro mixture (hot sulfuric acid with hydrogen peroxide, the ratio of H2SO-q: H202 is 7: 3, the temperature is 433 K) for 1 min. The silicide layer is not etched. Its resistance is 6 ohms /
Затем в реакторе пониженного давлени осаждают при температуре 893 К слой поликристаллического кремни толщиной 1000 А. Термообработку дл гомогениз,эции фазового состава и снижени сопротивле00 00Then, a layer of polycrystalline silicon with a thickness of 1000 A was deposited at a temperature of 893 K in a reduced pressure reactor. Heat treatment to homogenize, phase phase composition and reduce the resistance
N0N0
о оoh oh
CJCj
ни с/юл силицида провод т при температуре 1073 К в течение 10 мин в реакторе пониженного давлени при давлении 66 Па в среде Ni.N / s of silicide is carried out at a temperature of 1073 K for 10 minutes in a reduced pressure reactor at a pressure of 66 Pa in a Ni medium.
После термообработки провод т плаз- мохимическое травление сло поликристал- лического кремни в плазме фторсодержащих соединений CF в течение 2 мин селективно по отношению к слою ди- силицида титана.After heat treatment, plasmochemical etching of the polycrystalline silicon layer in the plasma of fluorine-containing CF compounds is carried out for 2 minutes selectively with respect to the titanium disilicide layer.
Поверхностное сопротивление сло ди- силицида на участках монокремни и поликремни составл ет 1,0 Ом/п ;The surface resistance of the disilicide layer at the sites of monosilicon and polysilicon is 1.0 Ohm / p;
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864088839A RU1389603C (en) | 1986-07-09 | 1986-07-09 | Method of manufacturing metallization of integral circuits |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864088839A RU1389603C (en) | 1986-07-09 | 1986-07-09 | Method of manufacturing metallization of integral circuits |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1389603C true RU1389603C (en) | 1993-03-07 |
Family
ID=21245731
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864088839A RU1389603C (en) | 1986-07-09 | 1986-07-09 | Method of manufacturing metallization of integral circuits |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1389603C (en) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2474919C1 (en) * | 2011-07-25 | 2013-02-10 | Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации (Минобороны России) | Method to produce local low-resistance areas of titanium silicide in integrated circuits |
-
1986
- 1986-07-09 RU SU864088839A patent/RU1389603C/en active
Non-Patent Citations (1)
Title |
---|
Европейский патент DE N; 0885777. кл. Н01 L21/285, 1983. Sachltano I. et al. Mo/TI metallization for self-aligned TiSi process, J. Vac. Sci Technology. A 2 (2), 1984, p. 259-263, * |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2474919C1 (en) * | 2011-07-25 | 2013-02-10 | Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации (Минобороны России) | Method to produce local low-resistance areas of titanium silicide in integrated circuits |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5322812A (en) | Improved method of fabricating antifuses in an integrated circuit device and resulting structure | |
US5236868A (en) | Formation of titanium nitride on semiconductor wafer by reaction of titanium with nitrogen-bearing gas in an integrated processing system | |
EP0377137B1 (en) | Method for selective deposition of refractory metals on silicon substrates | |
JP3042857B2 (en) | Method of forming high conductivity region in silicon integrated circuit | |
US4617087A (en) | Method for differential selective deposition of metal for fabricating metal contacts in integrated semiconductor circuits | |
JP2978748B2 (en) | Method for manufacturing semiconductor device | |
US5089432A (en) | Polycide gate MOSFET process for integrated circuits | |
JPH01252763A (en) | Formation of metal silicide | |
US5130266A (en) | Polycide gate MOSFET process for integrated circuits | |
US5214305A (en) | Polycide gate MOSFET for integrated circuits | |
JPH08279511A (en) | Metal nitride film processing method that decreases silicon movement | |
JPH0577327B2 (en) | ||
JPH0786559A (en) | Semiconductor device | |
KR100259692B1 (en) | Manufacturing method of semiconductor device with buried contact structure | |
US5849629A (en) | Method of forming a low stress polycide conductors on a semiconductor chip | |
US6847085B2 (en) | High aspect ratio contact surfaces having reduced contaminants | |
US6004872A (en) | Method of manufacturing semiconductor device | |
RU1389603C (en) | Method of manufacturing metallization of integral circuits | |
JPS63303062A (en) | Apparatus for producing semiconductor integrated circuit | |
US5924010A (en) | Method for simultaneously fabricating salicide and self-aligned barrier | |
JP3199945B2 (en) | Semiconductor device manufacturing method and its manufacturing apparatus | |
JP3032244B2 (en) | Method for manufacturing semiconductor device | |
JP3258934B2 (en) | Improved method for producing self-aligned silicides | |
JP3315770B2 (en) | Method for manufacturing semiconductor device | |
JPH08288255A (en) | Method for manufacturing semiconductor device |