[go: up one dir, main page]

RU1354989C - Device for checking numeric units - Google Patents

Device for checking numeric units Download PDF

Info

Publication number
RU1354989C
RU1354989C SU4013247A RU1354989C RU 1354989 C RU1354989 C RU 1354989C SU 4013247 A SU4013247 A SU 4013247A RU 1354989 C RU1354989 C RU 1354989C
Authority
RU
Russia
Prior art keywords
inputs
input
elements
output
outputs
Prior art date
Application number
Other languages
Russian (ru)
Inventor
В.В. Кульков
А.Т. Немыкин
М.А. Терещенко
В.М. Хорошев
Original Assignee
Научно-исследовательский институт "Аргон"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-исследовательский институт "Аргон" filed Critical Научно-исследовательский институт "Аргон"
Priority to SU4013247 priority Critical patent/RU1354989C/en
Application granted granted Critical
Publication of RU1354989C publication Critical patent/RU1354989C/en

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

FIELD: automatic control and computer engineering. SUBSTANCE: device has pulse generator 1, switches 2 and 3, threshold element units 4 and 5, NOT gates 6 and 7 flip-flop 8 and 9, display unit 10 OR gate 11, pulse shapers 12 and 13, gate units 14 and 15, delay units 16 and 17, first group 18 of control inputs, first and second inputs 19 and 20, second and third groups 21 and 22 of control inputs, initial setting input 23. Device depends for its operation of measurement of permissible boundaries of rise and fall times of reference device output signal and their comparison with analog parameters of device under check. Gate and delay units, OR and NOT gates, and relevant ties have enlarged functional capabilities of device. EFFECT: enlarged functional capabilities of device due to fault detection by output signal rise and fall times in number units of integrated circuit. 2 dwg

Description

Изобретение относится к автоматике и вычислительной технике и может найти применение для диагностирования цифровых узлов. The invention relates to automation and computer technology and may find application for diagnosing digital nodes.

Целью изобретения является расширение функциональных возможностей устройства за счет выявления сбоев по длительности переднего и заднего фронтов выходного сигнала в цифровых узлах различной элементной базы. The aim of the invention is to expand the functionality of the device by identifying failures in the duration of the leading and trailing edges of the output signal in the digital nodes of various components.

На фиг. 1 приведена структурная схема предлагаемого устройства; на фиг. 2 - функциональные схемы блока ключевых элементов и блока элементов задержки. In FIG. 1 shows a structural diagram of the proposed device; in FIG. 2 is a functional diagram of a block of key elements and a block of delay elements.

Устройство содержит генератор 1 тактовых импульсов, коммутаторы 2 и 3, блоки 4 и 5 пороговых элементов, элементы НЕ 6 и 7, триггеры 8 и 9, блок 10 индикации, элемент ИЛИ 11, формирователи 12 и 13 импульсов, блоки 14 и 15 ключевых элементов, блоки 16 и 17 элементов задержки, первую группу 18 управляющих входов, первый и второй входы 19 и 20, вторую и третью группы 21, 22 управляющих входов, вход 23 начальной установки, блок 24 диагностируемых узлов. The device contains a clock pulse generator 1, switches 2 and 3, blocks of threshold elements 4 and 5, elements NOT 6 and 7, triggers 8 and 9, an indication unit 10, an OR element 11, pulse shapers 12 and 13, blocks 14 and 15 of key elements , blocks 16 and 17 of the delay elements, the first group of 18 control inputs, the first and second inputs 19 and 20, the second and third groups 21, 22 of the control inputs, the input 23 of the initial installation, block 24 diagnosed nodes.

Блок 14 ключевых элементов и блок 16 элементов задержки содержат k ключевых элементов 14i (1 ≅i≅ k), элемент ИЛИ 25 и k элементов задержки 16i. The key element block 14 and the delay element block 16 contain k key elements 14i (1 ≅i≅ k), an OR element 25, and k delay elements 16i.

Блок 15 ключевых элементов и блок 17 элементов задержки аналогичны блоку 14 ключевых элементов и блоку 16 элементов задержки соответственно. The key element block 15 and the delay element block 17 are similar to the key element block 14 and the delay element block 16, respectively.

Устройство работает следующим образом. The device operates as follows.

На входы 18 устройства поступают сигналы, обеспечивающие подключение к выходу коммутатора 2 одного из диагностируемых узлов 24, а на вход 20 поступает сигнал, по которому к выходу выбранного узла через коммутатор 3 подключаются какие-либо два пороговых элемента из блоков 4 и 5 пороговых элементов (по одному из каждого), соответствующих номиналу питающего напряжения выбранного узла 24i. The inputs 18 of the device receive signals providing a connection to the output of the switch 2 of one of the diagnosed nodes 24, and the input 20 receives a signal through which any two threshold elements from blocks 4 and 5 of the threshold elements are connected to the output of the selected node through switch 3 ( one of each) corresponding to the nominal voltage of the selected node 24i.

Сигналом начальной установки, поступающим на вход 23, триггеры 8 и 9 устанавливаются в "0". После подачи сигнала разрешения на первый управляющий вход 19 выходные импульсы генератора 1 импульсов начинают поступать на вход выбранного диагностируемого узла 24i и одновременно на один из входов элемента ИЛИ 11. The initial installation signal, which is input 23, triggers 8 and 9 are set to "0". After applying the enable signal to the first control input 19, the output pulses of the pulse generator 1 begin to flow to the input of the selected diagnosed node 24i and simultaneously to one of the inputs of the OR element 11.

По положительному фронту выходного импульса элемента ИЛИ 11 формирователь 12 импульсов формирует стробирующий импульс, который через блок 16 элементов задержки и блок 14 ключевых элементов поступает на тактовый вход С триггера 8. On the positive front of the output pulse of the element OR 11, the pulse shaper 12 generates a strobe pulse, which through the block 16 of the delay elements and the block 14 of the key elements is supplied to the clock input C of the trigger 8.

По отрицательному фронту выходного импульса элемента ИЛИ 11, т.е. по положительному фронту импульса на выходе элемента НЕ 7, формирователь 13 импульсов формирует стробирующий синхроимпульс, который через блок 17 элементов задержки и блок 15 ключевых элементов поступает на тактовый вход С триггера 9. On the negative front of the output pulse of the element OR 11, i.e. on the positive edge of the pulse at the output of the element NOT 7, the pulse shaper 13 generates a strobe clock, which through the block 17 of the delay elements and the block 15 of the key elements is supplied to the clock input C of the trigger 9.

Устройство может быть использовано для контроля цифровых узлов, образующих длинную цепочечную структуру, в которых не происходит инвертирования фазы входного сигнала, т. е. с четным количеством последовательно соединенных функциональных элементов НЕ, И-НЕ, ИЛИ-НЕ, а также для контроля формирователей длительности импульсов (одновибраторов и т.п.). The device can be used to control digital nodes that form a long chain structure, in which the phase of the input signal does not invert, i.e. with an even number of function elements NOT, AND-NOT, OR-NOT connected in series, as well as to control the formers of duration pulses (single vibrators, etc.).

Контроль осуществляется следующим образом. The control is as follows.

Вначале вместо одного из контролируемых узлов 24 к выходу коммутатора 2 подключается эталонный узел, после чего на вход 19 устройства подается сигнал разрешения контроля. С помощью управляющих сигналов, поступающих с входов 21 и 22 устройства на входы блоков 14 и 15 ключевых элементов, производится формирование тактирующих синхроимпульсов, задержанных с помощью элементов задержки, входящих в блоки 16 и 17 элементов задержки. Путем последовательного увеличения времени задержки добиваются такого временного положения синхронизирующего импульса, при котором на выходах триггеров 8 и 9 устанавливаются сигналы нулевого уровня, свидетельствующие об отсутствии сбоев, вызванных малой задержкой синхроимпульсов по отношению к входному импульсу. First, instead of one of the monitored nodes 24, a reference node is connected to the output of the switch 2, after which a control permission signal is supplied to the device input 19. Using the control signals from the inputs 21 and 22 of the device to the inputs of the blocks 14 and 15 of the key elements, the formation of clock pulses, delayed using delay elements included in the blocks 16 and 17 of the delay elements. By sequentially increasing the delay time, a temporary position of the synchronizing pulse is achieved in which zero-level signals are established at the outputs of triggers 8 and 9, indicating that there are no failures caused by a small delay of the clock pulses with respect to the input pulse.

Затем вместо эталонного узла подключается контролируемый узел и подается сигнал на вход 19 устройства. Then, instead of the reference node, the controlled node is connected and a signal is supplied to the input 19 of the device.

В случае правильного функционирования контролируемого узла на выходах триггеров 8 и 9 будут сигналы нулевого уровня, что индицируется блоком 10. В случае появления на выходах триггеров 8 и 9 сигналов единичного уровня увеличивают в пределах допустимого время задержки синхронизирующего импульса путем увеличения количества подключенных элементов задержки 16i и 17i в блоках 16 и 17 соответственно. Если увеличение времени задержки не приведет к установлению уровней на выходах триггеров 8 и 9, то контролируемый узел считают неисправным. Соответствующее состояние контролируемого узла индицируется блоком 10 индикации. If the controlled node is functioning correctly, the outputs of triggers 8 and 9 will have zero level signals, which is indicated by unit 10. If the outputs of triggers 8 and 9 appear, the signals of a single level increase the delay time of the synchronizing pulse by increasing the number of connected delay elements 16i and 17i in blocks 16 and 17, respectively. If the increase in the delay time does not lead to the establishment of levels at the outputs of the triggers 8 and 9, then the monitored node is considered faulty. The corresponding state of the monitored node is indicated by the display unit 10.

Claims (1)

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ, содержащее генератор тактовых импульсов, первый коммутатор, два блока пороговых элементов, два триггера и блок индикации, причем выход генератора тактовых импульсов соединен с информационным входом первого коммутатора, входы установки в "0" первого и второго триггеров объединены и подключены к входу начальной установки устройства, прямые выходы триггеров соединены с входами блока индикации, отличающееся тем, что, с целью расширения функциональных возможностей устройства за счет выявления сбоев по длительности переднего и заднего фронтов входного сигнала, в него введены два элемента НЕ, второй коммутатор, два формирователя импульсов, два блока ключевых элементов, два блока элементов задержки и элемент ИЛИ, причем группа адресных входов и вход разрешения устройства соединены соответственно с группой информационных входов и управляющим входом первого коммутатора, выходы которого соединены с соответствующими входами элемента ИЛИ и являются выходами устройства для подключения к входам контролируемых узлов, информационные входы второго коммутатора являются информационными входами устройства для подключения к выходам контролируемых узлов, входы первого блока пороговых элементов объединены с входами второго блока пороговых элементов и подключены к выходам второго коммутатора, управляющий вход которого является входом задания режима устройства, первая и вторая группы входов управления длительностью выходного импульса устройства соединены с первыми группами входов соответственно первого и второго блоков ключевых элементов, вторые группы входов которых соединены с группами выходов соответственно первого и второго блоков элементов задержки, входы которых соединены с выходами соответственно первого и второго формирователей импульсов, вход второго формирователя импульсов соединен с выходом первого элемента НЕ, вход которого соединен с входом первого формирователя элементов и выходом элемента ИЛИ, выходы первого и второго блока ключевых элементов соединены с входами синхронизации соответственно первого и второго триггеров, информационный вход первого триггера соединен с выходом первого блока пороговых элементов, выход второго блока пороговых элементов соединен с информационным входом второго триггера. DEVICE FOR MONITORING DIGITAL NODES, comprising a clock generator, a first switch, two blocks of threshold elements, two triggers and an indication unit, the output of a clock generator being connected to the information input of the first switch, the inputs of the unit “0” of the first and second triggers are combined and connected to the input of the initial installation of the device, the direct outputs of the triggers are connected to the inputs of the display unit, characterized in that, in order to expand the functionality of the device by identifying failures the duration of the leading and trailing edges of the input signal, two NOT elements, a second switch, two pulse shapers, two blocks of key elements, two blocks of delay elements and an OR element are introduced into it, and the group of address inputs and the device resolution input are connected respectively to the group of information inputs and the control input of the first switch, the outputs of which are connected to the corresponding inputs of the OR element and are the outputs of the device for connecting to the inputs of the controlled nodes, information inputs to of the second switch are the information inputs of the device for connecting to the outputs of the monitored nodes, the inputs of the first block of threshold elements are combined with the inputs of the second block of threshold elements and connected to the outputs of the second switch, the control input of which is the input of the device mode setting, the first and second groups of inputs control the duration of the output pulse the devices are connected to the first input groups of the first and second blocks of key elements, respectively, the second input groups of which are connected are connected to the output groups of the first and second blocks of delay elements, respectively, whose inputs are connected to the outputs of the first and second pulse shapers, the input of the second pulse shaper is connected to the output of the first element NOT, the input of which is connected to the input of the first shaper and the output of the OR element, the outputs of the first and the second block of key elements are connected to the synchronization inputs of the first and second triggers, respectively, the information input of the first trigger is connected to the output of the first eye threshold elements, a second output unit threshold elements is connected to data input of the second flip-flop.
SU4013247 1986-01-17 1986-01-17 Device for checking numeric units RU1354989C (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4013247 RU1354989C (en) 1986-01-17 1986-01-17 Device for checking numeric units

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4013247 RU1354989C (en) 1986-01-17 1986-01-17 Device for checking numeric units

Publications (1)

Publication Number Publication Date
RU1354989C true RU1354989C (en) 1994-08-15

Family

ID=30440378

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4013247 RU1354989C (en) 1986-01-17 1986-01-17 Device for checking numeric units

Country Status (1)

Country Link
RU (1) RU1354989C (en)

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР N 1045229, кл. G 06F 11/16, 1983. *
Авторское свидетельство СССР N 962958, кл. G 06F 11/16, 1981. *

Similar Documents

Publication Publication Date Title
CA1159533A (en) Clock check circuit
RU1354989C (en) Device for checking numeric units
SU1020829A1 (en) Device for checking logic units
SU1534461A1 (en) Device for checking group of digital units
SU1221732A2 (en) Device for checking pulse sequence
SU1125628A1 (en) Fault detection device for synchronized digital units
SU1043668A1 (en) Pulse counter checking device
SU1383370A1 (en) Device for checking logical blocks
SU1531100A1 (en) Device for checking radioelectronic units
SU1446629A1 (en) Device for modelling engineering systems
SU1124313A1 (en) Device for automatic inspecting and trouble tracing
SU1401587A1 (en) Device for checking pulse recurrence sequence
SU1264186A1 (en) Device for checking digital units
SU1086433A1 (en) Test check device for digital blocks
SU1103198A1 (en) Digital revolution relay register control system
SU1381513A1 (en) Device for checking terminals of lsi
SU1354195A1 (en) Device for checking digital units
SU1598031A1 (en) Device for diagnosis of of systems of pulsed-phase control of thyristor converter
SU1078623A1 (en) Device for dividing pulse frequency with check
SU1732301A1 (en) Output assembly of tester
SU1140066A1 (en) Logic circuit checking device
JP2599759B2 (en) Flip-flop test method
SU1262430A1 (en) Device for testing electronic logic circuits
SU993168A1 (en) Logic assembly checking device
SU1332322A1 (en) Device for controlling logical units