RU1354989C - Device for checking numeric units - Google Patents
Device for checking numeric units Download PDFInfo
- Publication number
- RU1354989C RU1354989C SU4013247A RU1354989C RU 1354989 C RU1354989 C RU 1354989C SU 4013247 A SU4013247 A SU 4013247A RU 1354989 C RU1354989 C RU 1354989C
- Authority
- RU
- Russia
- Prior art keywords
- inputs
- input
- elements
- output
- outputs
- Prior art date
Links
Images
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Description
Изобретение относится к автоматике и вычислительной технике и может найти применение для диагностирования цифровых узлов. The invention relates to automation and computer technology and may find application for diagnosing digital nodes.
Целью изобретения является расширение функциональных возможностей устройства за счет выявления сбоев по длительности переднего и заднего фронтов выходного сигнала в цифровых узлах различной элементной базы. The aim of the invention is to expand the functionality of the device by identifying failures in the duration of the leading and trailing edges of the output signal in the digital nodes of various components.
На фиг. 1 приведена структурная схема предлагаемого устройства; на фиг. 2 - функциональные схемы блока ключевых элементов и блока элементов задержки. In FIG. 1 shows a structural diagram of the proposed device; in FIG. 2 is a functional diagram of a block of key elements and a block of delay elements.
Устройство содержит генератор 1 тактовых импульсов, коммутаторы 2 и 3, блоки 4 и 5 пороговых элементов, элементы НЕ 6 и 7, триггеры 8 и 9, блок 10 индикации, элемент ИЛИ 11, формирователи 12 и 13 импульсов, блоки 14 и 15 ключевых элементов, блоки 16 и 17 элементов задержки, первую группу 18 управляющих входов, первый и второй входы 19 и 20, вторую и третью группы 21, 22 управляющих входов, вход 23 начальной установки, блок 24 диагностируемых узлов. The device contains a clock pulse generator 1, switches 2 and 3, blocks of threshold elements 4 and 5, elements NOT 6 and 7,
Блок 14 ключевых элементов и блок 16 элементов задержки содержат k ключевых элементов 14i (1 ≅i≅ k), элемент ИЛИ 25 и k элементов задержки 16i. The key element block 14 and the
Блок 15 ключевых элементов и блок 17 элементов задержки аналогичны блоку 14 ключевых элементов и блоку 16 элементов задержки соответственно. The key element block 15 and the delay element block 17 are similar to the key element block 14 and the
Устройство работает следующим образом. The device operates as follows.
На входы 18 устройства поступают сигналы, обеспечивающие подключение к выходу коммутатора 2 одного из диагностируемых узлов 24, а на вход 20 поступает сигнал, по которому к выходу выбранного узла через коммутатор 3 подключаются какие-либо два пороговых элемента из блоков 4 и 5 пороговых элементов (по одному из каждого), соответствующих номиналу питающего напряжения выбранного узла 24i. The inputs 18 of the device receive signals providing a connection to the output of the switch 2 of one of the diagnosed nodes 24, and the input 20 receives a signal through which any two threshold elements from blocks 4 and 5 of the threshold elements are connected to the output of the selected node through switch 3 ( one of each) corresponding to the nominal voltage of the selected node 24i.
Сигналом начальной установки, поступающим на вход 23, триггеры 8 и 9 устанавливаются в "0". После подачи сигнала разрешения на первый управляющий вход 19 выходные импульсы генератора 1 импульсов начинают поступать на вход выбранного диагностируемого узла 24i и одновременно на один из входов элемента ИЛИ 11. The initial installation signal, which is input 23,
По положительному фронту выходного импульса элемента ИЛИ 11 формирователь 12 импульсов формирует стробирующий импульс, который через блок 16 элементов задержки и блок 14 ключевых элементов поступает на тактовый вход С триггера 8. On the positive front of the output pulse of the element OR 11, the pulse shaper 12 generates a strobe pulse, which through the
По отрицательному фронту выходного импульса элемента ИЛИ 11, т.е. по положительному фронту импульса на выходе элемента НЕ 7, формирователь 13 импульсов формирует стробирующий синхроимпульс, который через блок 17 элементов задержки и блок 15 ключевых элементов поступает на тактовый вход С триггера 9. On the negative front of the output pulse of the element OR 11, i.e. on the positive edge of the pulse at the output of the element NOT 7, the pulse shaper 13 generates a strobe clock, which through the block 17 of the delay elements and the block 15 of the key elements is supplied to the clock input C of the trigger 9.
Устройство может быть использовано для контроля цифровых узлов, образующих длинную цепочечную структуру, в которых не происходит инвертирования фазы входного сигнала, т. е. с четным количеством последовательно соединенных функциональных элементов НЕ, И-НЕ, ИЛИ-НЕ, а также для контроля формирователей длительности импульсов (одновибраторов и т.п.). The device can be used to control digital nodes that form a long chain structure, in which the phase of the input signal does not invert, i.e. with an even number of function elements NOT, AND-NOT, OR-NOT connected in series, as well as to control the formers of duration pulses (single vibrators, etc.).
Контроль осуществляется следующим образом. The control is as follows.
Вначале вместо одного из контролируемых узлов 24 к выходу коммутатора 2 подключается эталонный узел, после чего на вход 19 устройства подается сигнал разрешения контроля. С помощью управляющих сигналов, поступающих с входов 21 и 22 устройства на входы блоков 14 и 15 ключевых элементов, производится формирование тактирующих синхроимпульсов, задержанных с помощью элементов задержки, входящих в блоки 16 и 17 элементов задержки. Путем последовательного увеличения времени задержки добиваются такого временного положения синхронизирующего импульса, при котором на выходах триггеров 8 и 9 устанавливаются сигналы нулевого уровня, свидетельствующие об отсутствии сбоев, вызванных малой задержкой синхроимпульсов по отношению к входному импульсу. First, instead of one of the monitored nodes 24, a reference node is connected to the output of the switch 2, after which a control permission signal is supplied to the device input 19. Using the control signals from the inputs 21 and 22 of the device to the inputs of the blocks 14 and 15 of the key elements, the formation of clock pulses, delayed using delay elements included in the
Затем вместо эталонного узла подключается контролируемый узел и подается сигнал на вход 19 устройства. Then, instead of the reference node, the controlled node is connected and a signal is supplied to the input 19 of the device.
В случае правильного функционирования контролируемого узла на выходах триггеров 8 и 9 будут сигналы нулевого уровня, что индицируется блоком 10. В случае появления на выходах триггеров 8 и 9 сигналов единичного уровня увеличивают в пределах допустимого время задержки синхронизирующего импульса путем увеличения количества подключенных элементов задержки 16i и 17i в блоках 16 и 17 соответственно. Если увеличение времени задержки не приведет к установлению уровней на выходах триггеров 8 и 9, то контролируемый узел считают неисправным. Соответствующее состояние контролируемого узла индицируется блоком 10 индикации. If the controlled node is functioning correctly, the outputs of
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4013247 RU1354989C (en) | 1986-01-17 | 1986-01-17 | Device for checking numeric units |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU4013247 RU1354989C (en) | 1986-01-17 | 1986-01-17 | Device for checking numeric units |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1354989C true RU1354989C (en) | 1994-08-15 |
Family
ID=30440378
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU4013247 RU1354989C (en) | 1986-01-17 | 1986-01-17 | Device for checking numeric units |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1354989C (en) |
-
1986
- 1986-01-17 RU SU4013247 patent/RU1354989C/en active
Non-Patent Citations (2)
Title |
---|
Авторское свидетельство СССР N 1045229, кл. G 06F 11/16, 1983. * |
Авторское свидетельство СССР N 962958, кл. G 06F 11/16, 1981. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CA1159533A (en) | Clock check circuit | |
RU1354989C (en) | Device for checking numeric units | |
SU1020829A1 (en) | Device for checking logic units | |
SU1534461A1 (en) | Device for checking group of digital units | |
SU1221732A2 (en) | Device for checking pulse sequence | |
SU1125628A1 (en) | Fault detection device for synchronized digital units | |
SU1043668A1 (en) | Pulse counter checking device | |
SU1383370A1 (en) | Device for checking logical blocks | |
SU1531100A1 (en) | Device for checking radioelectronic units | |
SU1446629A1 (en) | Device for modelling engineering systems | |
SU1124313A1 (en) | Device for automatic inspecting and trouble tracing | |
SU1401587A1 (en) | Device for checking pulse recurrence sequence | |
SU1264186A1 (en) | Device for checking digital units | |
SU1086433A1 (en) | Test check device for digital blocks | |
SU1103198A1 (en) | Digital revolution relay register control system | |
SU1381513A1 (en) | Device for checking terminals of lsi | |
SU1354195A1 (en) | Device for checking digital units | |
SU1598031A1 (en) | Device for diagnosis of of systems of pulsed-phase control of thyristor converter | |
SU1078623A1 (en) | Device for dividing pulse frequency with check | |
SU1732301A1 (en) | Output assembly of tester | |
SU1140066A1 (en) | Logic circuit checking device | |
JP2599759B2 (en) | Flip-flop test method | |
SU1262430A1 (en) | Device for testing electronic logic circuits | |
SU993168A1 (en) | Logic assembly checking device | |
SU1332322A1 (en) | Device for controlling logical units |