[go: up one dir, main page]

KR970705271A - 차동 버스를 통한 데이타 전송을 위한 시스템(System for the fail-safe transmission of data via a differential bus) - Google Patents

차동 버스를 통한 데이타 전송을 위한 시스템(System for the fail-safe transmission of data via a differential bus) Download PDF

Info

Publication number
KR970705271A
KR970705271A KR1019970700945A KR19970700945A KR970705271A KR 970705271 A KR970705271 A KR 970705271A KR 1019970700945 A KR1019970700945 A KR 1019970700945A KR 19970700945 A KR19970700945 A KR 19970700945A KR 970705271 A KR970705271 A KR 970705271A
Authority
KR
South Korea
Prior art keywords
output
comparator
line
potential
value
Prior art date
Application number
KR1019970700945A
Other languages
English (en)
Other versions
KR100428524B1 (ko
Inventor
하랄트 아이제레
로베르트 모레즈
Original Assignee
요트. 게. 아. 롤페즈
필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트. 게. 아. 롤페즈, 필립스 일렉트로닉스 엔.브이. filed Critical 요트. 게. 아. 롤페즈
Publication of KR970705271A publication Critical patent/KR970705271A/ko
Application granted granted Critical
Publication of KR100428524B1 publication Critical patent/KR100428524B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/08Modifications for reducing interference; Modifications for reducing effects due to line faults ; Receiver end arrangements for detecting or overcoming line faults

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Dc Digital Transmission (AREA)
  • Small-Scale Networks (AREA)

Abstract

균형잡인 신호로 차동 버스(differential bus)를 통해 데이터를 전송하는 것은 확실할 뿐만 아니라 다양한 단일장해(fault), 즉 두 선중 하나에만 관련된 장해나 차동 버스의 두선이 단락 회로화되는 장해가 있는 경우에 확실성이 줄어들어도 데이터 전송이 가능한 이점을 제공한다. 이를 위해 두선 모두는 발생된 장해의 특성이 결정될 수 있도록 다른 한계값을 갖는 다수의 비교기에 연결되고, 그에 따라 비교기 출력은 회복된 데이터 신호가 유도되어야 하는 파형을 결정할 수 있다.

Description

차동 버스를 통한 데이타 전송을 위한 시스템(System for the fail-safe transmission of data via differential bus)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 다수의 스테이션(station)과 그에 대한 선 연결을 포함하는 시스템을 도시한 도면.
제2도는 스테이션의 기본적인 부분에 대한 블록도.

Claims (10)

  1. 제1공통선과 제2공통선을 통해 상호 연결된 다수의 스테이션간에 이진수 데이터를 전송하고, 이진수 데이터의 한 논리값에 대해 상기 제1선은 저전위를, 상기 제2선은 고전위를 갖는 반면 이진수 데이터의 다른 논리값에 대해 상기 제1선은 고전위를, 상기 제2선은 저전위를 갖고, 이진수 데이터의 논리값은 데이터 출력상의 출력에 대해 적어도 한 선의 전위로부터 유도되는 시스템에 있어서, 적어도 제1스테이션에 제1선상의 전위를 제2선상의 전위로부터 감산하고 감산에 의해 형성딘 차이가 제1한계값을 넘으면 제1비교기 출력을 통해 제1값의 출력 신호를 출력하기 위해 두 선 모두에 연결된 적어도 하나의 제1비교기가 제공되고, 상기 제1한계값은 두 선중 한 선에만 전위 전이가 발생하고 다른 선이 상기 이진수 데이터의 한 논리값에 대응하는 전위를 갖으면 제1비교기의 출력 신호가 또한 그 값을 변경하도록 선택되는 것을 특징으로 하는 시스템.
  2. 제1항에 있어서, 각 제1스테이션에 제1선상의 전위가 제2한계값 이하이면 제2비교기 출력에 제1값의 출력 신호를 발생시키기 위해 제1선에 연결된 제2비교기가 제공되고, 제1지연시간을 갖는 제1지연멤버를 통해 제1비교기 출력에 연결된 제1 메모리가 제공되고, 또한 제1비교기 출력상의 출력 신호가 제1지연 시간에 대응하는 시간 주기동안 연속적으로 제1값을 갖으면 상기 메모리의 출력이 제1비교기 출력에서 제2비교기 출력으로 데이터 출력을 교환하는 스위치에 연결되는 것을 특징으로 하는 시스템.
  3. 제2항에 있어서, 제1비교기 출력상의 출력신호가 제2지연 시간에 대응하는 시간 주기 동안 제1값을 주지 않으면 데이터 출력이 제2비교기 출력에서 제1비교기 출력으로 다시 교환되는 방법으로 제1메모리가 스위치를 교환하도록 각 제1스테이션내의 제1메모리가 제2지연시간을 갖는 제2지연 멤버를 통해 제1비교기 출력에 또한 연결되는 것을 특징으로 하는 시스템.
  4. 제1항 내지 제3항중 어느 한 항에 있어서, 제1 및 제2선을 구동하기 위해 스테이션내의 전자회로의 동작에 대해 적어도 수개의 스테이션에서 더 낮은 동작 전압이 유도되는 공급 전압파형을 이용하고, 이러한 스테이션 중 적어도 일부가 공급 전압을 운반하는 제3선을 통해 연결되고, 이러한 스테이션에 속하는 각 제1스테이션에 제3, 제4 및 제5비교기가 제공되어, 제2선상의 전위가 제3한계값을 넘으면 제3비교기 출력에 제1값의 출력 신호를 발생시키기 위해 제3비교기가 제2선에 연결되고, 제4비교기는 제1선에 연결되고, 또한 제5비교기는 제2선에 연결되며, 나중 두 비교기의 각각은 관련된 비교기에 연결된 선상의 전위가 동작 전압과 공급 전압 사이에서 값이 정해진 제4한계값을 넘으면 제4 및 제5비교기 출력에 각각 제1값의 출력신호를 발생시키고, 제2 및 제3메모리가 제공되고 각각은 제1 및 제2입력 및 출력을 구비하여, 제2메모리의 제1입력은 제1비교기 출력에 연결되고, 제2메모리의 제2입력은 제4비교기 출력에 연결되고, 제3메모리의 제1입력은 제5비교기 출력에 연결되고, 제3메모리의 제2입력은 제3지연 시간을 갖는 제3지연 멤버를 통해 제5비교기 출력에 연결되고, 제2메모리의 출력은 제3비교기 출력을 데이터 출력에 연결시키도록 스위치에 연결되고, 또한 제3메모리의 출력은 제2비교기 출력을 데이터 출력에 연결시키도록 스위치에 연결되는 것을 특징으로 하는 시스템.
  5. 제4항에 있어서, 장해 지시 출력을 구비하고, 각 제1스테이션에 제1 및 제2카운터가 제공되고 각각은 카운트입력, 재설정 및 카운트 출력을 구비하여, 두 카운터 모두의 카운트 입력은 제1비교기 출력에 연결되고, 제1카운터의 재설정 입력은 제2비교기 출력에 연결되고, 제2카운터의 재설정 입력은 제3비교기 출력에 연결되고, 또한 메모리의 출력뿐만 아니라 두 카운터 모두의 카운트 출력은 상기 장해 지시 출력에 연결되는 것을 특징으로 하는 시스템.
  6. 제1항 내지 제5항중 어느 한 항에 있어서, 각 스테이션내의 각 선이 관련된 스위치를 통해 이진수 데이터의 다른 논리값에 대한 전위에 연결되고 장해가 없는 경우에서 이진수 데이터의 다른 논리값을 전송하기 이해 두 스위치 모두를 닫는 구동 회로가 제공되고, 두 선중 적어도 하나가 이진수 데이터의 다른 논리값에 대응하는 전위로부터 적어도 벗어난 전압에 연결된 저 임피던스가 되는 장해의 경우, 상기 구동 회로가 관련된 선에 대한 스위치의 폐쇄를 방지하는 것을 특징으로 하는 시스템.
  7. 제4항 내지 제6항중 어느 한 항에 있어서, 각 제1스테이션내의 제1선이 제1레지스터를 통해 저전위에 연결되고, 제2선이 제2레지스터를 통해 고전위에 연결되고, 제1스위치가 상기 제1레지스터와 직렬로 연결되고 제2스위치가 상기 제2레지스터와 직렬로 연결되고, 또한 제2메모리의 출력이 제1스위치에 연결되고 제1 및 제3메모리의 출력이 제2스위치에 함께 연결되는 것을 특징으로 하는 시스템.
  8. 제7항에 있어서, 적어도 일부의 스테이션의 소자, 특히 비교기, 메모리 및 카운터에 대한 동작 전압을 명백히 교환함으로서 전력 소모가 실질적으로 줄어든 대기 상태에서 제2선이 제3의 더 큰 레지스터를 통해 더 높은 공급전압에만 연결되고, 대기 상태에서 활성화되는 두 개의 또 다른 비교기가 제공되어, 제1선상의 전위가 소정의 제5한계값을 넘으면 또 다른 제1비교기 출력에 제1값의 출력 신호를 발생시키기 위해 또다른 제1비교기가 제1선에 연결되고, 또 다른 제1비교기 출력이 제1스위치에 연결되고, 제2선상의 전위가 소정의 제6한계값 이하로 강하되면 또다른 제2비교기 출력에 제1값의 출력 신호를 발생시키기 위해 또 다른 제2비교기가 제2선에 연결되고, 또한 또 다른 제2비교기 출력이 제2스위치에 연결되는 것을 특징으로 하는 시스템.
  9. 제8항에 있어서, 대기 상태에서 활성화되는 또 다른 제3비교기가 제공되어 제1선상의 전위가 소정의 제7한계값을 넘으면 또 다른 제3비교기 출력에 제1값의 출력 신호를 발생시키기 위해 제1선에 연결되고, 또 다른 제1비교기 출력이 제1값의 출력 신호를 발생시키기 않으면 또 다른 제3비교기 출력이 또한 제1스위치에 연결되는 것을 특징으로 하는 시스템.
  10. 상기 청구항중 어느 한 항에서 청구된 시스템을 위한 스테이션.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970700945A 1995-06-08 1996-06-07 차동버스를통한데이터전송을위한시스템 KR100428524B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
DE19520930 1995-06-08
DE19523031A DE19523031A1 (de) 1995-06-08 1995-06-24 System zum Übertragen von Daten über einen differentiellen Bus
DE19520930.3 1995-06-24
DE19523031.0 1995-06-24

Publications (2)

Publication Number Publication Date
KR970705271A true KR970705271A (ko) 1997-09-06
KR100428524B1 KR100428524B1 (ko) 2004-07-15

Family

ID=7763925

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970700945A KR100428524B1 (ko) 1995-06-08 1996-06-07 차동버스를통한데이터전송을위한시스템

Country Status (2)

Country Link
KR (1) KR100428524B1 (ko)
DE (2) DE19523031A1 (ko)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19704862A1 (de) * 1997-02-10 1998-08-13 Philips Patentverwaltung System zum Übertragen von Daten
DE19813952C1 (de) * 1998-03-28 1999-11-04 Telefunken Microelectron Signalisierungsendstufe zur Erzeugung digitaler Spannungssignale auf einem Bussystem
DE19822259C2 (de) * 1998-05-18 2000-07-06 Siemens Ag Sendeeinrichtung und Bussystem zur Datenübertragung
DE19826387C2 (de) * 1998-06-12 2003-07-17 Sgs Thomson Microelectronics Überwachungsschaltung für ein Datenübertragungsnetz
DE19826388B4 (de) 1998-06-12 2007-01-11 Sgs-Thomson Microelectronics Gmbh Fehlerverarbeitungsschaltung für eine Empfangsstelle eines Datenübertragungssystems
DE19850672C2 (de) * 1998-11-03 2003-07-31 St Microelectronics Gmbh Leitungsfehlerprüfschaltung für ein elektrisches Datenübertragungssystem
DE10349600B4 (de) * 2002-10-25 2011-03-03 Infineon Technologies Ag Verfahren zur Überprüfung von Leitungsfehlern in einem Bussystem und Bussystem
DE102006048073A1 (de) * 2006-10-11 2008-04-17 Wabco Gmbh Vorrichtung zum Sensieren eines Fehlerstromes in einem Feldbussystem
US9568533B2 (en) 2014-05-27 2017-02-14 GM Global Technology Operations LLC Method and apparatus for open-wire fault detection and diagnosis in a controller area network

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW198778B (ko) * 1991-04-29 1993-01-21 Philips Nv
JP3137809B2 (ja) * 1993-07-20 2001-02-26 株式会社日立製作所 送受信回路

Also Published As

Publication number Publication date
DE59604107D1 (de) 2000-02-10
KR100428524B1 (ko) 2004-07-15
DE19523031A1 (de) 1996-12-12

Similar Documents

Publication Publication Date Title
US20020178321A1 (en) Programmable system including self locking memory circuit for a tristate data bus
US6747498B1 (en) CAN receiver wake-up circuit
KR950004643A (ko) 송수신 회로
KR100247604B1 (ko) 디지탈 전압 시프터 및 이를 이용한 시스템
KR940022279A (ko) 신호전송방법과 신호전송회로 및 그것을 사용한 정보처리시스템
KR970705271A (ko) 차동 버스를 통한 데이타 전송을 위한 시스템(System for the fail-safe transmission of data via a differential bus)
JP3773956B2 (ja) 差動バスを介してデータを伝送するシステム
US4819225A (en) Redundant and fault tolerant communication link
KR950004753A (ko) 차동형 mos 전송회로
CN111181738B (zh) 一种poe供电设备和系统
US5793662A (en) Null convention adder
SE421355B (sv) Digital databehandlingsanordning speciellt for jernvegssekerhetssystem
GB2075314A (en) Signal transmission system
US6008671A (en) Clock signal monitoring apparatus
US6697966B1 (en) Data bus for a plurality of nodes
US5977662A (en) Electronic switching device and circuits with a plurality of such switching devices
US7212034B2 (en) Current mode signaling in electronic data processing circuit
KR970049539A (ko) 버스 드라이버 고장 검출 시스템
CN106100627B (zh) 一种可脉冲响应的开关机分置控制电路
US6150844A (en) High voltage tolerance output stage
CN219394818U (zh) 一种双电平输出电路及双电平输出系统
CN111581130B (zh) 设备接入检测控制方法、系统及电子设备
JPH0685717A (ja) 平衡伝送路断線検出回路
KR930702867A (ko) 데이터의 송수신 방법 및 그 장치
KR960012308B1 (ko) 통신장치에 있어서 시스템 유지 및 보수를 위한 제어회로

Legal Events

Date Code Title Description
PA0105 International application

Patent event date: 19970210

Patent event code: PA01051R01D

Comment text: International Patent Application

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20010607

Comment text: Request for Examination of Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20030528

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20040128

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20040412

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20040413

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
PR1001 Payment of annual fee

Payment date: 20070404

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20080411

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20090327

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20100401

Start annual number: 7

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20110412

Start annual number: 8

End annual number: 8

FPAY Annual fee payment
PR1001 Payment of annual fee

Payment date: 20120402

Start annual number: 9

End annual number: 9

FPAY Annual fee payment
PR1001 Payment of annual fee

Payment date: 20130411

Start annual number: 10

End annual number: 10

PR1001 Payment of annual fee

Payment date: 20140401

Start annual number: 11

End annual number: 11

PR1001 Payment of annual fee

Payment date: 20150401

Start annual number: 12

End annual number: 12

FPAY Annual fee payment

Payment date: 20160411

Year of fee payment: 13

PR1001 Payment of annual fee

Payment date: 20160411

Start annual number: 13

End annual number: 13

EXPY Expiration of term
PC1801 Expiration of term