[go: up one dir, main page]

KR970004742A - 화상표시장치 - Google Patents

화상표시장치 Download PDF

Info

Publication number
KR970004742A
KR970004742A KR1019960023754A KR19960023754A KR970004742A KR 970004742 A KR970004742 A KR 970004742A KR 1019960023754 A KR1019960023754 A KR 1019960023754A KR 19960023754 A KR19960023754 A KR 19960023754A KR 970004742 A KR970004742 A KR 970004742A
Authority
KR
South Korea
Prior art keywords
video signal
signal
field
period
line period
Prior art date
Application number
KR1019960023754A
Other languages
English (en)
Other versions
KR100392690B1 (ko
Inventor
도시히코 하마마쓰
마사유키 스에마쓰
마코도 곤도
Original Assignee
오가 노리오
소니 가부시기가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오가 노리오, 소니 가부시기가이샤 filed Critical 오가 노리오
Publication of KR970004742A publication Critical patent/KR970004742A/ko
Application granted granted Critical
Publication of KR100392690B1 publication Critical patent/KR100392690B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/2624Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects for obtaining an image which is composed of whole input images, e.g. splitscreen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Liquid Crystal (AREA)
  • Studio Circuits (AREA)
  • Television Systems (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
  • Television Signal Processing For Recording (AREA)
  • Indicating And Signalling Devices For Elevators (AREA)
  • Closed-Circuit Television Systems (AREA)

Abstract

2개의 필드메모리를 사용하여, 영상신호의 각 라인기간분을 대략 1/2로 시간축압축함에 있어서, 필드메모리에 있어서 추월독출상태가 생긴 경우에도, 그것에 따라서 표시화상에 나타나는 표시결함을 억제한다.
라인메모리부(14)로부터 얻어지는 1/2라인기간분의 영상신호와 2개의 필드메모리부(16),(17)의 각각으로부터 얻어지는 1/2라인기간분의 영상신호와를 교호로 취출하여, 필드기간분으로 구분된 영상신호를 형성하는 신호선택부(25)와, 신호선택부(25)로부터의 영상신호에 따라서 2화면 화상을 표시하는 2화면 화상표시부(28)와, 필드메모리부(16),(17)에 있어서의 추월독출상태의 검출을 행하는 추월상태검출부(30)와, 추월상태검출부(30)에 의하여 추월독출상태가 검출되었을 때, 그것에 따라서, 필드메모리부(16),(17)에 있어서의 영상신호의 각 필드기간분에 대해서의 기입-독출타이밍의 조정을 행하는 타이밍신호형성부(21)를 구비한다.

Description

화상표시장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 관한 화상표시장치의 일예를 나타낸 블록구성도, 제2도는 제1도에 나타낸 예에 있어서의 동작설명을 위한 신호파형도, 제3도는 제1도에 나타낸 예에 있어서의 동작설명을 위한 타임차트.

Claims (6)

  1. 제1의 영상신호가 1라인기간분씩 순차 기입되는 동시에, 기입된 상기 제1의 영상신호의 각 라인기간분이 상기 제1의 영상신호의 1/2라인기간에 상당하는 시간내에 독출되어 형성되는 제1의 1/2라인기간분의 영상신호가 순차 간헐적으로 얻어지는 라인메모리부와, 제2의 영상신호가 제1의 하나 걸러의 필드기간분의 각각씩 순차 기입되는 상태가 취해지는 동시에, 기입된 상기 제2의 영상신호의 각 필드기간분을 형성하는 각 라인기간분이 상기 제1의 영상신호의 1/2라인기간에 상당하는 시간내에 간헐적으로 독출되어 형성되는 제2의 1/2라인기간분의 영상신호가 순차 간헐적으로 얻어지는 제1의 필드메모리부와, 상기 제2의 영상신호가 제2의 하나 걸러의 필드기간분의 각각씩 순차 기입되는 동시에, 기입된 상기 제2의 영상신호의 각 필드기간분을 형성하는 각 라인 기간분이 상기 제1의 영상신호의 1/2라인기간에 상당하는 시간내에 간헐적으로 독출되어 형성되는 제3의 1/2라인기간분의 영상신호가 순차 간헐적으로 얻어지는 제2의 필드메모리부와, 상기 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호와 상기 제1의 필드메모리부로부터 얻어지는 제2의 1/2라인기간분의 영상신호와를 교호로 취출하여, 1필드기간분의 영상신호를 형성하는 상태와, 상기 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호와 상기 제2의 필드메모리부로부터 얻어지는 제3의 1/2라인기간분의 영상신호와를 교호로 취출하여, 1필드기간분의 영상신호를 형성하는 상태와를 교호로 취하는 신호선택부와, 이 신호선택부로부터 1필드기간분씩 얻어지는 영상신호에 따라서, 상기 제1의 영상신호에 따른 화상 및 제2의 영상신호에 따른 화상에 각각 대응하는 2화면 화상을 표시하는 2화면 화상표시부와, 상기 제1의 필드메모리부 및 제2의 필드메모리부의 각각에 있어서의 각 라인기간분의 영상신호에 대해서의 추월독출상태의 검출을 행하는 추월상태검출부와, 이 추월상태검출부에 의하여 상기 추월독출상태가 검출되었을 때, 상기 제1의 필드메모리부 및 제2의 필드메모리부의 각각에 있어서의 상기 제2의 영상신호의 하나걸러의 필드기간분의 각각에 대해서의 기입 -독출타이밍의 조정을 행하고, 상기 추월독출상태에 따른 상기 2화면화상표시부에 의하여 표시되는 2화면 화상에 있어서의 표시결함을 억제하는 기입 -독출타이밍제어수단과, 를 구비하여 구성되는 화상표시장치.
  2. 제1항에 있어서, 기입-독출타이밍제어수단이 추월상태검출부에 의하여 추월독출이 행해지는 상태가 검출되었을 때 행하는 기입-독출타이밍의 조정의 결과 얻어지는 상태를 상기 추월상태검출부에 의하여 추월독출이 행해지는 상태가 검출되지 않게 되기까지 유지하는 것을 특징으로 하는 화상표시장치.
  3. 제1항 또는 제2항에 있어서, 기입-독출타이밍제어수단이 추월상태검출부에 의하여 추월독출이 행해지는 상태가 검출되었을 때, 제2의 영상신호의 제1의 하나 걸러의 필드기간분의 각각이 제2의 필드메모리부에 순차 기입되는 동시에, 상기 제2의 영상신호의 제2의 하나 걸러의 필드기간분의 각각이 제1의 필드메모리부에 순차 기입되는 상태를 설정하는 것을 특징으로 하는 화상표시장치.
  4. 제1항 또는 제2항에 있어서, 제1의 영상신호에 포함되는 동기신호를 취출하는 제1의 동기신호분리부와, 제2의 영상신호에 포함되는 동기신호를 취출하는 제2의 동기신호분리부와, 상기 제1의 동기신호분리부로부터 얻어지는 동기신호에 동기한, 라인메모리부에 대한 기입용 및 독출용 타이밍신호, 제1의 필드메모리부에 대한 독출용 타이밍신호, 및 제2의 필드메모리부에 대한 독출용 타이밍신호를 형성하는 제1의 타이밍신호형성부와, 상기 제2의 동기신호분리부로부터 얻어지는 동기신호에 동기한, 제1의 필드메모리부에 대한 기입용 타이밍신호, 및 제2의 필드메모리부에 대한 기입용 타이밍신호를 형성하는 제2의 타이밍신호형성부가 구비되고, 상기 제2의 타이밍신호형성부가 기입-독출타이밍제어수단을 형성하는 것을 특징으로 하는 화상표시장치.
  5. 제1항 또는 제2항에 있어서, 기입-독출타이밍제어수단이 추월상태검출부에 의하여 추원독출이 행해지는 상태가 검출되었을 때, 제2의 영상신호의 제1의 하나 걸러의 필드기간분의 하나의 제1의 필드메모리부에의 기입이 종료한 후에, 상기 제1의 필드메모리부로부터 상기 제2의 영상신호의 제1의 하나 걸러의 필드기간분의 하나를 형성하는 각 라인기간분의 독출되는 동시에, 제2의 영상신호의 제2의 하나 걸러의 필드기간분의 하나의 제2의 필드메모리부에의 기입이 종료한 후에, 상기 제2의 필드메모리부로부터 상기 제2의 영상신호의 제2의 하나 걸러의 필드기간분의 하나를 형성하는 각 라인기간분의 독출되는 상태를 설정하는 것을 특징으로 하는 화상표시장치.
  6. 제1항 또는 제2항에 있어서, 화상뮤트신호발생부가 구비되고, 신호선택부가 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호와 제1의 필드메모리부로부터 얻어지는 제2의 1/2라인기간분의 영상신호와의 사이, 또는 상기 제1의 필드메모리부로부터 얻어지는 제2의 1/2라인기간분의 영상신호와 상기 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호와의 사이에, 상기 화상뮤트신호발생부로부터의 화상뮤트신호를 취출하고, 상기 라인메모리로부터 얻어지는 제1의 1/2라인기간분의 영상신호, 상기 제1의 필드메모리부로부터 얻어지는 제2의 1/2라인기간분의 영상신호, 및 상기 화상뮤트신호를 포함하는 1필드기간분의 영상신호를 형성하는 상태와, 상기 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호와 상기 제2의 필드메모리부로부터 얻어지는 제3의 1/2라인기간분의 영상신호와의 사이, 또는 상기 제2의 필드메모리부로부터 얻어지는 제3의 1/2라인기간분의 영상신호와 상기 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호와의 사이에, 상기 화상뮤트신호발생부로부터의 화상뮤트신호를 취출하고, 상기 라인메모리부로부터 얻어지는 제1의 1/2라인기간분의 영상신호, 상기 제2의 필드메모리부로부터 얻어지는 제3의 1/2인기간분의 영상신호, 및 상기 화상뮤트신호를 포함하는 1필드기간분의 영상신호를 형성하는 상태를 선택적으로 취하는 것을 특징으로 하는 화상표시장치.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960023754A 1995-06-30 1996-06-26 화상표시장치 KR100392690B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP16535695A JP3572725B2 (ja) 1995-06-30 1995-06-30 画像表示装置
JP95-165356 1995-06-30

Publications (2)

Publication Number Publication Date
KR970004742A true KR970004742A (ko) 1997-01-29
KR100392690B1 KR100392690B1 (ko) 2003-10-22

Family

ID=15810817

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960023754A KR100392690B1 (ko) 1995-06-30 1996-06-26 화상표시장치

Country Status (9)

Country Link
US (1) US5841445A (ko)
EP (1) EP0751679B1 (ko)
JP (1) JP3572725B2 (ko)
KR (1) KR100392690B1 (ko)
CN (1) CN1104805C (ko)
AT (1) ATE295047T1 (ko)
DE (1) DE69634676T2 (ko)
MY (1) MY121900A (ko)
PL (1) PL180758B1 (ko)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7106384B1 (en) * 1999-02-09 2006-09-12 Micronas Gmbh Method and device for simultaneously representing at least a first and a second sequence of pictures in an overall picture
JP2002101376A (ja) * 2000-09-22 2002-04-05 Mitsubishi Electric Corp ラインメモリ
US20040196410A1 (en) * 2003-04-01 2004-10-07 Johnson Robert C. Method and apparatus for setting timing parameters for broadcast programs
WO2005094069A1 (ja) * 2004-03-25 2005-10-06 Pioneer Corporation 画像処理装置および画像処理方法
JP2007075163A (ja) * 2005-09-09 2007-03-29 Olympus Medical Systems Corp 画像表示装置
TWI447643B (zh) * 2011-06-17 2014-08-01 Mstar Semiconductor Inc 資料存取方法以及可存取資料的電子裝置
CN112257787B (zh) * 2020-10-23 2023-01-17 天津大学 基于生成式双重条件对抗网络结构的图像半监督分类方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS53139925A (en) * 1977-05-13 1978-12-06 Hitachi Ltd Receiving method for video signal
US4833371A (en) * 1987-06-03 1989-05-23 U.S. Philips Corporation Picture display device with symmetrical deflection
JP2595551B2 (ja) * 1987-08-14 1997-04-02 ソニー株式会社 画像信号処理装置
GB8719775D0 (en) * 1987-08-21 1987-09-30 Unilever Plc Oral products
EP0471878B1 (de) * 1990-08-23 1996-04-10 Siemens Aktiengesellschaft Verfahren zur Bild-im-Bild-Einblendung und Einrichtung zur Durchführung des Verfahrens

Also Published As

Publication number Publication date
EP0751679B1 (en) 2005-05-04
JP3572725B2 (ja) 2004-10-06
JPH0918800A (ja) 1997-01-17
DE69634676D1 (de) 2005-06-09
KR100392690B1 (ko) 2003-10-22
US5841445A (en) 1998-11-24
MY121900A (en) 2006-03-31
PL180758B1 (pl) 2001-04-30
CN1148306A (zh) 1997-04-23
DE69634676T2 (de) 2006-01-19
EP0751679A3 (en) 1998-07-08
EP0751679A2 (en) 1997-01-02
PL315022A1 (en) 1997-01-06
ATE295047T1 (de) 2005-05-15
CN1104805C (zh) 2003-04-02

Similar Documents

Publication Publication Date Title
KR970017155A (ko) 영상 신호 처리 장치
KR900002647A (ko) 수퍼 인포즈 장치
KR950035464A (ko) 입체표시방법 및 장치
KR880014478A (ko) 컴퓨터 비디오 디멀티플렉서
KR970004742A (ko) 화상표시장치
KR930004986A (ko) 브이씨알의 자막문자 표시장치 및 방식
KR970009292A (ko) 화상표시장치
JPS61172484A (ja) ビデオフイ−ルドデコ−ダ
KR970004746A (ko) 플라즈마 디스플레이 패널 텔레비젼의 프레임 메모리장치
KR910017857A (ko) 디스플레이 제어 방식
KR970057734A (ko) 문자표시장치
KR920014287A (ko) 제어 기능 동기 방법 및 장치
KR960013005A (ko) 영상 처리 시스템의 영상 확대 장치
KR970057706A (ko) 텔레비젼 수상기의 패턴표시방법 및 회로
JPS5840696Y2 (ja) 同期信号発生回路
KR930007213A (ko) 영상합성 방법 및장치
KR910015990A (ko) 시간축 보정 장치
KR960028298A (ko) 제1및 제2 수신 비디오 신호의 비디오 픽쳐 디스플레이 방법과 비디오 디스플레이 장치
KR930022855A (ko) 영상신호의 중첩 디스플레이 방법
KR890011430A (ko) 흑백 정지화상의 기록 및 재생회로
KR970024893A (ko) 프레임 메모리의 저장 장치 및 그 방법
KR960043855A (ko) 티브이(tv) 엔코더
KR970022714A (ko) 컴퓨터와 텔레비젼의 영상 신호 인터페이스 장치
KR890009202A (ko) 프레임 메모리를 이용한 텔레비젼의 미러화면회로
KR960020348A (ko) 영상표시장치에서 시간 표시방법 및 장치

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19960626

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20010620

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 19960626

Comment text: Patent Application

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20030630

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20030714

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20030715

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

Termination category: Default of registration fee

Termination date: 20070609