KR960701506A - 클릭/팝에 구속받지 않는 바이어스 회로(click/pop free bias circuit) - Google Patents
클릭/팝에 구속받지 않는 바이어스 회로(click/pop free bias circuit) Download PDFInfo
- Publication number
- KR960701506A KR960701506A KR1019950703393A KR19950703393A KR960701506A KR 960701506 A KR960701506 A KR 960701506A KR 1019950703393 A KR1019950703393 A KR 1019950703393A KR 19950703393 A KR19950703393 A KR 19950703393A KR 960701506 A KR960701506 A KR 960701506A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- external capacitor
- rate
- control circuit
- bipolar transistor
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims abstract 24
- 238000000034 method Methods 0.000 claims abstract 4
- 230000008878 coupling Effects 0.000 claims 3
- 238000010168 coupling process Methods 0.000 claims 3
- 238000005859 coupling reaction Methods 0.000 claims 3
- 238000007599 discharging Methods 0.000 claims 1
- 230000000087 stabilizing effect Effects 0.000 claims 1
- 241000700605 Viruses Species 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
- H03F1/305—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in case of switching on or off of a power supply
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F1/00—Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
- H03F1/30—Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Amplifiers (AREA)
Abstract
오디오 출력 증폭기에 내재하는 바이어스 제어회로 및 그와 관련된 방법은 외부 바이패스 캐패시터를 사용하여 바이어스 전압 발생 회로의 느린 턴온 또는 턴오프 동작을 제공한다. 그러한 바이어스 발생 회로에서의 턴온 및 턴오프 동작의 느린 비율은 클릭 또는 팝 잡음을 방지한다. 한 실시예에서, 외부 캐패시터상의 전압에 각각 응답하는 2개의 바이폴라 트랜지스터는, 상기 바이어스 전압 발생 회로를 이루는 MOS 트랜지스터의 게이트 단자를 구동시키는데 사용될 수 있는 출력 노드의 전압을 단계적으로 증가시키도록 제공된다. 변형적으로, 다른 실시예에서, 바이패스 패캐시터상의 전압을 입력으로서 수신하는 바이패스 캐패시터는 종래의 바이어스 회로로부터 전류를 우회시키도록 제공된다. MOS 인버터가 종래의 바이어스 회로로부터 전류를 우회시키는 비율은 바이어스 전류의 턴오프 동작에서의 느린 비율을 제어한다. 이러한 느린 비율의 조정은 레지스터 및 바이패스 캐패시터 각각의 저항 및 캐패시턴스를 조정함으로써 달성될 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 한 실시예가 전개되어 있는 오디오 출력회로(100)를 도시한 것이다.
제2도는 오디오 출력회로(100)내의 바이러스 회로(113)의 제어회로(200)를 도시한 것이며, 제어회로(200)는 종래의 바이어스 발생회로(201)를 단계적으로 턴온 및 턴오프시키기 위한 본 발명의 한 실시예를 포함한다.
제3도는 오디오 출력회로(100)내의 바이어스 회로(113)를 도시한 것이며, 제어회로(300)는 종래의 바이어스 발생회로(301)를 스위치 오프시킬 경우 슬루율 제어를 허용하는 본 발명의 한 실시예를 포함한다.
Claims (8)
- 외부 캐패시터를 통해 기준 전압에 연결되어 있는 집적회로에 있어서, 스위치, 상기 스위치에 의해 공급 전압원 및 접지 전압사이로 연결되어 상기 공급 전압원의 전압 및 상기 접지 전압사이의 미리 결정된 전압으로 및 상기 접지 전압으로 상기 외부 캐패시터를 선택가능하게 충방전시키는 전압 분할기, 및 상기 외부 캐패시터에 연결되어 있으며, 상기 외부 캐패시터가 방전되는 비율에 대응하여 변화하는 전압 또는 전류를 제공하는 제어회로를 포함하는 바이어스 제어회로.
- 제1항에 있어서, 상기 제어회로는, 상기 외부 캐패시터에 연결된 베이스 단자, 및 상기 접지 전압에 연결된 콜렉터 단자를 지니는 제1바이폴라 트랜지스터, 상기 제1바이폴라 트랜지스터의 에미터에 연결된 베이스 단자, 상기 접지 전압에 연결된 콜렉터 단자 및 출력 전압을 제공하는 에미터 단자를 지니는 제2바이폴라 트랜지스터, 및 상기 출력 전압을 수신하도록 연결되어 있으며, 상기 외부 캐패시터가 방전되는 경우 상기 출력 전압의 변화 비율과 같은 비율로 턴온되는 제2스위치를 포함하는 바이어스 제어회로.
- 제1항에 있어서, 상기 제어회로는, 상기 공급 전압 및 상기 외부 캐패시터 사이에 연결되어 있으며, 상기 외부 캐패시터의 방전 위상을 나타내는 입력 신호를 수신하고 상기 캐패시터의 방전 비율에 해당하는 비율로 변화하는 출력 전압을 제공하는 MOS 인버터, 및 상기 출력 전압의 변화 비율에 응답하여 변화하는 전류를 안정시키도록 상기 MOS 인버터의 출력 전압을 수신하는 제2스위치를 포함하는 바이어스 제어회로.
- 제3항에 잇어서, 상기 MOS 인버터는 채널이 긴 MOS 트랜지스터를 포함하는 바이어스 제어회로.
- 외부 캐패시터를 통해 기준 전압에 연결되어 있는 집적회로의 바이어스 제어회로에 있어서, 스위치를 제공하는 단계, 공급 전압원의 전압 및 접지 전압사이의 미리 결정된 전압으로 및 상기 접지 전압으로 상기 외부 캐패시터를 선택가능하게 충방전시키도록 상기 스위치를 통해 상기 공급 전압원 및 상기 접지 전압사이로 전압 분할기를 연결시키는 단계, 및 상기 외부 캐패시터가 방전되는 비율에 대응하는 변화하는 전압 또는 전류를 제공하는 제어회로를 상기 외부 캐패시터에 연결시키는 단계를 포함하는 방법.
- 제5항에 있어서, 상기 제어회로를 연결시키는 단계는, 상기 외부 캐패시터에 제1바이폴라 트랜지스터의 베이스 단자를 연결시키고, 상기 접지 전압에 상기 바이폴라 트랜지스터의 콜렉터 단자를 연결시키는 단계, 출력 전압을 제공하도록 상기 제1바이폴라 트랜지스터의 에미터에 및 제2바이폴라 트랜지스터의 에미터 단자에 제2바이폴라 트랜지스터의 베이스를 연결시키는 단계, 및 상기 출력 전압을 수신하도록 상기 외부 캐패시터가 방전되는 경우 상기 출력 전압의 변화 비율과 같은 비율로 턴온되는 제2스위치를 연결시키는 단계를 포함하는 방법.
- 제5항에 있어서, 상기 제어회로를 연결시키는 단계는, 상기 외부 캐패시터의 방전 위상을 나타내는 입력 신호를 수신하며 상기 캐패시터의 방전 비율에 해당하는 비율로 변화하는 출력 전압을 제공하는 MOS 인버터를 상기 공급 전압 및 상기 외부 캐패시터 사이에 연결시키는 단계, 및 상기 출력 전압의 변화 비율에 응답하여 변화하는 전류를 안정시키는 단계를 포함하는 방법.
- 제7항에 있어서, 상기 MOS 인버터를 연결시키는 단계는 상기 MOS 인버터에 채널이 긴 MOS 트랜지스터를 제공하는 단계를 포함하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US08/168,448 US5436588A (en) | 1993-12-17 | 1993-12-17 | Click/pop free bias circuit |
US08/168,448 | 1993-12-17 | ||
PCT/US1994/014697 WO1995017040A1 (en) | 1993-12-17 | 1994-12-15 | Click/pop free bias circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
KR960701506A true KR960701506A (ko) | 1996-02-24 |
Family
ID=22611531
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950703393A KR960701506A (ko) | 1993-12-17 | 1994-12-15 | 클릭/팝에 구속받지 않는 바이어스 회로(click/pop free bias circuit) |
Country Status (4)
Country | Link |
---|---|
US (1) | US5436588A (ko) |
EP (1) | EP0685124A1 (ko) |
KR (1) | KR960701506A (ko) |
WO (1) | WO1995017040A1 (ko) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE4329638C2 (de) * | 1993-09-02 | 1996-10-24 | Telefunken Microelectron | Lauthöreinrichtung |
US5771389A (en) * | 1996-02-28 | 1998-06-23 | Intel Corporation | Low slew rate output buffer with staged biasing voltage |
US5757217A (en) * | 1996-06-28 | 1998-05-26 | Intel Corporation | Slow speed driver with controlled slew rate |
US5808481A (en) * | 1996-06-28 | 1998-09-15 | Intel Corporation | Output swing clamp for USB differential buffer |
US5887177A (en) * | 1996-06-28 | 1999-03-23 | Apple Computer, Inc. | Host-controlled power management of a computer sound system |
US6040740A (en) * | 1997-04-09 | 2000-03-21 | Lsi Logic Corporation | Audio transient suppression device |
US5886570A (en) * | 1997-10-22 | 1999-03-23 | Analog Devices Inc | Inverter circuit biased to limit the maximum drive current to a following stage and method |
JP4160381B2 (ja) * | 2002-12-27 | 2008-10-01 | ローム株式会社 | 音声出力装置を有する電子装置 |
FR2866763B1 (fr) | 2004-02-19 | 2006-05-26 | St Microelectronics Sa | Dispositif d'amplification audio avec circuiterie d'antipop |
US7472289B2 (en) * | 2004-12-21 | 2008-12-30 | Intel Corporation | Audio noise mitigation for power state transitions |
TR200702096A2 (tr) | 2007-03-30 | 2008-10-21 | Vestel Elektron�K Sanay� Ve T�Caret A.�. | Güç uygulama sürecinde oluşan gürültüyü (pop-noise) önleme yöntemi ve düzeneği |
TWI353189B (en) * | 2008-01-04 | 2011-11-21 | Coretronic Corp | Audio output device and controlling method |
US7777569B2 (en) * | 2009-01-21 | 2010-08-17 | Texas Instruments Incorporated | Anti-pop method and apparatus for class AB amplifiers |
US7777574B1 (en) * | 2009-01-23 | 2010-08-17 | Texas Instruments Incorporated | Closed loop ramp up for pop and click reduction in an amplifier |
CN101924969B (zh) * | 2009-06-17 | 2017-03-22 | 晨星软件研发(深圳)有限公司 | 可去爆音的声频控制器及去爆音方法 |
US8350623B2 (en) | 2011-03-14 | 2013-01-08 | Texas Instruments Incorporated | Variable gain amplifier |
US8818005B2 (en) | 2011-05-17 | 2014-08-26 | Fairchild Semiconductor Corporation | Capacitor controlled switch system |
TWI482505B (zh) * | 2012-09-19 | 2015-04-21 | Wistron Corp | 揚聲器控制系統 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3760191A (en) * | 1971-08-24 | 1973-09-18 | J Jones | Ramp generator for producing ramp current during controlled rate discharge of stored capacitance |
GB1405445A (en) * | 1971-09-25 | 1975-09-10 | Sony Corp | Transistor circuits |
JPS5165861A (en) * | 1974-12-05 | 1976-06-07 | Sony Corp | Toranjisutano baiasukairo |
US4035669A (en) * | 1974-12-25 | 1977-07-12 | Nippon Gakki Seizo Kabushiki Kaisha | Operation-delayed switching circuit |
JPS52124152U (ko) * | 1976-03-18 | 1977-09-21 | ||
DE2713116C3 (de) * | 1976-03-26 | 1979-10-04 | Mitsubishi Denki K.K., Tokio | Impulsgenerator |
JPS54138356A (en) * | 1978-04-19 | 1979-10-26 | Nec Corp | High impedance input circuit |
US4521705A (en) * | 1983-07-20 | 1985-06-04 | Honeywell Inc. | Reliable field-effect transistor timer circuit |
US4783607A (en) * | 1986-11-05 | 1988-11-08 | Xilinx, Inc. | TTL/CMOS compatible input buffer with Schmitt trigger |
JP2547781B2 (ja) * | 1987-07-13 | 1996-10-23 | 株式会社東芝 | Btl電力増幅回路 |
JP2772530B2 (ja) * | 1988-12-05 | 1998-07-02 | 三菱電機株式会社 | 半導体集積回路装置 |
US5149988A (en) * | 1988-12-21 | 1992-09-22 | National Semiconductor Corporation | BICMOS positive supply voltage reference |
KR910007740B1 (ko) * | 1989-05-02 | 1991-09-30 | 삼성전자 주식회사 | 비트라인 안정화를 위한 전원전압 추적회로 |
US5128553A (en) * | 1990-06-22 | 1992-07-07 | Linear Technology Corporation | Lateral PNP turn-off drive circuit |
JPH05259859A (ja) * | 1992-02-28 | 1993-10-08 | Oki Lsi Tekunoroji Kansai:Kk | オート・クリヤー回路 |
-
1993
- 1993-12-17 US US08/168,448 patent/US5436588A/en not_active Expired - Lifetime
-
1994
- 1994-12-15 WO PCT/US1994/014697 patent/WO1995017040A1/en not_active Application Discontinuation
- 1994-12-15 KR KR1019950703393A patent/KR960701506A/ko not_active Application Discontinuation
- 1994-12-15 EP EP95906669A patent/EP0685124A1/en not_active Withdrawn
Also Published As
Publication number | Publication date |
---|---|
US5436588A (en) | 1995-07-25 |
EP0685124A1 (en) | 1995-12-06 |
WO1995017040A1 (en) | 1995-06-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960701506A (ko) | 클릭/팝에 구속받지 않는 바이어스 회로(click/pop free bias circuit) | |
US5243231A (en) | Supply independent bias source with start-up circuit | |
US4851719A (en) | Time constant automatic adjustment circuit for a filter circuit | |
JP2004215294A (ja) | 電流シンク回路 | |
US6037811A (en) | Current-controlled output buffer | |
EP0570655A1 (en) | Audio amplifier on-off control circuit | |
KR970004279A (ko) | 아날로그 방식의 발진회로 | |
US6426614B1 (en) | Boot-strapped current switch | |
US6194935B1 (en) | Circuit and method for controlling the slew rate of the output of a driver in a push-pull configuration | |
JP2643688B2 (ja) | 波形整形回路 | |
JPH05264612A (ja) | 比較器回路 | |
KR960032899A (ko) | 외부의 데이터 전송선과 임피던스 정합을 취하면서, 데이터 출력이 가능한 출력버퍼 회로를 구비한 반도체 장치 | |
US7034605B2 (en) | Internal step-down power supply circuit | |
EP0485973A2 (en) | Switching constant current source circuit | |
JP2925995B2 (ja) | 半導体素子の基板電圧調整装置 | |
JP3407928B2 (ja) | スイッチング可能な電流源回路 | |
JP2743853B2 (ja) | 電流源回路 | |
US6603366B2 (en) | Trimmable oscillator | |
KR100736056B1 (ko) | 제어 발진기 시스템 및 방법 | |
KR960009401A (ko) | 비교기 회로 | |
US6177827B1 (en) | Current mirror circuit and charge pump circuit | |
JPH05198196A (ja) | 複数個の直列接続されたサンプルデータ比較器内へのサンプルスイッチ電荷注入の影響を減少させる方法及び装置 | |
US6734710B2 (en) | Circuit arrangement for pulse generation | |
JP2984001B2 (ja) | 遅延されたスイッチオフを有する低電圧制御された予備電子回路 | |
KR900015449A (ko) | 리액턴스 제어회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0105 | International application |
Patent event date: 19950814 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PG1501 | Laying open of application | ||
PC1203 | Withdrawal of no request for examination | ||
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |