[go: up one dir, main page]

KR960016843B1 - 티브이의 화질개선 회로 - Google Patents

티브이의 화질개선 회로 Download PDF

Info

Publication number
KR960016843B1
KR960016843B1 KR1019930016835A KR930016835A KR960016843B1 KR 960016843 B1 KR960016843 B1 KR 960016843B1 KR 1019930016835 A KR1019930016835 A KR 1019930016835A KR 930016835 A KR930016835 A KR 930016835A KR 960016843 B1 KR960016843 B1 KR 960016843B1
Authority
KR
South Korea
Prior art keywords
output
analog
field memory
signal
converter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
KR1019930016835A
Other languages
English (en)
Other versions
KR950007420A (ko
Inventor
길동선
Original Assignee
엘지전자 주식회사
구자홍
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 구자홍 filed Critical 엘지전자 주식회사
Priority to KR1019930016835A priority Critical patent/KR960016843B1/ko
Publication of KR950007420A publication Critical patent/KR950007420A/ko
Application granted granted Critical
Publication of KR960016843B1 publication Critical patent/KR960016843B1/ko
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • H04N5/205Circuitry for controlling amplitude response for correcting amplitude versus frequency characteristic

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)

Abstract

요약없음.

Description

티브이의 화질개선 회로
제1도는 종래 티브이의 피오피(POP) 화면 표시 회로의 블럭도.
제2도는 티브이의 주화면의 피오피(POP) 화면의 영역을 보인 예시도.
제3도는 본 발명 티브이의 화질 개선 회로의 블럭도.
제4도는 제3도에 있어서, 비디오 매트릭스의 블럭도.
제5도는 제4도에 있어서, 각 부의 신호 파형도.
제6도는 제3도에 있어서, 노이즈 제거부의 블럭도.
제7도는 제3도에 있어서, 필드 메모리의 블럭도.
제8도 및 제9도는 제7도에 있어서, 각부의 신호 파형도.
* 도면의 주요부분에 대한 부호의 설명
1,5,11,15 : 아날로그/디지탈 변환부 2,7,12,17,24 : 필드메모리
3, 13 : 노이즈제거부 4, 8, 14 : 디지탈/아날로그 변환부
6, 16 : 신호변환부 9, 10 : 비디오 매트릭스
21 : 감산기 22 : 증폭기
23 : 가산기 25~27 : 메모리
FF1~FF4: 플립플롭 IN1: 인버터.
본 발명은 티브이의 피오피(POP) 화면 표시에 관한 것으로 특히, 16 : 9 티브이에서 피오피(POP) 화면에 존재하는 잡음(Noise)을 제거하여 피오피(POP) 화면의 화질을 선명하게 개선하는 티브이의 화질개선 회로에 관한 것이다.
제1도는 종래 티브이의 피오피(POP) 화면표시 회로의 블럭도로서 이에 도시된 바와 같이, 아날로그 영상신호(Y1, U1, V1)를 디지탈 변환하는 아날로그/디지탈 변환부(1)와, 이 아날로그/디지탈 변환부(1)의 출력(VS1)를 소정속도(fw)로 저장하여 소정속도(8/3fw)로 출력하는 필드메모리(2)와, 이 필드메모리(2)의 출력(VS2)에 혼입된 잡음을 제거하는 노이즈 제거부(3)와, 이 노이즈 제거부(3)의 출력(VS3)을 아날로그 변환하는 디지탈/아날로그 변환부(4)와, 피오피(POP) 화면용 아날로그 영상신호(Y2, U2, V2)를 디지탈 변환하는 아날로그/디지탈 변환부(5)와, 이 아날로그/디지탈 변환부(5)의 출력(VS5)을 ⅓ 데이메이션(decimation)하는 신호변환부(6)와, 이 신호변환부(6)의 출력(VS6)을 소정속도(fw)로 저장하여 소정속도(2fw)로 출력하는 필드메모리(7)와, 이 필드메모리(7)의 출력(VS7)을 아날로그 변환하는 디지탈/아날로그 변환부(8)와, 블랭킹 신호(BLK)에 따라 상기 디지탈/아날로그 변환부(4)(8)의 출력(VS4)(VS8)을 선택하여 출력하는 비디오 매트릭스(9)로 구성된 것으로, 이와 같은 종래회로의 동작과정을 제2도를 참조하여 설명하면 다음과 같다.
주화면에 표시될 아날로그 영상신호(Y1, U1, V1)는 아날로그/디지탈 변환부(1)를 통해 디지탈 영상신호(VS1)를 변환되어 소정속도(fw)로 필드메모리(2)에 저장되고 주화면의 종횡비를 4 : 3으로 함과 아울러 주식주파수를 100/120HZ로 하기 위해 상기 필드메모리(2)에서 소정속도(8/3fw)로 노이즈 제거부(3)에 출력된다.
이에 따라, 노이즈 제거부(3)가 필드메모리(2)의 출력(VS2)에 혼입된 잡음을 제거하여 출력하면 디지탈/아날로그 변환부(4)는 아날로그 변환된 영상신호(VS4)를 비디오 매트릭스(9)에 출력하게 된다.
이때, 피오피(POP) 화면용 아날로그 영상신호(Y2, U2, V2)는 아날로그/디지탈 변환부(5)를 통해 디지탈 변환되어 신호변환부(6)에서 ⅓ 데이메이션(decimation)된 후 소정속도(fw)로 필드메모리(7)에 저장되고 상기 필드메모리(7)에서 소정속도(2fw)로 출력된 신호(VS7)는 디지탈/아날로그 변환부(8)를 통해 아날로그 변환되어 아날로그 영상신호(VS8)와 블랭킹 신호(BLK)가 비디오 매트릭스(9)에 출력되어 진다.
따라서, 비디오 매트릭스(9)는 블랭킹 신호(BLK)에 따라 디지탈/아날로그 변환부(4)(8)의 출력(VS4)(VS8)을 선택하여 출력함으로 하나의 아날로그 영상신호(Y, U, V)에 의해 제2도와 같이 화면을 구성하게 된다.
여기서, 블랭킹 신호(BLK)는 수평동기 구간에만 피오피(POP)용 영상신호(VS8)을 비디오 매트릭스(9)를 통해 출력하기 위한 신호이다.
그러나, 이와 같은 종래 회로는 주화면이 잡음은 제거할 수 있지만 피오피(화면)의 잡음은 제거하지 못함으로 주화면과 피오피 화면의 화질에 차이가 발생할뿐 아니라 잡음에 의해 피오피 화면의 화질을 저하시키는 문제점이 있었다.
본 발명은 이러한 종래의 문제점을 해결하기 위하여 주화면용 영상신호와 피오피(POP) 화면용 영상신호를 비디로 매트릭스를 통해 선택 출력한 후 신호에 흡입된 잡음을 제거함으로써 주화면과 피오피 화면의 화질차를 방지함과 아울러 피오피 화면의 화질을 개선하는 티브이의 화질 개선회로를 창안한 것으로, 이를 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.
제3도는 본 발명 티브의 화질개선 회로의 블럭도로서 이에 도시한 바와 같이, 주화면용 아날로그 영상신호(Y1, U1, V1)를 디지탈 변환하는 아날로그/디지탈 변환부(11)와, 이 아날로그/디지탈 변환부(11)의 출력(V11)을 소정속도(fw)로 저장하여 소정속도(8/3fw)로 출력하는 필드메모리(12)와, 피오피 화면용 아날로그 영상신호(Y2, U2, V2)를 디지탈 변환하는 아날로그/디지탈 변환부(15)와, 이 아날로그/디지탈 변환부(15)의 출력(V15)을 ⅓ 데이메이션(decimation)하는 신호변환부(16)와, 이 신호변환부(16)의 출력(V16)을 소정속도(fw)로 저장하여 소정속도(2fw)로 출력하는 필드메모리(17)와, 이 필드메모리(12)(17)의 출력(V12)(V17)을 선택하여 출력하는 비디오 매트릭스(10)와, 이 비디오 매트릭스(10)의 출력(Y, U, V)에 혼합된 잡음을 제거하는 노이즈 제거부(13)와, 이 노이즈 제거부(13)의 출력(V13)을 아날로그 변환하는 디지탈/아날로그 변환부(14)로 구성한다.
상기 비디오 매트릭스(10)는 제4도에 도시한 바와 같이, 칩선택신호(EN)에 인에이블되어 영상신호(Y1)(U1V1)를 각기 래치시키는 플립플롭(FF1)(FF3)과, 상기 칩선택신호(EN)를 반전시킨 인버터(IN1)의 출력에 인에이블되어 영상신호(Y2)(U2V2)를 각기 래치시키는 플립플롭(FF2)(FF4)으로 구성한다.
상기 노이즈 제거부(13)는 제6도에 도시한 바와 같이, 현 영상신호(Yn+1, Un+1, Vn+1)와 이전 영상신호(Yn, Un, Vn)의 차를 산출하는 감산기(21)와, 이 감산기(21)의 출력(V21)를 소정이득(K)으로 증폭하는 증폭기(22)와, 이 증폭기(22)의 출력(V22)과 이전 영상신호(Yn, Un, Vn)를 합산하여 영상신호(V13)를 출력하는 가산기(23)와, 이 가산기(23)의 출력(V13)을 저장하여 상기 감산기(21) 및 가산기(23)에 궤환시키는 필드메모리(24)로 구성한다.
상기 필드메모리(17)는 제7도에 도시한 바와 같이, 신호변환부(16)의 출력(V16)를 입력받아 리드신호와 라이트신호(RD1, WR1)(RD2,WR2)(RD3,WR3)에 따라 첫번째 필드데이타, 두번째 필드데이타, 그 이후 필드데이타를 각기 저장하여 출력하는 메모리(25)(26)(27)로 구성한다.
이와 같이 구성한 본 발명 티브이의 화질 개선 회로의 동작 및 작용효과를 제5도, 제8도 및 제9도의 파형도를 참조하여 상세히 설명하면 다음과 같다.
주화면용 아날로그 영상신호(Y1, U1, V1)와 피오피 화면용 아날로그 영상신호(Y2, U2, V2)는 각기 아날로그/디지탈 변환부(11)(15)를 통해 디지탈 변환되는데 샘플링 주파수는 fw이고 신호 포멧은 4 : 1 : 1 즉, Y1, Y2는 각기 8비트, U1V1, U2V2는 각기 4비트(직렬포멧)인 디지탈 영상신호(V11)(V15)로 변환된다.
이때, 아날로그/디지탈 변환부(11)의 출력(V11)은 소정속도(fw)로 필드메모리(12)에 저장된 후 주화면의 종횡비가 4 : 3이 됨과 아울러 수직주파수를 100HZ로 하기 위해 소정속도(8/3fw)로 비디오 매트릭스(10)에 출력되어 진다.
그리고, 아날로그/디지탈 변환부(15)의 출력(V15)은 신호변환부(16)를 통해 수직, 수평방향으로 ⅓ 데시메이션(decimation)되고 그 변환된 신호(V16)는 필드메모리(17)에 소정속도(fw)로 저장된 후 소정속도(2fw)로 비디오 매트릭스(10)에 출력된다.
즉, 제7도에 도시한 바와 같은 필드메모리(17)는 신호변환부(16)의 출력(V16)을 입력받아 제8도의 파형도와 같이 수직동기(Vsyn) 구간동안 발생된 리드신호(RD1~RD3)에 따라 메모리(25)에 첫번째 필드 데이타를 저장하고 메모리(26)에 두번째 필드 데이타를 저장하며 메모리(27)에 그 이후 필드 데이타를 저장한 후 9도의 파형도와 같이 수직동기(Vsyn) 구간동안 발생된 라이트신호(WR1~WR3)에 따라 첫번째 필드 데이타가 상기 메모리(25)에서 출력되고 두번째 필드 데이타가 상기 메모리(26)에서 출력되며 그 이후 필드데이타가 상기 메모리(27)에서 출력되는데 이에 따른 제2도의 화면에서 피오피 화면(POP1)(POP2)은 정지(still)화면이 되고 피오피 화면(POP3)은 동화면이 된다.
따라서, 필드메모리(12)(17)의 출력(V12)(V17)을 입력받은 비디오 매트릭스(10)는 제5도 (가)에 도시한 바와 같이 칩선택신호(EL)가 고전위일때 플립플롭(FF1)(FF3)이 상기 필드메모리(12)의 영상신호(Y1)(U1V1)를 선택하여 제5도 (나)에 도시한 바와 같이 출력시키고 칩선택신호(EN)가 저전위일때 플립플롭(FF2)(FF4)이 상기 필드메모리(17)의 영상신호(Y2)(U2V2)를 선택하여 제5도 (다)에 도시한 바와 같이 출력시킴으로써 제5도 (라)에 도시한 바와 같은 영상신호(Y, U, V)가 노이즈 제거부(13)에 출력되어 진다.
즉, 비디오 매트릭스(10)는 수평동기구간(26㎲)중 17.3㎲ 동안은 플립플롭(FF1)(FF3)을 인에이블시켜 필드메모리(12)의 출력(V12)을 래치시키고 나머지 8.7㎲ 동안은 플립플롭(FF2)(FF4)을 인에블시켜 필드메모리(17)의 출력(V12)을 래치시켜 출력하게 된다.
이때, 비디오매트릭스(10)출력(Y, U, V)을 입력받은 제6도에 도시한 바와 같은 노이즈 제거부(13)는 혼입된 잡음(Noise)을 제거하는데 감산기(21)는 현재 입력 영상신호(Yn+1, Un+1, Vn+1)와 필드메모리(24)에 저장된 이전 영상신호(Yn, Un, Vn)의 차를 구하여 증폭기(22)를 통해 소정이득(K) 만큼 증폭하고 가산기(23)에서 증폭신호(V22)에 이전영상신호(Yn, Un, Vn)를 합산하여 현 필드의 영상신호(V13)로 디지탈/아날로그 변환부(14)에 출력하게 된다.
여기서, 증폭기(22)의 이득(K)은 필드간 차이값에 따라 가변되는데 잡음(Noise) 성분들은 랜덤함으로 잡음 주변에서는 상기 이득(K)은 "0"이 되어 전필드의 데이타값이 현 필드의 데이타값과 일치되어 현필드의 잡음성분을 제거하게 된다.
따라서, 노이즈 제거부(13)의 출력부(V13)을 입력받은 디지탈/아날로그 변환부(14)는 아날로그 변환을 수행하여 그 아날로그 영상신호(Y0, U0, V0)를 출력하고 이 신호(Y0, U0, V0)를 영상색신호(R, G, B)도 바꾸어 칼라브라운관에 디스플레이하면 제2도에 도시한 바와 같은 화면으로 표시되어 진다.
상기에서 상세히 설명한 바와 같이 본 발명 티브이의 화질개선 회로는 16 : 9 티브이에서 주화면용 영상신호와 피오피 화면용 영상신호를 혼합하여 잡음을 제거함으로써 피오피 화면의 저하를 방지할 수 있는 효과가 있다.

Claims (3)

  1. 아날로그 영상신호(Y1, U1, V1)를 샘플링주파수(fw)로 디지탈 변환하는 아날로그/디지탈 변환부(11)와, 이 아날로그/디지탈 변환부(11)의 출력(V11)을 소정속도(fw)로 저장함과 아룰러 소정속도(8/3fw)로 출력하는 필드메모리(12)와, 아날로그 영상신호(Y2, U2, V2)를 샘플링주파수(fw)로 디지탈 변환하는 아날로그/디지탈 변환부(15)와, 이 아날로그/디지탈 변환부(15)의 출력(V15)을 수직수평방향으로 ⅓ 데시메이션(decimation)하는 신호변환부(16)와, 이 신호변환부(16)의 출력(V16)을 소정속도(fw)로 저장함과 아울러 소정속도(2fw)로 출력하는 필드메모리(17)와, 칩선택신호(EL)에 따라 상기 필드메모리(12)(17)의 출력(V12)(V17)을 선택하여 출력하는 비디오 매트릭스(10)와, 이 비디오 매트릭스(10)의 출력(V10)에 혼입된 잡음을 제거하는 노이즈 제거부(13)와, 이 노이즈 제거부(13)의 출력(V13)을 디지탈 변환하여 칼라브라운관(도면 미표시)에 출력하는 디지탈/아날로그 변환부(14)로 구성함을 특징으로 하는 티브이의 화질개선 회로.
  2. 제1항에 있어서, 비디오 매트릭스(10)는 칩선택신호(EL)에 따라 필드메모리(12)의 출력(V12)중 영상신호(Y1), (U1V1)를 각기 래치시키는 플립플롭(FF1)(FF3)와, 상기 칩선택신호(EL)를 반전시킨 인버터(IN1)의 출력에 따라 필드메모리(17)의 출력(V17)중 영상신호(Y2)(U2V2)를 각기 래치시키는 플립플롭(FF2)(FF4)로 구성함을 특징으로 하는 티브이의 화질개선 회로.
  3. 제1항 또는 제2항에 있어서, 비디오 매트릭스(10)는 수평동기(Vsyn)의 액티브 구간중 ⅔ 기간동안 필드메모리(12)의 출력(V12)을 선택하고 ⅓ 기간동안 필드메모리(17)의 출력(V17)을 선택하게 구성함을 특징으로 하는 티브이의 화질개선 회로.
KR1019930016835A 1993-08-27 1993-08-27 티브이의 화질개선 회로 Expired - Fee Related KR960016843B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930016835A KR960016843B1 (ko) 1993-08-27 1993-08-27 티브이의 화질개선 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930016835A KR960016843B1 (ko) 1993-08-27 1993-08-27 티브이의 화질개선 회로

Publications (2)

Publication Number Publication Date
KR950007420A KR950007420A (ko) 1995-03-21
KR960016843B1 true KR960016843B1 (ko) 1996-12-21

Family

ID=19362137

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930016835A Expired - Fee Related KR960016843B1 (ko) 1993-08-27 1993-08-27 티브이의 화질개선 회로

Country Status (1)

Country Link
KR (1) KR960016843B1 (ko)

Also Published As

Publication number Publication date
KR950007420A (ko) 1995-03-21

Similar Documents

Publication Publication Date Title
US4656515A (en) Horizontal compression of pixels in a reduced-size video image utilizing cooperating subsampling and display rates
US6384867B1 (en) Video display apparatus capable of displaying video signals of a plurality of types with different specifications
KR950014577B1 (ko) 고화질 텔레비젼의 픽쳐인픽쳐신호처리방법 및 그 장치
JPH07118787B2 (ja) ビデオ信号処理装置
FI82347B (fi) Omvandlare foer att omvandla en oeverlappad avsoekning av rgb-videoingaongssignaler till en icke oeverlappad avsoekning.
US4654695A (en) Apparatus for reducing the resolution of video samples by truncating the most significant bits
KR0123919B1 (ko) 엔코더의 플리커 감소장치
KR960016843B1 (ko) 티브이의 화질개선 회로
KR100270722B1 (ko) 디지탈화상 보정장치 및 디스플레이장치
JP2006301667A (ja) マトリクスディスプレイの制御装置
US5103309A (en) Display apparatus
KR100433875B1 (ko) 디스플레이 장치의 샤프니스 보정장치
KR930000706B1 (ko) 비월 주사 방식의 고해상도 텔레비젼 수상장치
GB2137844A (en) Scan Conversion Circuit
JPH0918814A (ja) 液晶表示装置
US5237317A (en) Image display apparatus
KR0157449B1 (ko) 액정패널을 이용한 영상표시시스템의 영상신호보정방법 및 그 장치
KR0121239Y1 (ko) 주사선 보간장치
JP2563414B2 (ja) 倍速変換装置
JP3702469B2 (ja) 信号処理装置およびカラーテレビカメラ
KR0170803B1 (ko) 디지탈 영상포멧 변환장치
JP2908870B2 (ja) 画像記憶装置
KR0123769B1 (ko) 16 : 9 화면에서의 픽쳐 인 픽쳐 표시회로
KR910006567B1 (ko) 화상전화기의 화상처리회로
US6310658B1 (en) Video signal mixing apparatus and method thereof

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

St.27 status event code: A-0-1-A10-A12-nap-PA0109

PA0201 Request for examination

St.27 status event code: A-1-2-D10-D11-exm-PA0201

R17-X000 Change to representative recorded

St.27 status event code: A-3-3-R10-R17-oth-X000

PG1501 Laying open of application

St.27 status event code: A-1-1-Q10-Q12-nap-PG1501

G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

St.27 status event code: A-2-2-Q10-Q13-nap-PG1605

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

St.27 status event code: A-1-2-D10-D22-exm-PE0701

GRNT Written decision to grant
PR0701 Registration of establishment

St.27 status event code: A-2-4-F10-F11-exm-PR0701

PR1002 Payment of registration fee

St.27 status event code: A-2-2-U10-U11-oth-PR1002

Fee payment year number: 1

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 4

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 5

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 6

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 7

PN2301 Change of applicant

St.27 status event code: A-5-5-R10-R13-asn-PN2301

St.27 status event code: A-5-5-R10-R11-asn-PN2301

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 8

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 9

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 10

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 11

FPAY Annual fee payment

Payment date: 20071119

Year of fee payment: 12

PR1001 Payment of annual fee

St.27 status event code: A-4-4-U10-U11-oth-PR1001

Fee payment year number: 12

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee

St.27 status event code: A-4-4-U10-U13-oth-PC1903

Not in force date: 20081222

Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

PC1903 Unpaid annual fee

St.27 status event code: N-4-6-H10-H13-oth-PC1903

Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE

Not in force date: 20081222

P22-X000 Classification modified

St.27 status event code: A-4-4-P10-P22-nap-X000