KR960007256B1 - 반도체집적회로의 기준전압발생회로 - Google Patents
반도체집적회로의 기준전압발생회로 Download PDFInfo
- Publication number
- KR960007256B1 KR960007256B1 KR1019930019050A KR930019050A KR960007256B1 KR 960007256 B1 KR960007256 B1 KR 960007256B1 KR 1019930019050 A KR1019930019050 A KR 1019930019050A KR 930019050 A KR930019050 A KR 930019050A KR 960007256 B1 KR960007256 B1 KR 960007256B1
- Authority
- KR
- South Korea
- Prior art keywords
- transistor
- power supply
- supply terminal
- connection node
- reference voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Control Of Electrical Variables (AREA)
- Dram (AREA)
Abstract
Description
Claims (8)
- 반도체 메모리 장치의 기준전압 발생회로에 있어서, 제1전원단자와 제2전원단자 사이에 형성되며, 트랜지스터의 임계전압에 대응되는 제어신호를 발생하는 전류미러와, 상기 제1전원단자와 제1출력노드 사이에 연결되며 제어단이 상기 제어신호에 연결되는 제1트랜지스터와, 상기 제1출력노드와 제2전원단자 사이에 연결되며 제어단이 상기 제1출력노드에 공통접속되는 제2트랜지스터와, 상기 제1전원단자와 제2출력노드 사이에 연결되며 제어단이 상기 제1출력노드에 연결되는 제3트랜지스터와, 상기 제2출력노드와 상기 제2전원단자 사이에 연결되며 제어단이 상기 제어신호에 연결되는 제4트랜지스터로 구성되어, 상기 제2트랜지스터의 임계전압에서 상기 제3트랜지스터의 임계전압을 뺀 전압 값을 상기 제2출력노드에 기준전압으로 출력하는 것을 특징으로 하는 반도체 메모리장치의 기준전압 발생회로.
- 제1항에 있어서, 상기 제1트랜지스터가 피모오스트랜지스터이고, 상기 제2-제4트랜지스터가 엔모오스트랜지스터인 것을 특징으로 하는 반도체 메모리장치의 기준전압 발생회로.
- 제2항에 있어서, 상기 전류미러가 상기 제1트랜지스터의 제어단에 연결되며 제어신호를 발생하는 제1접속노드와, 상기 제4트랜지스터의 제어단에 연결되며 제어신호를 발생하는 제2접속노드와, 상기 제1전원단자와 상기 제1접속노드 사이에 연결되고 게이트가 상기 제2접속노드에 연결되는 제1피모오스트랜지스터와, 상기 제1전원단자와 상기 제2접속노드 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제2피모오스트랜지스터와, 상기 제1접속노와 제2전원단자 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제1엔모오스트랜지스터와, 상기 제2접속노드와 제2전원단자 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제2전원단자 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제2엔모오스트랜지스터로 구성된 것을 특징으로 하는 반도체 메모리장치의 기준전압 발생회로.
- 제3항에 있어서, 상기 전류미러가 제1전원단자와 제1피모오스트랜지스터 사이에 연결되어 상기 제어신호의 전압 값을 가변하기 위한 저항소자를 더 구비함을 특징으로 하는 기준전압 발생회로.
- 반도체 메모리 장치의 기준전압 발생회로에 있어서, 제1전원단자와 제2전원단자 사이에 형성되며, 제1형트랜지스터의 서브 임계전압에 대응되는 제1제어신호 및 제2형 트랜지스터의 서브임계전압에 대응되는 제2제어신호를 발생하는 전류미러와, 상기 제1전원단자와 제1출력노드 사이에 연결되며 제어단이 상기 제1제어신호에 연결되는 제1형 제1트랜지스터와, 상기 제1출력노드와 제2전원단자 사이에 연결되며 제어단이 상기 제1출력노드에 공통 접속되는 제2형 제2트랜지스터와, 상기 제1전원단자와 제2출력노드 사이에 연결되며 제어단이 상기 제1출력노드에 연결되는 제2형 제3트랜지스터와, 상기 제2출력노드와 상기 제2전원단자 사이에 연결되며 제어단이 상기 제2제어신호에 연결되는 제2형 제4트랜지스터로 구성되어, 상기 제2형 제2트랜지스터 및 제2형 제3트랜지스터의 임계전압이 상기 제1형 제1트랜지스터 및 제2형 제4트랜지스터의 임계전압 보다 높게 설계되며, 상기 제2형 제2트랜지스터의 임계전압에서 상기 제2형 제3트랜지스터의 임계전압을 뺀 전압 값을 상기 제2출력노드에 기준전압으로 출력하는 것을 특징으로 하는 반도체 메모리장치의 기준전압 발생회로.
- 제5항에 있어서, 상기 제1형 트랜지스터가 피모오스트랜지스터이고, 상기 제2형 트랜지스터들이 엔모오스트랜지스터인 것을 특징으로 하는 반도체 메모리장치의 기준전압 발생회로.
- 제6항에 있어서, 상기 전류미러가 상기 제1제어신호를 발생하는 제1접속노드와, 상기 제2제어신호를 발생하는 제2접속노드와, 상기 제1전원단자와 제1접속노드 사이에 연결되고 게이트가 제2접속노드에 연결되는 제1피모오스트랜지스터와, 상기 제1전원단자와 상기 제2접속노드 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제2피모오스트랜지스터와, 상기 제1접속노드와 제2전원단자 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제1엔모오스트랜지스터와, 상기 제2접속노드와 제2전원단자 사이에 연결되고 게이트가 상기 제1접속노드에 연결되는 제2엔모오스트랜지스터로 구성되며, 상기 제1-제2피모오스트랜지스터의 임계전압이 상기 제1트랜지스터의 임계전압과 동일하고, 상기 제1 및 제2엔모오스트랜지스터의 임계전압이 상기 제4트랜지스터의 임계전압과 동일한 것을 특징으로 하는 반도체 메모리장치의 기준전압 발생회로.
- 제7항에 있어서, 상기 전류미러가 제1전원단자와 제1피모오스트랜지스터 사이에 연결되어 상기 제어신호의 전압 값을 가변하기 위한 저항소자를 더 구비함을 특징으로 하는 기준전압 발생회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930019050A KR960007256B1 (ko) | 1993-09-20 | 1993-09-20 | 반도체집적회로의 기준전압발생회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930019050A KR960007256B1 (ko) | 1993-09-20 | 1993-09-20 | 반도체집적회로의 기준전압발생회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950010362A KR950010362A (ko) | 1995-04-28 |
KR960007256B1 true KR960007256B1 (ko) | 1996-05-29 |
Family
ID=19364031
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930019050A Expired - Fee Related KR960007256B1 (ko) | 1993-09-20 | 1993-09-20 | 반도체집적회로의 기준전압발생회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR960007256B1 (ko) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH1153891A (ja) * | 1997-08-05 | 1999-02-26 | Oki Micro Design Miyazaki:Kk | 半導体記憶装置 |
KR100391655B1 (ko) * | 2000-12-29 | 2003-07-12 | 현대자동차주식회사 | 차량용 자동 변속기의 댐퍼 클러치 제어 방법 |
KR100471289B1 (ko) * | 2002-12-03 | 2005-03-09 | 현대자동차주식회사 | 차량의 댐퍼 클러치 제어장치 및 방법 |
CN120303485A (zh) * | 2022-12-12 | 2025-07-11 | 株式会社Lg新能源 | 基于流量分析的气缸监测装置和用于操作其的方法 |
-
1993
- 1993-09-20 KR KR1019930019050A patent/KR960007256B1/ko not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
KR950010362A (ko) | 1995-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5173656A (en) | Reference generator for generating a reference voltage and a reference current | |
EP0573240B1 (en) | Reference voltage generator | |
US6329871B2 (en) | Reference voltage generation circuit using source followers | |
US6288526B1 (en) | Voltage down converter for multiple voltage levels | |
EP0747800B1 (en) | Circuit for providing a bias voltage compensated for P-channel transistor variations | |
JP3765433B2 (ja) | 基板電圧を所望の値に維持するための回路及び方法 | |
KR100393226B1 (ko) | 온도변화에 따라 내부 기준전압 값을 조절할 수 있는 내부기준전압 생성회로 및 이를 구비하는 내부 공급전압생성회로 | |
US7119604B2 (en) | Back-bias voltage regulator having temperature and process variation compensation and related method of regulating a back-bias voltage | |
JP2788843B2 (ja) | 基準電圧発生器 | |
US7973525B2 (en) | Constant current circuit | |
US6188270B1 (en) | Low-voltage reference circuit | |
JP2804162B2 (ja) | 定電流定電圧回路 | |
KR100218078B1 (ko) | 외부전원전압의 변동이나 환경온도의 변화에 대한 출력전압의 변동을 억제할 수 있는 기판전위발생회로 | |
US5136182A (en) | Controlled voltage or current source, and logic gate with same | |
US5990671A (en) | Constant power voltage generator with current mirror amplifier optimized by level shifters | |
US5635869A (en) | Current reference circuit | |
EP0121793B1 (en) | Cmos circuits with parameter adapted voltage regulator | |
KR960007256B1 (ko) | 반도체집적회로의 기준전압발생회로 | |
US5570038A (en) | Semiconductor integrated circuit device with data output circuit | |
JPH05250050A (ja) | 基準電圧発生回路 | |
KR0172436B1 (ko) | 반도체 장치의 기준전압 발생회로 | |
JP2023520815A (ja) | バイアス電流発生回路及びフラッシュメモリ | |
US20060145749A1 (en) | Bias circuit having reduced power-up delay | |
KR100380978B1 (ko) | 기준전압 발생기 | |
KR20040084176A (ko) | 전류 기준회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
L13-X000 | Limitation or reissue of ip right requested |
St.27 status event code: A-2-3-L10-L13-lim-X000 |
|
U15-X000 | Partial renewal or maintenance fee paid modifying the ip right scope |
St.27 status event code: A-4-4-U10-U15-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
FPAY | Annual fee payment |
Payment date: 20060502 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20070530 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20070530 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |