[go: up one dir, main page]

KR960006490A - 텔레비젼수상기의 영상신호 수직변환 회로 - Google Patents

텔레비젼수상기의 영상신호 수직변환 회로 Download PDF

Info

Publication number
KR960006490A
KR960006490A KR1019940015775A KR19940015775A KR960006490A KR 960006490 A KR960006490 A KR 960006490A KR 1019940015775 A KR1019940015775 A KR 1019940015775A KR 19940015775 A KR19940015775 A KR 19940015775A KR 960006490 A KR960006490 A KR 960006490A
Authority
KR
South Korea
Prior art keywords
signal
output
outputting
luminance
data
Prior art date
Application number
KR1019940015775A
Other languages
English (en)
Other versions
KR970009447B1 (ko
Inventor
김찬수
Original Assignee
이헌조
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이헌조, 엘지전자 주식회사 filed Critical 이헌조
Priority to KR1019940015775A priority Critical patent/KR970009447B1/ko
Publication of KR960006490A publication Critical patent/KR960006490A/ko
Application granted granted Critical
Publication of KR970009447B1 publication Critical patent/KR970009447B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/21Circuitry for suppressing or minimising disturbance, e.g. moiré or halo
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/02Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components
    • H03K19/173Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits using specified components using elementary logic circuits as components
    • H03K19/1733Controllable logic circuits
    • H03K19/1737Controllable logic circuits using multiplexers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Color Television Systems (AREA)
  • Television Systems (AREA)

Abstract

본 발명은 텔레비젼수상기 영상신호 변환에 있어서 폴리페이즈 방식으로 티브이신호를 수직변환하는 기술에 관한 것으로, 일반적인 텔레비젼수상기에 있어서는 영상신호를 변환하기 위하여 원신호의 샘플링수를 변환하게 되는 바, 이와 같은 경우 높은 클럭주파수에 의하여 노이즈가 발생되고, 시스템이 불안정하게 되는 결함이 있었는 바, 이를 해결하기 위하여 저역통과부를 플리페이즈 네트워크로 구성하고, 이를 이용하여 채널(13A)을 통해 3/4감쇄필터(11)의 송신출력 신호를 전송받아 클럭주파수의 증가없이의 필터계수를 변환시켜 4배의 이득을 얻고, 고역통과부를 폴리페이즈 네트워크로 구성하고, 이를 이용하여 채널(13B)을 통해 상기 1/4감쇄필터(12)의 송신출력신호를 전송받아 클럭주파수의 증가없이 폴리페이즈 네트워크상에서 필터계수를 변환시켜 -4배의 이득을 얻도록 하였다.

Description

텔레비젼수상기의 영상신호 수직변환 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명 텔레비젼수상기의 영상신호 수직변환 블록도.
제2도는 제1도에서 저역통과부에 대한 일실시 예시블록도.
제3도는 제1도에서 고역통가부에 대한 일실시 예시블록도.
제4도는 제1도에서 각 필터와 주파수 스펙트럼.

Claims (4)

  1. 576라인의 입력휘도신호 X(f)를 대상으로 432라인의 저역휘도신호(YL)을 생성하는 3/4감쇄필터(11)와, 576라인의 입력휘도신호 X(f)를 대상으로 144라인의 고역휘도신호(YH)를 생성하는 1/4감쇄필터(12)와, 채널(13A)을 통해 상기 3/4 감쇄필터(11)의 송신출력신호를 전송받아 클럭주파수의 증가없이의 폴리페이즈 네트워크상에서 필터계수를 변환시켜 4배의 이득을 갖도록 하는 저역통과부(14)와, 채널(13B)을 통해 상기 1/4감쇄필터(12)의 송신출력신호를 전송받아 클럭주파수의 증가없이의 폴리페이즈 네트워크상에서 필터계수를 변환시켜 -4배의 이득을 갖도록 하는 고역통과부(15)와, 상기 저역통과부(14)의 출력신호와 고역통과부(15)의 출력신호를 합성하여 한 필드의 휘도신호(Yf)로 출력하는 가산기(16)로 구성한 것을 특징으로 하는 텔레비젼수상기의 영상신호 수직변환 회로.
  2. 제1항에 있어서, 저역통과부(14)는 각 라인의 휘도신호를 샘플링하여 원하는 시점에서 소정순서로 출력하는 휘도데이타저장부(20)와, 램(26)에서 출력되는 샘플데이타를 소정 순서대로 분배출력하는 멀티플렉서(30)와, 모듈러(29)에서 출력되는 어드레스신호에 따라 기 저장된 필터계수를 출력하는 롬(34)과, 상기 멀티플렉서(30)에서 출력되는 샘플데이타와 롬(34)에서 출력되는 필터계수를 승산하는 승산기(MP1-MP6)와, 상기 승산기(MP1-MP6)의 출력값을 가산하는 가산기(32)및 그 가산된 신호를 아날로그신호로 변환하는 D/A변환기(33)로 구성한 것을 특징으로 하는 텔레비젼수상기의 영상신호 수직변환 회로.
  3. 제2항에 있어서, 휘도데이타저장부(20)는 입력휘도신호(Y)를 4fsc로 샘플링하는 A/D변환기(21)와, 상기 A/D변환기(21)의 출력데이타 중에서 원하는 부분의 데이타만을 선택하기 위하여 동기신호를 이용하여 소정 시점에서 라이트인에이블신호를 출력하는 카운터(25)와, 상기 라이트인에이블신호에 의하여 유효화된 상기 샘플링데이타를 저장하는 램(26)와, 라인수를 카운트하여 소정 라인이 카운트될때 상기 램(26)에 리드인에이블신호를 출력하는 라인 카운터(28) 및 그 램(26)에 저장된 샘플링데이타를 소정의 라인 순서대로 읽어내기 위한 어드레스를 출력하는 롬(27)과, 클럭발생기(22)의 출력신호를 근거로 라인수를 카운트하여 소정라인이 카운트되는 시점에서 상기 램(26)에 리드인에이블신호를 출력하는 라인 카운터(28)와, 상기 라인카운터(28)의 출력값을 소정 값으로 나누어 이를 어드레스 신호로 출력하는 모듈러(29)로 구성한 것을 특징으로 하는 텔레비젼수상기의 영상신호 수직변환 회로.
  4. 제1항에 있어서, 고역통과부(15)는 모듈러(29)의 제어를 받아 상기 램(26)에서 출력되는 첫번째 라인의 첫번째 샘플데이타, 두번째 라인의 첫번째 샘플데이타, … 순서로 선입선출기(42A-42D)에 출력하는 멀티플렉서(41)와, 상기 선입선출기 (42A-42D)의 입력데이타에 롬(48)에서 출력되는 필터계수를 승산하는 승산기(MP7)와, 멀티플렉서(44)를 통해 공급되는 상기 선입선출기(42A-42D)의 출력데이타에 롬(48)에서 출력되는 필터계수를 승산하는 승산기(MP8), 상기 승산기(MP7), (MP8)의 출력데이타를 가산하는 가산기(46) 및 그 가산된 신호를 아날로그 신호로 변환하는 D/A변환기(47)로 구성한 것을 특징으로 하는 텔레비젼수상기의 영상신호 수직변환 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019940015775A 1994-07-01 1994-07-01 텔레비젼수상기의 영상신호 수직변환 회로 KR970009447B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940015775A KR970009447B1 (ko) 1994-07-01 1994-07-01 텔레비젼수상기의 영상신호 수직변환 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940015775A KR970009447B1 (ko) 1994-07-01 1994-07-01 텔레비젼수상기의 영상신호 수직변환 회로

Publications (2)

Publication Number Publication Date
KR960006490A true KR960006490A (ko) 1996-02-23
KR970009447B1 KR970009447B1 (ko) 1997-06-13

Family

ID=19387117

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940015775A KR970009447B1 (ko) 1994-07-01 1994-07-01 텔레비젼수상기의 영상신호 수직변환 회로

Country Status (1)

Country Link
KR (1) KR970009447B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100345395B1 (ko) * 1999-12-31 2002-07-26 이달우 폐기물로부터 용출되는 칼슘이온의 불용화 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100345395B1 (ko) * 1999-12-31 2002-07-26 이달우 폐기물로부터 용출되는 칼슘이온의 불용화 방법

Also Published As

Publication number Publication date
KR970009447B1 (ko) 1997-06-13

Similar Documents

Publication Publication Date Title
US4196448A (en) TV bandwidth reduction system using a hybrid discrete cosine DPCM
US4442540A (en) Data over voice transmission arrangement
KR0185594B1 (ko) 샘플링 레이트 변환 장치
KR960015397B1 (ko) 사이드컷 모드 및 상하절단 모드를 적용한 고화질 티브이신호 변환회로
US4218700A (en) Luminance/chrominance separating apparatus having a spatial filtering effect
US4612573A (en) Method for clock rate conversion
EP0706262B1 (en) Filter selection circuit for digital resampling system
US4837619A (en) Scan rate conversion apparatus and method
WO1980000207A1 (en) Predictive differential pulse-code modulation apparatus
EP0435951B1 (en) Video signal processing and video stores
KR950012979B1 (ko) 차동 펄스 부호 변조 장치
US5821884A (en) Sampling rate conversion method and apparatus utilizing an area effect correlation method
KR960015517A (ko) 비디오 신호 처리 장치 및 방법
KR960006490A (ko) 텔레비젼수상기의 영상신호 수직변환 회로
US6285404B1 (en) Systolic video encoding system
KR950023015A (ko) 영상신호압축장치
US6323907B1 (en) Frequency converter
US5459525A (en) Video signal converting device and noise eliminator used therein
KR950030716A (ko) 시간축 변환 방식
US6959012B2 (en) Apparatus for compensating for phase difference attendant upon time division multiplexing and method thereof
KR100695914B1 (ko) 영상신호의 포맷변환장치
EP0401920A2 (en) Amplitude estimator arrangements for digital data
KR890001373A (ko) 텔레비젼 신호 송 ·수신방법 및 장치
KR0142119B1 (ko) 집적화에 적합한 사인파타입 보간회로
JPH0568156B2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19940701

PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19940701

Comment text: Request for Examination of Application

PG1501 Laying open of application
G160 Decision to publish patent application
PG1605 Publication of application before grant of patent

Comment text: Decision on Publication of Application

Patent event code: PG16051S01I

Patent event date: 19970517

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 19970905

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 19971107

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 19971107

End annual number: 3

Start annual number: 1

PR1001 Payment of annual fee

Payment date: 19991224

Start annual number: 4

End annual number: 4

PR1001 Payment of annual fee

Payment date: 20010331

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20020401

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20030331

Start annual number: 7

End annual number: 7

PR1001 Payment of annual fee

Payment date: 20040510

Start annual number: 8

End annual number: 8

PR1001 Payment of annual fee

Payment date: 20051031

Start annual number: 9

End annual number: 9

PR1001 Payment of annual fee

Payment date: 20061101

Start annual number: 10

End annual number: 10

FPAY Annual fee payment

Payment date: 20071017

Year of fee payment: 11

PR1001 Payment of annual fee

Payment date: 20071017

Start annual number: 11

End annual number: 11

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee