KR930011436A - 응용 회로의 프로그래밍 및 동작시키는 방법 - Google Patents
응용 회로의 프로그래밍 및 동작시키는 방법 Download PDFInfo
- Publication number
- KR930011436A KR930011436A KR1019920021699A KR920021699A KR930011436A KR 930011436 A KR930011436 A KR 930011436A KR 1019920021699 A KR1019920021699 A KR 1019920021699A KR 920021699 A KR920021699 A KR 920021699A KR 930011436 A KR930011436 A KR 930011436A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- voltage level
- power supply
- memory cell
- level
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
- G11C11/419—Read-write [R-W] circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/41—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming static cells with positive feedback, i.e. cells not needing refreshing or charge regeneration, e.g. bistable multivibrator or Schmitt trigger
- G11C11/413—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction
- G11C11/417—Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing, timing or power reduction for memory cells of the field-effect type
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Static Random-Access Memory (AREA)
- Logic Circuits (AREA)
Abstract
Description
Claims (10)
- 메모리 셀(SRAM)에 의해 저항이 제어되는 패스 트랜지스터(N4)의 대전류 경로를 통하여 연결되어 있는 한쌍의 상호 연결 포인트(A1,A2)를 포함하는 응용 회로(C1,C2,…)를 프로그래밍(20) 또는 재프로그래밍(40) 및 동작시키기 위한 (30 또는 50) 제1전압 레벨을 갖는 안정된 응용 회로 전원 전압(VDD)을 응용회로에 인가하는 단계와, 로우/하이 이진 디지탈 신호전압레벨을 갖는 데이타신호(D0/D1)를 메모리 셀의 입력 단자(I3)에 연결되어 있는 대전류 전달 출력 단자를 가지며 비교적 크며 비교적 낮은 저항 조건을 갖는 액세스 트랜지스터(N3)의 제1대전류 전달 입력 단자(D)에 인가하는 단계를 구비하는 방법에 있어서, 메모리 셀의 메모리 셀 전원 전압단자(PVDD)에 하이 이진 전압 레벨보다 더 낮은 제2전압 레벨을 갖는 메모리 셀 전원 전압을 인가하는 단계, 제2전압 레벨보다 더 높은 제3전압 레벨을 갖는 전압펄스를 액세스 트랜지스터의 제어 단자에 인가하여, 액세스트랜지스터가 비교적 낮은 저항 조건에 있도록 하는 단계와, 전압 펄스를 종료시져 액세스 트랜지스터가 비교적 높은 저항 조건에 있게 하고, 그후에 메모리 셀 전원 전압을 제4전압 레벨로 증가시켜 패스 트랜지스터가 이진 디지탈 신호의 레벨과 일치하는 저항 레벨을 갖게 하는 단계를 구비하고 있는 것을 특징으로 하는 응용 회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제1항에 있어서, 제4전압 레벨이 제1전압 레벨보다 패스 트랜지스터의 적어도 임계 전압만큼 더 큰 것을 특징으로 하는 응용 회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제1 또는 2항에 있어서, 제1및 제3전압레벨이 같은 것을 특징으로 하는 응용회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제1 또는 제2항에 있어서, 하이 이진 전압 레벨, 제1전압 레벨 및 제3전압 레벨이 서로 같은 것을 특징으로 하는 응용 회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제1항에 있어서, 메모리 셀은 한상의 교차 결합된 CMOS 인버터를 구비하며, 셀내의 모든 n채널 MOS 트랜지스터의 임계 전압이 같고, 셀내의 모든 p채널 M0S 트랜지스터의 임계 전압이 같고, 상기 메모리 셀은 단지 하나의 액세스 트랜지스터를 가지는 것을 특징으로 하는 응용회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제5항에 있어서, 제4전압 레벨이 제1전압 레벨보다 더 높은 것을 특징으로 하는 응용 회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제5 또는 6항에 있어서, 제1 및 제3레벨이 같은 것을 특징으로 하는 응용 회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제5 또는 6항에 있어서, 하이 이진 전압 레벨, 제1전압 레벨, 및 제3전압레벨이 서로 동일한 것을 특징으로 하는 응용 회로를 프로그래밍 또는 재프로그래밍 및 동작시키는 방법.
- 제1항에 인용된 모든 단계가 (a) 메모리 셀의 메모리 셀 전원 전압 단자에 메모리 셀의 이전 상태에 관계없이 패스 트랜지스터를 비교적 높은 저항 조건에 유지시키기에 충분히 낮은 전압에 셀의 출력 단자를 유지시키기 위해 충분히 낮은 레벨을 갖는 메모리 셀 전원 전압을 인가하는 단계, (b) 응용회로 전원 전압을 제1전압 레벨까지 증가시켜서 응용 회로 전원 전압이 제1상승 엣지를 갖게 되도록 하는 단계, (c) 액세스 트랜지스터의 대전류 전달입력 단자에 패스 트랜지스터를 비교적 높은 저항 조건에 유지시키기에 알맞은 전압을 인하는 단계, (d) 액세스 트랜지스터의 제어 단자에 시간상으로 제1상승 엣지 뒤에 오는 제2상승 엣지를 가지며 제3전압 레벨을 가지는 제2전압 펄스를 인가하는 단계, (e) 제2전압 레벨을 가지며 시간상으로 제2상승 엣지 뒤에 오는 제3상승 엣지를 가지는 메모리 전원 전압을 인가하는 단계와, (f) 제2전압 펄스를 종료시키는 단계 등의 상기 단계들에 의해 선행되는 것을 특징으로 하는 응용 회로를 프로그래밍(20) 및 동작시키기 전에 초기화(10)하는 방법.
- 제9항에 있어서, 제1 및 제3전압레벨이 같은 것을 특징으로 하는 응용 회로를 프로그래밍(20) 및 동작시키기 전에 초기화(10)하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US797,648 | 1991-11-25 | ||
US07/797,648 US5239510A (en) | 1991-11-25 | 1991-11-25 | Multiple voltage supplies for field programmable gate arrays and the like |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930011436A true KR930011436A (ko) | 1993-06-24 |
KR0171613B1 KR0171613B1 (ko) | 1999-03-30 |
Family
ID=25171434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920021699A Expired - Fee Related KR0171613B1 (ko) | 1991-11-25 | 1992-11-19 | 응용 회로의 프로그래밍 및 동작시키는 방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5239510A (ko) |
EP (1) | EP0544461B1 (ko) |
JP (1) | JP3355443B2 (ko) |
KR (1) | KR0171613B1 (ko) |
DE (1) | DE69221827T2 (ko) |
SG (1) | SG43685A1 (ko) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5512765A (en) * | 1994-02-03 | 1996-04-30 | National Semiconductor Corporation | Extendable circuit architecture |
US5448525A (en) * | 1994-03-10 | 1995-09-05 | Intel Corporation | Apparatus for configuring a subset of an integrated circuit having boundary scan circuitry connected in series and a method thereof |
JP3494469B2 (ja) * | 1994-05-26 | 2004-02-09 | 株式会社ルネサステクノロジ | フィールドプログラマブルゲートアレイ |
US5525814A (en) * | 1995-01-19 | 1996-06-11 | Texas Instruments Incorporated | Three dimensional integrated latch and bulk pass transistor for high density field reconfigurable architecture |
US5646544A (en) * | 1995-06-05 | 1997-07-08 | International Business Machines Corporation | System and method for dynamically reconfiguring a programmable gate array |
US5970255A (en) | 1995-10-16 | 1999-10-19 | Altera Corporation | System for coupling programmable logic device to external circuitry which selects a logic standard and uses buffers to modify output and input signals accordingly |
US6836151B1 (en) | 1999-03-24 | 2004-12-28 | Altera Corporation | I/O cell configuration for multiple I/O standards |
US6271679B1 (en) | 1999-03-24 | 2001-08-07 | Altera Corporation | I/O cell configuration for multiple I/O standards |
US7081875B2 (en) | 2000-09-18 | 2006-07-25 | Sanyo Electric Co., Ltd. | Display device and its driving method |
US6563339B2 (en) * | 2001-01-31 | 2003-05-13 | Micron Technology, Inc. | Multiple voltage supply switch |
US6912171B2 (en) * | 2003-02-28 | 2005-06-28 | Union Semiconductor Technology Corporation | Semiconductor device power bus system and method |
US6920076B2 (en) * | 2003-02-28 | 2005-07-19 | Union Semiconductor Technology Corporation | Interlayered power bus for semiconductor device |
JP4147480B2 (ja) | 2003-07-07 | 2008-09-10 | ソニー株式会社 | データ転送回路及びフラットディスプレイ装置 |
GB0414622D0 (en) * | 2004-06-30 | 2004-08-04 | Ibm | Data integrity checking in data storage devices |
FR2877143A1 (fr) * | 2004-10-25 | 2006-04-28 | St Microelectronics Sa | Cellule de memoire volatile preenregistree |
JP2012128816A (ja) * | 2010-12-17 | 2012-07-05 | Toshiba Corp | メモリシステム |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5577088A (en) * | 1978-12-07 | 1980-06-10 | Toshiba Corp | Nonvolatile semiconductor memory unit |
US4271487A (en) * | 1979-11-13 | 1981-06-02 | Ncr Corporation | Static volatile/non-volatile ram cell |
JPS581884A (ja) * | 1981-06-29 | 1983-01-07 | Fujitsu Ltd | スタティックramの電源供給方式 |
US4821233A (en) * | 1985-09-19 | 1989-04-11 | Xilinx, Incorporated | 5-transistor memory cell with known state on power-up |
US5065362A (en) * | 1989-06-02 | 1991-11-12 | Simtek Corporation | Non-volatile ram with integrated compact static ram load configuration |
-
1991
- 1991-11-25 US US07/797,648 patent/US5239510A/en not_active Expired - Lifetime
-
1992
- 1992-11-19 KR KR1019920021699A patent/KR0171613B1/ko not_active Expired - Fee Related
- 1992-11-19 EP EP92310580A patent/EP0544461B1/en not_active Expired - Lifetime
- 1992-11-19 SG SG1995002107A patent/SG43685A1/en unknown
- 1992-11-19 DE DE69221827T patent/DE69221827T2/de not_active Expired - Fee Related
- 1992-11-25 JP JP31386292A patent/JP3355443B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
DE69221827D1 (de) | 1997-10-02 |
EP0544461B1 (en) | 1997-08-27 |
HK1001935A1 (en) | 1998-07-17 |
EP0544461A3 (ko) | 1994-02-02 |
SG43685A1 (en) | 1997-11-14 |
JPH05243973A (ja) | 1993-09-21 |
JP3355443B2 (ja) | 2002-12-09 |
DE69221827T2 (de) | 1998-01-02 |
KR0171613B1 (ko) | 1999-03-30 |
EP0544461A2 (en) | 1993-06-02 |
US5239510A (en) | 1993-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10783958B2 (en) | Tunable negative bitline write assist and boost attenuation circuit | |
KR930011436A (ko) | 응용 회로의 프로그래밍 및 동작시키는 방법 | |
US4185321A (en) | Semiconductor memory with pulse controlled column load circuit | |
EP0461788A2 (en) | Semiconductor integrated circuit device | |
KR100190839B1 (ko) | 반도체메모리장치 | |
US7760537B2 (en) | Programmable ROM | |
JP2796644B2 (ja) | 半導体論理回路装置 | |
US10878853B2 (en) | Power supply control | |
US20070291528A1 (en) | Method and apparatus for improving SRAM cell stability by using boosted word lines | |
US6205077B1 (en) | One-time programmable logic cell | |
US6314041B1 (en) | Memory with a reduced leakage current | |
KR100336255B1 (ko) | 부 문턱 전류 컷-오프용 트랜지스터를 갖는 반도체 집적회로 | |
JP3159404B2 (ja) | 出力ドライバ回路 | |
KR0183857B1 (ko) | 반도체 메모리 장치의 번인 스트레스 제어 회로 | |
KR960005797Y1 (ko) | 반도체장치의 제어회로(control circuit of semiconductor device) | |
KR100245274B1 (ko) | Sram 장치의 리던던트 프리디코더 회로 | |
HK1001935B (en) | Method for programming a field programmable gate array | |
JPH06195984A (ja) | 半導体記憶装置 | |
JPS6079595A (ja) | 半導体集積回路装置 | |
JPS5833636B2 (ja) | 記憶装置 | |
JPS6160518B2 (ko) | ||
KR19990042160A (ko) | 다이나믹 씨모오스 회로 | |
JPH04274088A (ja) | 半導体記憶装置 | |
JPH01212114A (ja) | パルス発生回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PG1601 | Publication of registration |
St.27 status event code: A-4-4-Q10-Q13-nap-PG1601 |
|
FPAY | Annual fee payment |
Payment date: 20011006 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20021022 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20021022 |