KR930008850A - 분할된 판독 데이타 버스 시스템을 갖는 반도체 메모리 디바이스 - Google Patents
분할된 판독 데이타 버스 시스템을 갖는 반도체 메모리 디바이스 Download PDFInfo
- Publication number
- KR930008850A KR930008850A KR1019920018460A KR920018460A KR930008850A KR 930008850 A KR930008850 A KR 930008850A KR 1019920018460 A KR1019920018460 A KR 1019920018460A KR 920018460 A KR920018460 A KR 920018460A KR 930008850 A KR930008850 A KR 930008850A
- Authority
- KR
- South Korea
- Prior art keywords
- data
- systems
- output
- sub
- data bus
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Static Random-Access Memory (AREA)
- Dram (AREA)
Abstract
Description
Claims (6)
- a)로우 및 칼럼으로 배열된 다수의 메모리 셀을 가지며, 상기 다수의 메모리 셀에 각각 데이터 비트를 기억 하는 메모리 셀 어레이(12)와, b)다수의 메모리 셀 칼럼으로부터 각각 판독된 데이터 비트를 표시하는 전압 레벨을 발생하도록 다수의 메모리 셀 칼럼에 각각 연결된 다수의 센스 증폭 회로를 갖는 증폭 유니트(13a,13b)와,c)출력 데이터 신호를 발생하는 다수의 데이터 비트로부터 선택된 억세스된 데이터 비트에 응답하는 출력 데이터 회로(17a,17b,17c,17d)와, d)상기 다수의 데이터 비트로부터 억세스된 데이터 비트를 선택하는 어드레싱 수단(16a,16b)을 구비하는 반도체 칩(11)상에 제조된 반도체 메모리 디바이스에 있어서, e)상호 전기적으로 절연되는 다수의 데이터 버스 서브-시스템(14a,14b,24a,24b,24c,24d)으로 분할되며, 상기 다수의 데이터 버스 서브-시스템은 상기 출력 데이터 회로와 병렬로 접속되며, 상기 데이타 버스 서브-시스템중 하나는억세스된 데이타 비트를 상기 출력 데이타 회로에 전달하는 센스 증폭 유니트에 의해 구동되는 데이타 버스 시스템(14, 24)과 , f) 상기 다수의 데이타 버스 서브-시스템에 접속되며, 상기 출력 데이터 회로가 상기 다수의 데이터 버스 서브-시스템 중 나머지 시스템상에서 전압 레벨에 반응하지 않도록 동작 하는 데이터 라인 선택 수단(18a,18b,18c,18d)을 특징으로 하는 반도체 메모리 디바이스.
- 제1항에 있어서, 상기 다수의 메모리 셀은 다수의 메모리 셀 서브-어리에으로 그룹되며, 상기 데이터 버스 서브-시스템(14a,14b;24a,24b,24c,24d) 은 상기 다수의 메모리 셀 서브-어레이에 각각 연결되는 것을 특징으로 하는 반도체 메모리 디바이스.
- 제2항에 있어서, 상기 억세스핀 데이터 비트는 상기 메모리 셀 서브-어레이의 하나로부터 판독되고, 상기 메모리 셀 서브-어레이의 일부에 연결된 다수의 데이터 버스 서브-시스템중 하나에 전달되는 것을 특징으로 하는 반도체 메모리 디바이스.
- 제1항에 있어서, 상기 데이터 버스 서브-시스템은 데이터 라인의 다수 세트에 의해 각각 제공되며, 상기 데이터 라인 선택 수단은,f-1)다수의 데이터 서브-시스템중 하나를 표시하는 제어 신호(CNT)를 발생하는 제어 회로와, f-2),데이타 라인의 다수 세트로부터 각각 선택된 데이터 라인에 접속되는 다수의 데이터 라인 선택 회로(18a,18b,18c,18d)를 구비하며, 상기 다수의 데이터 라인 선택 회로 각각은, f-2-1)상기 제어 신호에 응답하고 상기 다수의 데이터 버스 서브-시스템 중 하나에 포함된 데이터 라인의 하나를 표시하는 디코드된 신호를 발생하기 위한 디코더(IV4;18ba)와, f-2-2)상기 디코드된 신호에 응답하고 상기 디코드된 신호에 의해 표시된 상기 데이터 k인의 하나는 일정한 전원 전압으로부터 절연되고, 다른 데이터 라인을 일정한 전원전압(Vdd)에 접속시키는 충전 회로(QP3,QP4;QP21,QP22;QP23,QP24)을 구비하는 것을 특징으로 하는 반도체 메모리 디바이스.
- 제4항에 있어서, 상기 충전 회로는 상기 일정한 전원 전압과 상기 연결된 데이터 라인사이에 접속되고, 상기 데이터 라인에 연결된 다수의 충전 트랜지스터(QP3,QP4;QP21,QP22;QP23,QP24)을 구비하는 것을 특징으로 하는 반도체 메모리 디바이스.
- 제1항에 있어서, 상기 다수의 데이터 버스 서브-시스템은 판독 데이터 라인의 다수 세트에 의해 이행되고, 판독 데이터 라인의 다수 세트로부터 각각 선택 된 판독 데이터 라인은 판독 데이터 라인 그룹을 형성하며, 상기 출력 데이터 회로(18a 내지 18d)각각은 d-1)상기 판독 데이터 라인 그룹 중 하나에 접속된 입력 노드를 갖는 AND 게이트(AND1),d-2)출력 인에이블 신호(DE)로 인에이블되고 상기 AND게이트의 출력 노드에 접속된 NOR게이트(NR2),d-3)상기 출력 인에이블 신호의 상보성 신호로 인에이블되고, 판독 데이터 라인 그룹중 하나에 접속된 입력 노드를 갖는 NAND게이트(ND2), d-4)상호 상보적인 구동 신호를 발생하는 상기 NAND게이트의 출력 노드 및 상기 NOR게이트의 출력 노드에 각각 접속된 두 개의 인버터(IV6,IV7),d-5)상기 구동 신호에 응답하여 데이터 핀중 하나를 구동시키는 출력 인버터(IV8)를 구비하는 것을 특징으로 하는 반도체 메모리 디바이스.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP3261557A JP2853407B2 (ja) | 1991-10-09 | 1991-10-09 | 半導体メモリ |
JP91-261557 | 1991-10-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930008850A true KR930008850A (ko) | 1993-05-22 |
KR950010761B1 KR950010761B1 (ko) | 1995-09-22 |
Family
ID=17363555
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019920018460A KR950010761B1 (ko) | 1991-10-09 | 1992-10-08 | 분할된 판독 데이타 버스 시스템을 갖는 반도체 메모리 디바이스 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5319595A (ko) |
JP (1) | JP2853407B2 (ko) |
KR (1) | KR950010761B1 (ko) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH06290584A (ja) * | 1993-04-01 | 1994-10-18 | Nec Corp | 半導体記憶装置 |
US5802395A (en) * | 1996-07-08 | 1998-09-01 | International Business Machines Corporation | High density memory modules with improved data bus performance |
JPH10208484A (ja) * | 1997-01-29 | 1998-08-07 | Mitsubishi Electric Corp | 半導体記憶装置のデータ読出回路及び半導体記憶装置 |
US6349051B1 (en) * | 1998-01-29 | 2002-02-19 | Micron Technology, Inc. | High speed data bus |
US6721860B2 (en) * | 1998-01-29 | 2004-04-13 | Micron Technology, Inc. | Method for bus capacitance reduction |
US6381190B1 (en) * | 1999-05-13 | 2002-04-30 | Nec Corporation | Semiconductor memory device in which use of cache can be selected |
US6944087B2 (en) * | 2001-02-24 | 2005-09-13 | Intel Corporation | Method and apparatus for off boundary memory access |
US7372056B2 (en) * | 2005-06-29 | 2008-05-13 | Cymer, Inc. | LPP EUV plasma source material target delivery system |
US6771536B2 (en) | 2002-02-27 | 2004-08-03 | Sandisk Corporation | Operating techniques for reducing program and read disturbs of a non-volatile memory |
JP4156985B2 (ja) * | 2003-06-30 | 2008-09-24 | 株式会社東芝 | 半導体記憶装置 |
US8737117B2 (en) * | 2010-05-05 | 2014-05-27 | Qualcomm Incorporated | System and method to read a memory cell with a complementary metal-oxide-semiconductor (CMOS) read transistor |
JP6620472B2 (ja) * | 2015-09-08 | 2019-12-18 | 凸版印刷株式会社 | 半導体記憶装置 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58222562A (ja) * | 1982-06-19 | 1983-12-24 | Mitsubishi Electric Corp | 半導体記憶装置 |
US4554646A (en) * | 1983-10-17 | 1985-11-19 | Mitsubishi Denki Kabushiki Kaisha | Semiconductor memory device |
US4935901A (en) * | 1987-02-23 | 1990-06-19 | Hitachi, Ltd. | Semiconductor memory with divided bit load and data bus lines |
US5172335A (en) * | 1987-02-23 | 1992-12-15 | Hitachi, Ltd. | Semiconductor memory with divided bit load and data bus lines |
-
1991
- 1991-10-09 JP JP3261557A patent/JP2853407B2/ja not_active Expired - Fee Related
-
1992
- 1992-10-08 KR KR1019920018460A patent/KR950010761B1/ko not_active IP Right Cessation
- 1992-10-09 US US07/958,794 patent/US5319595A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JP2853407B2 (ja) | 1999-02-03 |
KR950010761B1 (ko) | 1995-09-22 |
JPH05101674A (ja) | 1993-04-23 |
US5319595A (en) | 1994-06-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960032488A (ko) | 연상메모리장치 | |
KR890017706A (ko) | 다이나믹형 반도체 기억장치 | |
KR910010526A (ko) | 페이지 소거 가능한 플래쉬형 이이피롬 장치 | |
JPS63200391A (ja) | スタテイツク型半導体メモリ | |
KR0167295B1 (ko) | 저전력용 센스앰프회로 | |
US4905201A (en) | Semiconductor memory device capable of selective operation of memory cell blocks | |
KR930008850A (ko) | 분할된 판독 데이타 버스 시스템을 갖는 반도체 메모리 디바이스 | |
KR960030409A (ko) | 반도체 기억장치 | |
KR920006981A (ko) | 반도체 메모리 | |
US5455795A (en) | Semiconductor memory device | |
KR0158933B1 (ko) | 반도체 기억 장치 | |
KR920015384A (ko) | 반도체 메모리 장치 | |
JPH01198120A (ja) | デコーダ回路 | |
US20220335994A1 (en) | Far End Driver for Memory Clock | |
KR940026967A (ko) | 단일 비트 라인을 통해서 판독 데이타 비트를 전파하기 위한 비동기 정적 랜덤 억세스 메모리 장치 | |
KR950010141B1 (ko) | 반도체 집적회로장치 | |
US4380055A (en) | Static RAM memory cell | |
KR950009746A (ko) | 짧은 시간대에 외란 테스트를 종결하는 반도체 정적 랜덤 억세스 메모리 장치 | |
KR100384559B1 (ko) | 반도체 메모리 소자의 컬럼 디코딩 장치 | |
KR870009388A (ko) | 스태틱 반도체 기억장치 | |
KR950010084A (ko) | 반도체 메모리 장치 | |
KR920020501A (ko) | 반도체 기억 장치 | |
KR930001230A (ko) | 반도체 기억장치 및 반도체 집적회로 장치 | |
KR910008731A (ko) | 고속 스태틱 램 | |
US6515916B2 (en) | Column switch in memory device and cache memory using the same |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19921008 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19921008 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
Comment text: Decision on Publication of Application Patent event code: PG16051S01I Patent event date: 19950828 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19951222 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19960126 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19960126 End annual number: 3 Start annual number: 1 |
|
PR1001 | Payment of annual fee |
Payment date: 19980901 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 19990902 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20000901 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20010912 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20020905 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20030915 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20040910 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20050909 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20060908 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20070906 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20080911 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20080911 Start annual number: 14 End annual number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |