[go: up one dir, main page]

KR930003523A - 스위치-캐패시터 차동 증폭기 - Google Patents

스위치-캐패시터 차동 증폭기 Download PDF

Info

Publication number
KR930003523A
KR930003523A KR1019920012807A KR920012807A KR930003523A KR 930003523 A KR930003523 A KR 930003523A KR 1019920012807 A KR1019920012807 A KR 1019920012807A KR 920012807 A KR920012807 A KR 920012807A KR 930003523 A KR930003523 A KR 930003523A
Authority
KR
South Korea
Prior art keywords
timing signal
node
switch
timing
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
KR1019920012807A
Other languages
English (en)
Inventor
버-트 화이트
Original Assignee
게리 켈슨
실리콘 시스팀스 인코퍼레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 게리 켈슨, 실리콘 시스팀스 인코퍼레이티드 filed Critical 게리 켈슨
Publication of KR930003523A publication Critical patent/KR930003523A/ko
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45479Differential amplifiers with semiconductor devices only characterised by the way of common mode signal rejection
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/005Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements using switched capacitors, e.g. dynamic amplifiers; using switched capacitors as resistors in differential amplifiers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)
  • Filters That Use Time-Delay Elements (AREA)

Abstract

내용 없음.

Description

스위치-캐패시터 차동 증폭기
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명이 동작될 수 있는 환경을 나타내며, 서보 모터를 구동하기 위해 사용되는 H브리지 회로를 보이는 도면,
제5도는 본 발명에 따른 스위치드 캐패시터 차동 증폭기를 보이는 도면,
제6도는 본 발명의 바람직한 일실시예를 보이는 도면.

Claims (19)

  1. 스위치-캐패시터형의 차동증폭회에 있어서, 양의 입력, 음의 입력 및 출력을 갖는 차동 증폭기, 제1입력 노드 및 제1노드에 접속된 제1스위치, 제2입력노드 및 제2노드에 접속된 제2스위치, 상기 제1노드 및 상기 제2노드에 접속된 제3스위치, 상기 제1노드와 상기 양의 입력에 접속된 제1캐패시터, 상기 제2노드와 상기 음의 입력에 접속된 제2캐패시터, 상기 양의 입력과 제1기준전압에 접속된 제4스위치, 상기 음의 입력과 상기 출력에 접속된 제5스위치, 상기 양의 입력과 제2기준전압에 접속된 제3캐패시터, 상기 음의 입력과, 제6스위치에 접속된 제4캐패시터, 상기 제2기준전압과 상기 출력에 선택적으로 접속되고, 제1 및 제2제어신호들에 응답하도록 된 상기 제6스위치, 및 상기 제1제어신호에 응답하는 상기 제1, 제2, 제4및 제5스위치들과, 상기 제2제어신호에 응답하는 상기 제3스위치를 포함하여 이루어지는 회로.
  2. 제1항에 있어서, 상기 제1및 제2제어신호들은 비중첩(non-overlapping)의 교호 클록신호들을 포함하는 증폭회로.
  3. 제1항에 있어서, 상기 제1노드와 접지 간에 접속된 제5캐패시터, 및 상기 제2노드와 접지 간에 접속된 제6캐패시터를 더 구비하는 증폭회로.
  4. 스위치-캐패시터 형의 차동증폭회로에 있어서, 제1외부 입력노드와 제1내부노드 간에 접속된 제1스위치, 제2외부 입력노드와 제2내부노드 간에 접속된 제2스위치, 상기 제1 및 제2내부노드들 간에 접속된 제3스위치, 상기 제1내부 노드에 접속된 제1플레이트와, 제3내부노드에 접속된 제2플레이트를 갖는 제1캐패시터, 상기 제2내부노드에 접속된 제1플레이트와, 제4내부노드에 접속된 제2플레이트를 갖는 제2캐패시터, 상기 제3내부노드와 외부 제로-기준 노드 간에 접속된 제4스위치, 상기 제4내부노드와 상기 외부 제로-기준 노드 간에 접속된 제5스위치, 상기 제3내부노드에 접속된 제3캐패시터의 제1플레이트, 출력 기준노드에 접속된 상기 제3캐패시터의 제2플레이트, 상기 제4내부노드에 접속된 제4캐패시터의 제1플레이트, 상기 제4캐패시터와의 제2플레이트 상기 출력 기준노드 간에 접속된 제6스위치, 진압 출력노드와 상기 제4캐패시터의 상기 제2프레이트 간에 접속된 제7스위치, 상기 제3내부노드에 접속된 양의 입력을 가지며, 상기 제4내부노드에 접속된 음의 입력을 가지는, 상기전압 출력노드에 접속된 출력을 구비함과 아울러 다수의 타이밍신호들과 기준신호들을 입력으로 하는, 차동증폭수단, 및 외부 공급원으로부터 다수의 클록신호들을 받고, 상기 스위치들을 제어하기 위한 상기 다수의 타이밍신호들을 제공하며, 다수의 상기 타이밍신호들을 제공하기 위해 상기 증폭수단에 접속되어 있는 타이밍 제어수단을 포함하여 이루어지는 증폭회로.
  5. 제4항에 있어서, 상기 스위치들은 상기 타이밍신호들의 하나를 입력으로 하는 게이트를 갖는 하나의 n-형 트랜지스터를 포함하는 증폭회로.
  6. 제4항에 있어서, 상기 제7스위치는 병렬로 접속된 n-형 및 p-형의 트랜지스터를 구비하며, 또한 그 p-형 트랜지스터의 게이트에 반전된 타이밍신호를 제공하는 하나의 인버터를 구비하고, 상기 인버터와 n-형 트랜지스터의 게이트는 상기 타이밍 신호들의 하나를 입력으로 하는 증폭회로.
  7. 제4항에 있어서, 상기 타이밍 제어수단은, 제1클록신호, 반전된 제1클록신호, 및 제1타이밍신호를 입력으로 하고, 제2타이밍신호를 출력으로 하는 제1플립-플롭, 상기 제1클록신호, 제2클록신호, 및 상기 제1타이밍신호를 입력으로 하고, 상기 제1타이밍신호와 제3타이밍신호를 출력으로 하는 제2플립-플롭, 외부 디스에이블신호와 상기 제1타이밍신호를 입력으로 하고, 제1인에이블 타이밍신호를 출력으로 하는 제1NOR게이트 상기 외부 디스에이블신호와 상기 제3타이밍신호를 입력으로 하고, 제2인에이블 타이밍 신호를 출력으로 하는 제2NOR 게이트, 상기 제2및 제3타이밍신호들을 입력으로 하고, 제4타이밍신호를 출력으로 하는 제3NOR게이트, 상기 제1타이밍신호와 상기 반전된 제1클록신호를 입력으로 하고, 제5타이밍신호를 출력으로 하는 제4NOR게이트, 외부기준전압에 따라 결정되는 출력전압 범위를 가지 며, 상기 제1인에이블 타이밍신호를 입력으로 그리고 제1부트스트랩 타이밍 신호를 출력으로 하는 제1부트스트랩 회로, 및 상기 외부 기준전압에 따라 결정되는 출력 전압 범위를 가지며, 상기 제2인에이블 타이밍 신호를 입력으로 그리고 제2부트스트랩 타이밍 신호를 출력으로 하는 제2부트스트랩 회로를 포함하는 증폭회로.
  8. 제7항에 있어서, 상기 제1및 제2스위치는 상기 제1부트스트랩 타이밍신호에 의해 제어되고, 상기 제3스위치는 상기 제1부트스트랩 타이밍 신호에 의해 제어되고, 상기 제4 및 제5스위치는 상기 제4타이밍신호에 의해 제어되고, 상기 제6스위치는 상기 제1타이밍 신호에 의해 제어되고, 그리고 상기 제7스위치는 상기 제3타이밍신호에 의해 제어되는 증폭회로.
  9. 제7항에 있어서, 상기 증폭수단은 그 증폭수단 내부에서 샘플-앤드-홀드(sample-and-hold)회로를 제어하는 상기 제5타이밍 신호를 입력으로 하고, 아울러 출력 옵셋(offset)의 영점(zeroing)을 조절하는 상기 제4타이밍신호를 입력으로 하는 증폭회로.
  10. 제7항에 있어서, 상기 제1 및 제2클록신호들은 비 중첩의 교호 클록신호를 포함하는 증폭회로.
  11. 제4항에 있어서, 상기 제1 및 제2내부노드들 간에 상기 제3스위치와 병렬로 접속된, 상기 제3스위치와 동시에 그와 유사한 방식으로 동작하는 제8스위치를 더 구비하는 증폭회로.
  12. 제4항에 있어서, 소정의 정전압원에 의해 제어되고, 상기 제3캐패시터의 제2플레이트와 상기 출력 기준노드 간에 접속된 제8스위치를 더 구비하여 이루어지는 증폭회로.
  13. 제4항에 있어서, 상기 제1내부노드와 정전압원 사이에 접속된 제5캐패시터와, 상기 제2내부노드와 상기 정전압원 사이에 접속된 제6캐캐시터를 더 구비하여 이루어지는 증폭회로.
  14. 제4항에 있어서, 상기 타이밍 제어수단이, 제1클록신호, 반전된 제1클록신호 및 제1타이밍신호를 입력으로하고, 제2타이밍신호를 출력으로 하는 제1플립-플롭, 상기 제1클록신호, 제2클록신호, 상기 제1타이밍신호를입력으로 하고, 상기 제1타이밍신호와 제3타이밍신호를 출력으로 하는 제2플립플릅, 상기 제2및 제3타이밍신호를 입력으로 하고, 제6타이밍신호를 출력으로 하는 제1OR게이트, 상기 제1타이밍신호와 상기 반전된 제1클록신호를 입력으로 하고, 제7타이밍신호를 출력으로 하는 제2OR게이트, 상기 제2및 제3타이밍 신호들을 입력으로하고, 제4타이밍신호를 출력으로 하는 제3NOR게이트, 및 상기 제1타이밍신호와 상기 반전된 제1클록신호를 입력으로 하고, 제5타이밍신호를 출력으로 하는 제4NOR게이트를 포함하여 이루어지는 증폭회로.
  15. 제14항에 있어서, 상기 제1및 제2스위치는 상기 제6타이밍신호에 의해 제어되고, 상기 제3스위치는 상기 제7타이밍신호에 의해 제어되고, 상기 제4 및 제5스위치는 상기 제4타이밍신호에 의해 재어되고, 상기 제6스위치는 상기 제1타이밍신호에 의해 제어되고, 그리고 제7스위치는 상기 제3타이밍신호에 의해 제어되는 증폭회로.
  16. 제15항에 있어서, 상기 제1 및 제2스위치들은 CMOS스위치들을 포함하는 증폭회로.
  17. 제16항에 있어서, 상기 제3, 제4, 제5, 제6 및 제7스위치들은 n-채널 스위치인 증폭회로.
  18. 제14항에 있어서. 상기 제1 및 제2클록신호들은 비중첩, 교호 클록신호를 포함하는 증폭회로.
  19. 제14항에 있어서, 상기 증폭수단은그 증폭수단 태에서 샘플-앤드-홀드 회로를 제어하기 위한 상기 제5타이밍신호를 받고, 또한 출력 옵셋의 영점을 조절하는 제4타이밍신호를 받은 증폭회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019920012807A 1991-07-18 1992-07-18 스위치-캐패시터 차동 증폭기 Withdrawn KR930003523A (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US07/732,474 US5142238A (en) 1991-07-18 1991-07-18 Switched-capacitor differential amplifier
US07/732,474 1991-07-18

Publications (1)

Publication Number Publication Date
KR930003523A true KR930003523A (ko) 1993-02-24

Family

ID=24943646

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920012807A Withdrawn KR930003523A (ko) 1991-07-18 1992-07-18 스위치-캐패시터 차동 증폭기

Country Status (5)

Country Link
US (1) US5142238A (ko)
JP (1) JP3372570B2 (ko)
KR (1) KR930003523A (ko)
DE (1) DE4223845A1 (ko)
GB (1) GB2259207A (ko)

Families Citing this family (51)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5258715A (en) * 1990-07-04 1993-11-02 U.S. Philips Corp. Circuit arrangement for selectively amplifying signals
DE4113033A1 (de) * 1991-04-20 1992-10-22 Fraunhofer Ges Forschung Integrierbare leitfaehigkeitsmessvorrichtung
US5220286A (en) * 1991-06-28 1993-06-15 International Business Machines Corporation Single ended to fully differential converters
US5258664A (en) * 1991-07-05 1993-11-02 Silicon Systems, Inc. Operational amplifier with self contained sample and hold and auto zero
DE69329837T2 (de) * 1992-04-30 2001-04-19 Hewlett Packard Co Differenztieller integrierender Verstärker mit geschalteten Kapazitäten zur Bildung von Prezisionswiderständen
DE59300971D1 (de) * 1992-05-15 1995-12-21 Fraunhofer Ges Forschung Integrierbare leitfähigkeitsmessvorrichtung.
US5455816A (en) * 1992-05-18 1995-10-03 At&T Global Information Solutions Company MOS amplifier with gain control
DE4237843A1 (de) * 1992-11-10 1994-05-11 Philips Patentverwaltung Schaltungsanordnung zum Betreiben einer induktiven Last
JP2503902B2 (ja) * 1993-08-05 1996-06-05 日本電気株式会社 チョッパ型差動増幅器
RU2155439C2 (ru) * 1993-11-30 2000-08-27 Краун Интернэшнл, Инк. Схема электропитания усилителя
US5424678A (en) * 1994-02-02 1995-06-13 Apple Computer, Inc. Muting of computer sound system during power cycling
US5631527A (en) * 1994-09-06 1997-05-20 Sgs-Thomson Microelectronics, Inc. Voice coil motor feedback control circuit
US5617093A (en) * 1994-09-30 1997-04-01 Imp, Inc. Switched capacitor analog circuits with low input capacitance
US5578962A (en) * 1995-05-10 1996-11-26 Mca Technologies, Inc. Instrumentation amplifier for sensor signal conditioning using low-cost, high-accuracy analog circuitry
US5764067A (en) * 1995-05-10 1998-06-09 Rastegar; Ali J. Method and apparatus for sensor signal conditioning using low-cost, high-accuracy analog circuitry
JP3383152B2 (ja) * 1995-06-28 2003-03-04 シャープ株式会社 符号化装置
JP3092525B2 (ja) * 1996-09-20 2000-09-25 日本電気株式会社 チョッパ型コンパレータ
EP0862270A1 (en) * 1997-02-28 1998-09-02 STMicroelectronics S.r.l. Staircase adaptive voltage generator circuit
KR19990006516A (ko) * 1997-06-02 1999-01-25 타카토리 수나오 반전증폭회로
JP4197755B2 (ja) * 1997-11-19 2008-12-17 富士通株式会社 信号伝送システム、該信号伝送システムのレシーバ回路、および、該信号伝送システムが適用される半導体記憶装置
JPH11205113A (ja) * 1998-01-09 1999-07-30 Mitsubishi Electric Corp スイッチング回路およびスイッチドキャパシタフィルタ
US6002277A (en) * 1998-04-06 1999-12-14 Intersil Corporation Sample-and-hold circuit having reduced parasitic diode effects and related methods
US6016067A (en) * 1998-04-06 2000-01-18 Intersil Corporation Sample-and-hold circuit having reduced amplifier offset effects and related methods
US6069502A (en) * 1998-04-06 2000-05-30 Intersil Corporation Sample-and-hold circuit having reduced subthreshold conduction effects and related methods
FR2793087B1 (fr) * 1999-04-28 2001-06-29 St Microelectronics Sa Circuit et procede de compensation de la tension de decalage dans un amplificateur operationnel
US6385065B1 (en) * 2000-09-14 2002-05-07 Fairchild Semiconductor Corporation Low voltage charge pump employing distributed charge boosting
US6356469B1 (en) 2000-09-14 2002-03-12 Fairchild Semiconductor Corporation Low voltage charge pump employing optimized clock amplitudes
DE60118977T2 (de) * 2000-12-15 2006-12-21 Broadcom Corp., Irvine Differentialverstärker mit grossem gleichtaktbereich
EP1274171A1 (en) 2001-07-05 2003-01-08 Telefonaktiebolaget L M Ericsson (Publ) Differential line receiver
US6552676B1 (en) * 2001-09-14 2003-04-22 Nokia Corporation Method and apparatus for power reduction in switched capacitor circuits
US6611163B1 (en) * 2002-03-20 2003-08-26 Texas Instruments Incorporated Switched capacitor scheme for offset compensated comparators
TWI294610B (en) * 2004-09-03 2008-03-11 Au Optronics Corp A reference voltage circuit with a compensating circuit and a method of the same
US7365597B2 (en) * 2005-08-19 2008-04-29 Micron Technology, Inc. Switched capacitor amplifier with higher gain and improved closed-loop gain accuracy
US7612699B2 (en) * 2007-05-17 2009-11-03 Denso Corporation A/D converter circuit and A/D conversion method
US20090051676A1 (en) * 2007-08-21 2009-02-26 Gyu Hyeong Cho Driving apparatus for display
JP2009100120A (ja) * 2007-10-15 2009-05-07 Denso Corp 差動増幅回路およびその製造方法
JP4195500B1 (ja) * 2008-01-22 2008-12-10 有限会社リニアセル・デザイン スイッチトキャパシタ増幅回路
US7973596B2 (en) * 2009-05-12 2011-07-05 Number 14 B.V. Low-noise, low-power, low drift offset correction in operational and instrumentation amplifiers
US8198937B1 (en) 2011-03-15 2012-06-12 Freescale Semiconductor, Inc. Switched-capacitor amplifier circuit
US8576002B2 (en) * 2011-03-21 2013-11-05 Analog Devices, Inc. ADC preamplifier and the multistage auto-zero technique
JP5871691B2 (ja) * 2012-03-29 2016-03-01 キヤノン株式会社 増幅回路、光電変換装置、および撮像システム
US8952751B2 (en) * 2012-12-31 2015-02-10 Silicon Laboratories Inc. Amplifier circuits and methods of amplifying an input signal
KR101881912B1 (ko) 2013-01-24 2018-07-26 삼성전자주식회사 신호 처리 장치 및 신호 처리 방법
US9362874B2 (en) * 2013-07-10 2016-06-07 Fairchild Semiconductor Corporation Differential measurements with a large common mode input voltage
TWI646782B (zh) * 2014-04-11 2019-01-01 日商半導體能源研究所股份有限公司 保持電路、保持電路的驅動方法以及包括保持電路的半導體裝置
WO2016083288A1 (de) * 2014-11-28 2016-06-02 Elmos Semiconductor Aktiengesellschaft Sc-verstärkerschaltung
CN105487459A (zh) * 2015-11-27 2016-04-13 小米科技有限责任公司 寿命计算方法及装置
US10027295B2 (en) * 2016-03-30 2018-07-17 Texas Instruments Incorporated Common mode gain trimming for amplifier
US10938397B2 (en) 2016-11-03 2021-03-02 University Of Washington Recording channels for biopotential signals
JP6981774B2 (ja) * 2017-05-09 2021-12-17 ラピスセミコンダクタ株式会社 スイッチトキャパシタ増幅回路、電圧増幅方法及び赤外線センサ装置
EP3415925A1 (en) * 2017-06-15 2018-12-19 EM Microelectronic-Marin SA An interface circuit for a capacitive accelerometer sensor

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5979496A (ja) * 1982-10-29 1984-05-08 Nec Corp サンプルド・デ−タ回路
US4521743A (en) * 1983-12-29 1985-06-04 Cordis Corporation Switched capacitor amplifier
US4543534A (en) * 1984-05-04 1985-09-24 The Regeants Of University Of Calif. Offset compensated switched capacitor circuits
US4763088A (en) * 1986-04-30 1988-08-09 Silicon Systems, Inc. Switching scheme for switched capacitor filters
US4707624A (en) * 1986-09-10 1987-11-17 National Semiconductor Corp. Offset cancellation scheme for a differential reset stabilized latch
FR2619973B1 (fr) * 1987-08-26 1990-01-05 France Etat Dispositif de filtre echantillonne a capacites commutees
US4808942A (en) * 1988-04-04 1989-02-28 General Electric Company Continuous mode auto-zero offset amplifier or integrator

Also Published As

Publication number Publication date
US5142238A (en) 1992-08-25
GB9215108D0 (en) 1992-08-26
JPH06343013A (ja) 1994-12-13
GB2259207A (en) 1993-03-03
DE4223845A1 (de) 1993-01-21
JP3372570B2 (ja) 2003-02-04

Similar Documents

Publication Publication Date Title
KR930003523A (ko) 스위치-캐패시터 차동 증폭기
KR920013458A (ko) 차동감지 증폭회로
KR900002328A (ko) 감지회로
KR880008032A (ko) 부하를 흐르는 전류의 선형 측정용 회로
KR910014947A (ko) 메모리장치
KR920019090A (ko) 레벨 인버터회로
KR890009072A (ko) 안정동작점을 갖는 연산증폭회로
KR920015551A (ko) 기판 전위 검출 회로를 가진 반도체 집적회로 장치
KR920013704A (ko) 차동출력 파우워 cmos 연산증폭기
KR870002694A (ko) 증폭회로
KR830002453A (ko) 전압 비교기
KR830005761A (ko) 가변부하 임피던스 이득제어증폭기
KR950007287A (ko) 디지탈 신호 처리용 지연 회로
KR940020692A (ko) 집적 회로 증폭 장치(integrated circuit amplifier arrangements)
KR920019064A (ko) 전압증폭회로
KR940008076A (ko) 반도체 집적회로 장치의 입력 회로
KR880006850A (ko) 3스테이트 부설 상보형 mos집적회로
JPH04115622A (ja) カレントミラー型増幅回路及びその駆動方法
KR920011052A (ko) 증폭회로
KR890011195A (ko) 증폭회로
KR830009689A (ko) 신호레벨 제어회로
KR960027255A (ko) 시퀀스 제어회로를 구비한 연산증폭기
KR940004480A (ko) 절대치회로
KR930011274A (ko) 입력회로
KR950013021A (ko) 전압 리미트 회로

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19920718

PG1501 Laying open of application
PC1203 Withdrawal of no request for examination
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid