KR920013442A - 집적 회로용 용량성-부하 고속 구동 회로 - Google Patents
집적 회로용 용량성-부하 고속 구동 회로 Download PDFInfo
- Publication number
- KR920013442A KR920013442A KR1019910024736A KR910024736A KR920013442A KR 920013442 A KR920013442 A KR 920013442A KR 1019910024736 A KR1019910024736 A KR 1019910024736A KR 910024736 A KR910024736 A KR 910024736A KR 920013442 A KR920013442 A KR 920013442A
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- current
- high speed
- capacitive
- speed drive
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 claims 10
- 230000001105 regulatory effect Effects 0.000 claims 7
- 238000000034 method Methods 0.000 claims 6
- 239000003990 capacitor Substances 0.000 claims 4
- 230000008878 coupling Effects 0.000 claims 4
- 238000010168 coupling process Methods 0.000 claims 4
- 238000005859 coupling reaction Methods 0.000 claims 4
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
- H03K17/163—Soft switching
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/003—Modifications for increasing the reliability for protection
- H03K19/00346—Modifications for eliminating interference or parasitic voltages or currents
- H03K19/00361—Modifications for eliminating interference or parasitic voltages or currents in field effect transistor circuits
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
- Dram (AREA)
- Static Random-Access Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 따라 실행되는 버퍼의 부분 블럭도, 제3도는 제2도의 블록도를 실행하는 보다 구체적인 회로도.
Claims (22)
- 용량성 부하를 구동하기에 적합한 적어도 하나의 풀-다운 출력 트랜지스터를 포함하는 메모리와 같은 직접 회로용 용량성-부하 고속 구동회로에 있어서, a)요망되는 간격 동안 선형 방법으로 적절히 변화하는 전압을 발생시키기 위해 타이밍 신호에 의해 제어될 수 있는 제1램프 전압-발생회로 수단과, b)상기 램프 전압-발생 회로 수단의 출력에 의해 구동되고 상기 전압에 비례하는 전류를 발생하기에 적합한 제2전압/전류-변화 회로 수단과, c)프리셋 미러비를 갖는 상기 풀-다운 출력 트랜지스터의 상기 전류를 미러시키기 위해 상기 전압/전류-변환회로 수단의 출력에 의해 구동되는 제3전류-미러 회로 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속구동 회로.
- 제1항에 있어서, 상기 제2회로 수단이 a)상기 제1회로 수단의 출력 전압에 의해 구동되는 변환 트랜지스터와, b)대부분의 스위칭 시간 동안 상기 변환 트랜지스터 양단간의 전압을 대체로 일정하게 유지시키도록 상기변환 트랜지스터에 접속되는 전압 조정 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제2항에 있어서, 상기 변환 트랜지스터가 MOS트랜지서트이고 트라이오드 영역에서 동작하도록 상기 전압 조정 수단에 의해 구동되는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제3항에 있어서, 상기 전압 조정 수단이 결합 회로 수단에 의해 상기 전압 램프로 구동되는 조정 트랜지스터를 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제4항에 있어서, 상기 결합 회로 수단이 전압 플로워가 접속되는 트랜지스터 단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제3항에 있어서, 상기 전압 조정 수단이 선택된 일정 기준 전압원에 의해 제어된 조정 트랜지스터를 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제3항에 있어서, 상기 제1회로 수단이 상기 타이밍 신호로 제어되는 전자 스위칭 수단을 통하여 상기 제1회로 수단의 출력 노드에 접속되는 프리셋 정전압원을 아울러 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제7항에 있어서, 상기 선택된 정전압이 변환 트랜지스터를 전도 제한치로 유지시키는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제3항에 있어서, 상기 제1회로 수단이 커패시터를 충전시키기 위하여 상기 타이밍 신호로 제어 가능한 정-전류 발생 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제9항에 있어서, 상기 정-전류 발생 수단이 정-전류원과 상기 정-전류원 및 상기 커패시터 간에 접속되는 전류 미러를 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제1항에 있어서, 상기 제3전류-미러 회로 수단이 단지 전류 램프 발생 동안 상기 타이밍 신호로 인에이블되는 비정상적으로 직렬 접속된 스위칭 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 용량성 부하를 구동하기에 적합한 적어도 하나의 풀-다운 출력 트랜지스터 및 풀-업 출력 트랜지스터를 포함하는 메모리와 같은 직접 회로용 용량성-부하 고속 구동 회로에 있어서, a)요망되는 간격 동안 선형 방법으로 적절히 변화하는 전압을 발생시키기 위해 타이밍 신호에 의해 제어될 수 있는 제1램프 전압-발생 회로 수단과,b)상기 램프 전압-발생 회로 수단의 출력에 의해 구동되고 상기 전압에 비례하는 전류를 발생하기에 적합한 제2전압/전류-변화 회로 수단과, c)제1제어 신호가 존재할때 프리셋 미러비를 갖는 상기 풀-다운 출력 트랜지스터의,상기 전류를 미러시키기 위해 상기 전압/전류-변환 회로 수단의 출력에 의해 구동되는 제3전류-미러 회로 수단과, d)제2제어 신호가 존재할 때 선택된 미러비를 갖는 상기 풀-업 출력 트랜지스터의 상기 전류를 미러시키기 위해 상기 전압/전류-변환 회로 수단의 출력에 의해 구동되는 제4전류-미러 회로 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제12항에 있어서, 상기 제2회로 수단이 a)상기 제1회로 수단의 출력 전압에 의해 구동되는 변환 트랜지스터와, b)대부분의 스위칭 시간 동안 상기 변환 트랜지스터 양단간의 전압을 대체로 일정하게 유지시키도록 상기 변환 트랜지스터에 접속되는 전압 조정 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제13항에 있어서, 상기 변환 트랜지스터가 MOS트랜지스터이고 트라이오드 영역에서 동작하도록 상기 전압 조정 수단에 의해 구동되는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제13항에 있어서, 상기 전압 조정 수단이 결합 회로 수단에 의해 상기 전압 램프로 구동되는 조정 트랜지스터를 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제15항에 있어서, 상기 결합 회로 수단이 전압-플로워가 접속되는 트랜지스터 단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제13항에 있어서, 상기 전압 조정 수단이 선택된 일정 기준 전압원에 의해 제어되는 조정 트랜지스터를 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제13항에 있어서, 상기 제1회로 수단이 상기 타이밍 신호로 제어되는 전자 스위칭 수단을 통하여 상기 제1회로 수단의 출력 노드에 접속되는 프리셋 정전압원을 아울러 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제18항에 있어서, 상기 선택된 정전압이 변환 트랜지스터를 전도 제한치로 유지시키는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제13항에 있어서, 상기 제1회로 수단이 커패시터를 충전시키도록 상기 타이밍 신호로 제어 가능한 정-전류 발생수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제20항에 있어서, 상기 정-전류 발생 수단이 정-전류원과 상기 정-전류원 및 상기 커패시터 간에 접속되는 전류 미러를 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.
- 제12항에 있어서, 상기 제3및 제4전류-미러 회로 수단이 단지 전류 램프 발생 동안 상기 타이밍 신호로 인에이블되는 비정상적으로 직렬 접속된 스위칭 직렬 접속된 스위칭 수단을 구비하는 것을 특징으로 하는 용량성-부하 고속 구동 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
IT02256990A IT1246755B (it) | 1990-12-28 | 1990-12-28 | Circuito di pilotaggio veloce di un carico capacitivo per circuiti integrari, particolarmente memorie. |
IT22569A/90 | 1990-12-28 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR920013442A true KR920013442A (ko) | 1992-07-29 |
Family
ID=11197947
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910024736A KR920013442A (ko) | 1990-12-28 | 1991-12-27 | 집적 회로용 용량성-부하 고속 구동 회로 |
Country Status (6)
Country | Link |
---|---|
US (1) | US5283478A (ko) |
EP (1) | EP0492506B1 (ko) |
JP (1) | JPH06215581A (ko) |
KR (1) | KR920013442A (ko) |
DE (1) | DE69125465T2 (ko) |
IT (1) | IT1246755B (ko) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5420499A (en) * | 1994-03-02 | 1995-05-30 | Deshazo; Thomas R. | Current rise and fall time limited voltage follower |
JP3229164B2 (ja) * | 1994-07-28 | 2001-11-12 | インターナショナル・ビジネス・マシーンズ・コーポレーション | ラッチ回路 |
EP0735676B1 (en) * | 1995-03-29 | 2001-05-23 | Agilent Technologies, Inc. | Predriver circuit for low-noise switching of high currents in a load |
JP3484825B2 (ja) * | 1995-06-09 | 2004-01-06 | 株式会社デンソー | ドライバ回路 |
WO1997009811A1 (en) * | 1995-09-06 | 1997-03-13 | Advanced Micro Devices, Inc. | Low jitter low power single ended driver |
JP2921453B2 (ja) * | 1995-10-13 | 1999-07-19 | 日本電気株式会社 | 出力バッファ回路 |
US6040707A (en) * | 1997-09-15 | 2000-03-21 | Intersil Corporation | Constant slew rate amplifier |
EP1001535B1 (en) | 1998-11-10 | 2005-01-26 | STMicroelectronics S.r.l. | Circuit for controlling the slew rate of the output voltage of a driver in push-pull configuration |
US10350739B2 (en) | 2016-02-19 | 2019-07-16 | Toyota Motor Engineering & Manufacturing North America | Expander piston ring overlap protection and methods of use |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5394756A (en) * | 1976-12-28 | 1978-08-19 | Torio Kk | Pulse shaping circuit |
US4216393A (en) * | 1978-09-25 | 1980-08-05 | Rca Corporation | Drive circuit for controlling current output rise and fall times |
US4504779A (en) * | 1983-03-11 | 1985-03-12 | Hewlett-Packard Company | Electrical load drive and control system |
US4567378A (en) * | 1984-06-13 | 1986-01-28 | International Business Machines Corporation | Driver circuit for controlling signal rise and fall in field effect transistor processors |
GB8518692D0 (en) * | 1985-07-24 | 1985-08-29 | Gen Electric Co Plc | Power-on reset circuit arrangements |
JPS63182913A (ja) * | 1987-01-23 | 1988-07-28 | Omron Tateisi Electronics Co | 電界効果トランジスタの駆動回路 |
WO1988008228A2 (en) * | 1987-04-07 | 1988-10-20 | Western Digital Corporation | Method and apparatus for reducing transient noise in integrated circuits |
US4797579A (en) * | 1987-07-27 | 1989-01-10 | Raytheon Company | CMOS VLSI output driver with controlled rise and fall times |
US4825099A (en) * | 1987-12-04 | 1989-04-25 | Ford Microelectronics | Feedback-controlled current output driver having reduced current surge |
-
1990
- 1990-12-28 IT IT02256990A patent/IT1246755B/it active IP Right Grant
-
1991
- 1991-12-20 EP EP91121952A patent/EP0492506B1/en not_active Expired - Lifetime
- 1991-12-20 US US07/811,323 patent/US5283478A/en not_active Expired - Lifetime
- 1991-12-20 DE DE69125465T patent/DE69125465T2/de not_active Expired - Fee Related
- 1991-12-27 JP JP3346043A patent/JPH06215581A/ja active Pending
- 1991-12-27 KR KR1019910024736A patent/KR920013442A/ko not_active Application Discontinuation
Also Published As
Publication number | Publication date |
---|---|
EP0492506A2 (en) | 1992-07-01 |
US5283478A (en) | 1994-02-01 |
JPH06215581A (ja) | 1994-08-05 |
EP0492506A3 (en) | 1992-10-28 |
IT1246755B (it) | 1994-11-26 |
IT9022569A0 (it) | 1990-12-28 |
DE69125465T2 (de) | 1997-10-30 |
DE69125465D1 (de) | 1997-05-07 |
IT9022569A1 (it) | 1992-06-29 |
EP0492506B1 (en) | 1997-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR950027822A (ko) | 전압레벨변환회로 | |
KR840007202A (ko) | 클럭 펄스 성형회로 | |
KR930003540A (ko) | 노이즈가 억제되는 데이타 출력 버퍼 | |
KR880011799A (ko) | 데이터출력 버퍼회로 및 전위변동 감축방법 | |
KR910017773A (ko) | 버퍼 회로 | |
KR950010340A (ko) | 정 전류 발생 장치 | |
US5136182A (en) | Controlled voltage or current source, and logic gate with same | |
KR890009072A (ko) | 안정동작점을 갖는 연산증폭회로 | |
KR930009245A (ko) | 리셋기능을 가지는 고속 임계치(문턱값) 교차 검출기 | |
KR940010488A (ko) | 충전 펌프 회로 | |
KR950026117A (ko) | 고속 데이타 전송을 위한 부스트랩 회로 | |
KR920013442A (ko) | 집적 회로용 용량성-부하 고속 구동 회로 | |
KR920018758A (ko) | 집적 반도체 회로 | |
KR960043524A (ko) | 출력 버퍼링 장치 | |
KR850005057A (ko) | 게이트 회로장치 | |
KR890011216A (ko) | Mos형 집적회로의 전원 재공급회로 | |
KR940010532A (ko) | 인터페이스회로 | |
KR900013718A (ko) | 수직 퓨즈 어레이용 고속 ecl입력 버퍼 | |
KR880002318A (ko) | 리카버리 타임을 단축 개선한 차동 증폭기 회로 | |
KR960009401A (ko) | 비교기 회로 | |
KR940023028A (ko) | 금속 산화물 반도체(mos) 트랜지스터를 이용한 전압/전류 변환 회로 | |
KR890001325A (ko) | 제어된 사다리꼴 회전율을 갖는 버스 전송기 | |
KR970024562A (ko) | 고속 cmos 전하 펌프의 전류부정합 보상 회로 | |
KR970701948A (ko) | 신호 수신 및 신호 처리 유니트(signal peceiving and signal processing unit) | |
KR970019090A (ko) | 전압 제어 발진기(Voltage controlled oscillator having an oscillation frequency variation minimized in comparison with a power supply voltage variation) |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19911227 |
|
PG1501 | Laying open of application | ||
PC1203 | Withdrawal of no request for examination | ||
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |