KR920005293B1 - 데이터 처리장치의 메모리 어드레스 할당 방법 및 장치 - Google Patents
데이터 처리장치의 메모리 어드레스 할당 방법 및 장치 Download PDFInfo
- Publication number
- KR920005293B1 KR920005293B1 KR1019900002367A KR900002367A KR920005293B1 KR 920005293 B1 KR920005293 B1 KR 920005293B1 KR 1019900002367 A KR1019900002367 A KR 1019900002367A KR 900002367 A KR900002367 A KR 900002367A KR 920005293 B1 KR920005293 B1 KR 920005293B1
- Authority
- KR
- South Korea
- Prior art keywords
- address
- memory
- memory module
- module
- ram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Memory System (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
Abstract
Description
Claims (6)
- 복수의 모듈로 이루어지고, 상기 복수의 메모리 모듈(4)의 각각은 적어도 1개의 RAM유닛(8)을 포함하고, 상기 복수의 메모리 모듈의 하나를 지정하고, 그 메모리 모듈내의 상기 RAM우닛을 순차 억세스하고, 그 메모리 모듈의 실장 용량을 구하는 제1스탭과, 상기 제1의 스탭을 모든 메모리 모듈에 대하여 행하는 제2의 스탭과, 상기 제1 및 제2의 스탭에서 구해진 각 메모리 모듈의 실장 용량에 의거하여, 상기 각 메모리 모듈에 어드레스를 할당하는 제3의 스탭으로 이루어진 메모리의 어드레스 할당방법.
- 제1항에 있어서, 상기 제1의 스탭은 전원 투입에 응답하여 실행되는 메모리 어드레스 할당방법.
- 제1항에 있어서, 상기 제1의 스탭은, 지정된 1개의 메모리 모듈의 하나의 RAM유닛의 특정의 어드레스에 지정된 데이터를 기입하는 제4의 스텝과, 상기 제4의 스탭에서 기입된 어드레스와 동일 어드레스로 부터 데이터를 독출하는 제5의 스탭과, 제4의 스탭에서 기입한 상기 데이터와 제5의 스탭에서 독출한 상기 데이터를 비교하여 일치 여부를 판정하는 제6의 스탭과, 상기 제6의 스탭에서의 일치에 따라 동일 메모리 모듈 내의 다른 RAM유닛에 대하여 제4 내지 제6스탭을 반복하는 제7의 스탭과 상기 제6의 스탭에서의 불일치에 따라, 그 메모리 모듈의 실장 용량을 결정하고, 다른 메모리 모듈에 대하여 제4 내지 제6의 스탭을 반복하는 제8의 스탭으로 이루어진 메모리 어드레스 할당방법.
- 제1항에 있어서, 상기 제3의 스탭과, 상기 제1 및 제2 스탭에서 구해진 각 메모리 모듈의 실장용량에 의거하여 최대의 실장용량을 가지는 메모리 모듈 부터 순차적으로 어드레스를 할당하는 스탭으로 이루어진 메모리 어드레스 할당방법.
- 제1항에 있어서, 상기 복수의 메모리 모듈의 각각은 레지스터(6)를 포함하고, 상기 제3의 스탭은 상기 복수의 메모리 모듈의 각각에 할당된 어드레스를 상기 레지스터(6)에 세트하는 스탭을 포함하는 메모리 어드레스 할당방법.
- 처리장치와, 복수의 메모리 모듈의 각각은 적어도 1개의 RAM유닛(8)을 포함하는 복수의 메모리 모듈(4)과, 상기 처리장치와 상기 복수의 메모리 모듈과의 사이에 접속된 제어모듈(3)은, 상기 처리장치와 상기 복수의 메모리 모듈과의 사이에서 어드레스 및 독출/기입 데이터를 전송하는 수단 어드레스 및 독출/기입 데이터를 전송하는 수단(9, 10, 11, 13, 14)과, 1개의 모듈의 1개의 RAM유닛을 지정하는 제1의 필드와 억세스 모드를 지정하는 제2의 필드를 갖는 제어레지스터(16)와, 상기 제2의 필드가 지정하는 모드에 따라 상기 제1의 필드의 내용을 상기 어드레스 대신 메모리 모듈에 가하는 수단을 포함하고 상기 처리장치는 상기 제어 레지스터에 데이터를 세트하고, 상기 메모리 모듈의 실장용량을 구하고, 각 메모리 모듈에 어드레스를 할당하는 수단을 포함하는 것으로 이루어진 메모리 어드레스 할당장치.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP89-66307 | 1989-03-20 | ||
JP6630789 | 1989-03-20 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR900014988A KR900014988A (ko) | 1990-10-25 |
KR920005293B1 true KR920005293B1 (ko) | 1992-06-29 |
Family
ID=13312026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019900002367A Expired KR920005293B1 (ko) | 1989-03-20 | 1990-02-24 | 데이터 처리장치의 메모리 어드레스 할당 방법 및 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR920005293B1 (ko) |
-
1990
- 1990-02-24 KR KR1019900002367A patent/KR920005293B1/ko not_active Expired
Also Published As
Publication number | Publication date |
---|---|
KR900014988A (ko) | 1990-10-25 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4051460A (en) | Apparatus for accessing an information storage device having defective memory cells | |
US4191996A (en) | Self-configurable computer and memory system | |
US4527251A (en) | Remap method and apparatus for a memory system which uses partially good memory devices | |
EP0136178A2 (en) | Automatic memory board reconfiguration | |
JPH0668700A (ja) | 半導体メモリ装置 | |
US3887901A (en) | Longitudinal parity generator for mainframe memories | |
US4296467A (en) | Rotating chip selection technique and apparatus | |
EP0471532A2 (en) | Method for determining the size of a memory | |
JPH01137349A (ja) | 記憶アドレス変換システム | |
EP0669621A1 (en) | Method and apparatus for controlling dynamic random acces memory devices | |
KR920005293B1 (ko) | 데이터 처리장치의 메모리 어드레스 할당 방법 및 장치 | |
US6003110A (en) | Method and apparatus for converting memory addresses into memory selection signals | |
US6370594B1 (en) | Method for testing data pins of a parallel communication port | |
JPH061445B2 (ja) | マイクロコンピュータにおけるチェックサム回路 | |
JPH0315955A (ja) | メモリのアドレス割付方法及び装置 | |
KR970029894A (ko) | 가변 스텝 어드레스 발생기에 대한 장치 및 방법 | |
JP2002208297A (ja) | Ram及びバスの検査方法、記憶媒体 | |
KR100194419B1 (ko) | 음성데이타용 메모리를 시스템 데이타용 메모리로서 이용하기위한회로및그방법 | |
SU936035A1 (ru) | Резервированное запоминающее устройство | |
JPS63239547A (ja) | メモリ機器 | |
EP0178651A2 (en) | Data retrieving apparatus | |
JPH053628B2 (ko) | ||
JPS63106055A (ja) | アドレス割付け方式 | |
JP2000011700A (ja) | Romのテスト方法及びromのテスト回路 | |
JPS6164000A (ja) | 半導体メモリの試験装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 11 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 12 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 13 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
FPAY | Annual fee payment |
Payment date: 20050531 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 14 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20060630 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20060630 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |