KR900007931B1 - 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로 - Google Patents
아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로 Download PDFInfo
- Publication number
- KR900007931B1 KR900007931B1 KR1019870011179A KR870011179A KR900007931B1 KR 900007931 B1 KR900007931 B1 KR 900007931B1 KR 1019870011179 A KR1019870011179 A KR 1019870011179A KR 870011179 A KR870011179 A KR 870011179A KR 900007931 B1 KR900007931 B1 KR 900007931B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- output
- signal
- delay circuit
- delay
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
Description
Claims (2)
- 아나로그/디지탈 변환기의 디지탈 데이타 처리회로에 있어서, 입력단(In)으로 입력되는 아나로그 신호를 샘플링 주파수단(11)의 4fsc샘플링 신호에 마라 샘플링 앤드 홀드하고 양자화하여 디지탈 신호로 변환하기 위한 아나로그/디지탈 변환기(10)와, 상기 아나로그/디지탈 변환기(10)의 출력 디지탈 데이타[M(n+1)]를 클럭단(12)의 4fsc신호에 따라 래치에 의해 지연하여 제1데이타[M(n)]로 출력키 위한 제1지연회로(20)와, 상기 제1지연회로(20)의 출력 제1데이타[M(n)] 상기 클럭단(12)의 4fsc신호로 래치에 의해 지연하여 제2데이타[M(n-1)]를 출력키 위한 제2지연회로(30)와, 상기 아나로그 디지탈 변환기(10)의 출력데이타[M(n)+1)]와 상기 제2지연회로(30)의 출력 제2데이타[M(n-1)]의 각각으로부터 상위 4비트와 하위 4비트씩 분리하여 제1,2전가산기(ADD1,ADD2)에서 전가산하는 가산기(40)와, 상기 가산기(40)의 제1,2진가산기(ADD1,ADD2)에서 전가산된 데이타로부터 최하위 비트는 버리고 캐리단(C1)의 출력을 포함하여 상기 클럭만(12)의 4fsc신호에 따라 래치하여 지연하되 상기 가산기(40)의 출력이 l/2이 되도록 하는 제5지연회로(80)와, 상기 제2지연회로(20)의 제1데이타[M(n)]를 클럭단(12)의 4fsc신호에 따라 래치에 의해 지연하여 제2데이타[M(n)-1)]로 출력키 위한 제3지연회로(50)와, 상기 제3지연회로(50)의 출력 제2데이타[M(n-l)]를 클럭단(12)의 nfsc신호에 따라 래치에 의해 지연하여 제3데이타[M(n-2)]로 출력키 위한 제4지연회로(70)와, 상기 제4,5지연회로(70,80)의 각 출력데이타를 입력하여 상관관계에 따라 양 신호의 차분을 절대값으로 출력하는 제1비교기(90)와, 상기 제1비교기(90)의 양 데이타 차분의 데이타와 상기드레쉬 홀드제어부(92)의 출력을 비교하는 제2비교기(91)와, 상기 제2비교기(91)의 출력에 따라 상기 제4,5지연회로(70,80)의 출력을 선택하는 멀티플렉셔(90)로 구성됨을 특징으로 하는 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로.
- 제1항에 있어서, 제1비교기(90)가 상기 제4,5지연회로(70,80)의 각 출력데이타를 버퍼(B1,B2)에서 각 최상위 비트(MSB)만 반전시키고 다른 비트 데이타는 그대로 버퍼링하는 버퍼(B1,B2)와, 상기 버퍼(B1,B2)의 출력을 각 4비트씩 나누어 각 상위 4비트를 가산하는 제3전가산기(ADD3)와, 상기 버퍼(B1,B2)의 각 하위 4비트를 가산하는 제4전가산기(ADD4)와, 상기 제3전가산기(ADD3)의 가산후 발생되는 캐리단(ca)의 출력이 있을시 인버터(N1)에서 반전하여 인가되는 제어신호에 의해 상기 제3,4전가산기(ADD3,ADD4)의 출력을 전송 버퍼링하는 전송버퍼(BT)와, 상기 제3전가산기(ADD3)의 가산후 발생되는 캐리단(ca)의 출력이 없을시 상기 제3,4전가산기(ADD3,ADD4)의 출력을 래치하여 출력하는 래치회로(LAT)로 구성됨을 특징으로 하는 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870011179A KR900007931B1 (ko) | 1987-10-02 | 1987-10-02 | 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019870011179A KR900007931B1 (ko) | 1987-10-02 | 1987-10-02 | 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890007508A KR890007508A (ko) | 1989-06-20 |
KR900007931B1 true KR900007931B1 (ko) | 1990-10-23 |
Family
ID=19265054
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019870011179A Expired KR900007931B1 (ko) | 1987-10-02 | 1987-10-02 | 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900007931B1 (ko) |
-
1987
- 1987-10-02 KR KR1019870011179A patent/KR900007931B1/ko not_active Expired
Also Published As
Publication number | Publication date |
---|---|
KR890007508A (ko) | 1989-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5659586A (en) | Digital timing recovery circuit including a loop filter having a varying band width | |
US4991021A (en) | Digital video signal compensation circuit | |
US4594576A (en) | Circuit arrangement for A/D and/or D/A conversion with nonlinear D/A conversion | |
CA1219645A (en) | Adaptive digital signal coring circuit | |
US5376915A (en) | Absolute value comparing apparatus for comparing absolute values of data at high speed | |
KR900007931B1 (ko) | 아나로그/디지탈 변환기의 디지탈 데이타 오차 보정회로 | |
US4553042A (en) | Signal transition enhancement circuit | |
EP0187540B1 (en) | Noise reduction circuit for video signal | |
US4037226A (en) | Pulse code modulation compressor | |
US4163871A (en) | Digital CVSD telephone conference circuit | |
US5724277A (en) | Background noise generating apparatus | |
US5576709A (en) | Delay circuit using a digital memory | |
US4319360A (en) | Predictor stage for a digit rate reduction system | |
CA1257345A (en) | Digital threshold detector with hysteresis | |
US4587448A (en) | Signal transition detection circuit | |
US4858007A (en) | Digital data slicer circuit for digital teletext signals | |
JPH01229524A (ja) | D/a変換装置 | |
KR870000672B1 (ko) | 디지탈-오디오테이프레코더의 뮤팅용 곱셈회로 | |
KR950003020B1 (ko) | 적응 델타 변조회로 | |
JP3083119B2 (ja) | 適応デルタ変調方式を利用した符号化/復号化回路 | |
JPH0568912B2 (ko) | ||
EP0385492A2 (en) | Method and apparatus for data expansion | |
JP2841973B2 (ja) | ソフトミュート回路 | |
JPH07273652A (ja) | A/d変換回路 | |
KR960007104Y1 (ko) | 디지탈/아날로그 변환기 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 7 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 8 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 9 |
|
FPAY | Annual fee payment |
Payment date: 19970829 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 10 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 20001024 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 20001024 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
PN2301 | Change of applicant |
St.27 status event code: A-5-5-R10-R13-asn-PN2301 St.27 status event code: A-5-5-R10-R11-asn-PN2301 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |