[go: up one dir, main page]

KR900001440Y1 - 오디오 증폭기의 자동 이득조정 회로 - Google Patents

오디오 증폭기의 자동 이득조정 회로 Download PDF

Info

Publication number
KR900001440Y1
KR900001440Y1 KR2019860018715U KR860018715U KR900001440Y1 KR 900001440 Y1 KR900001440 Y1 KR 900001440Y1 KR 2019860018715 U KR2019860018715 U KR 2019860018715U KR 860018715 U KR860018715 U KR 860018715U KR 900001440 Y1 KR900001440 Y1 KR 900001440Y1
Authority
KR
South Korea
Prior art keywords
transistor
resistor
collector
amplifier
base
Prior art date
Application number
KR2019860018715U
Other languages
English (en)
Other versions
KR880010831U (ko
Inventor
임현태
Original Assignee
삼성전자주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사, 한형수 filed Critical 삼성전자주식회사
Priority to KR2019860018715U priority Critical patent/KR900001440Y1/ko
Publication of KR880010831U publication Critical patent/KR880010831U/ko
Application granted granted Critical
Publication of KR900001440Y1 publication Critical patent/KR900001440Y1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/3005Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers
    • H03G3/301Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers the gain being continuously variable
    • H03G3/3015Automatic control in amplifiers having semiconductor devices in amplifiers suitable for low-frequencies, e.g. audio amplifiers the gain being continuously variable using diodes or transistors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F1/00Details of amplifiers with only discharge tubes, only semiconductor devices or only unspecified devices as amplifying elements
    • H03F1/30Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters
    • H03F1/305Modifications of amplifiers to reduce influence of variations of temperature or supply voltage or other physical parameters in case of switching on or off of a power supply
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04RLOUDSPEAKERS, MICROPHONES, GRAMOPHONE PICK-UPS OR LIKE ACOUSTIC ELECTROMECHANICAL TRANSDUCERS; DEAF-AID SETS; PUBLIC ADDRESS SYSTEMS
    • H04R3/00Circuits for transducers, loudspeakers or microphones
    • H04R3/007Protection circuits for transducers

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Multimedia (AREA)
  • Amplifiers (AREA)

Abstract

내용 없음.

Description

오디오 증폭기의 자동 이득 조정 회로
제1도는 본 고안의 오디오 증폭기의 자동이득 조정 회로도.
* 도면의 주요부분에 대한 부호의 설명
10 : 증폭기의 자동이득 조정회로 OP : 연산 증폭기
R1~R6 : 저항 R2 : 부하저항
C1 : 콘덴서 Q1~Q4 : 트랜지스터
VR : 가변저항
본 고안은 오디오 및 음향 기기에 있어서 연산 증폭기에 과 입력이 인가될 경우나 또는 팝 노이즈 현상이 발생할 경우에 증폭기의 전압이득을 조정하여 증폭기의 출력 이득을 조정할 수 있도록 한 오디오 증폭기의 자동 이득 조정회로에 관한 것이다.
종래의 오디오 기기에서는 과 입력이 인가될 경우나 팝 노이즈 현상등으로 인하여 앰프가 왜곡 현상을 일으킬 수도 있으며 또한 스피커에 부담을 줌으로서 스피커가 파손되게 되는 결점이 있었다.
본 고안은 이와 같은 결점을 해결하고자 하기 위하여 증폭기의 자동이득 조정회로를 구성함으로써 연상 증폭기에 과 입력이 인가될 경우 증폭기의 전압 이득을 조정하여 증폭기의 출력이득을 조정할 수 있게 하여 증폭기의 왜곡 현상 및 스피커의 부담을 줄일 수 있게 안출한 것으로 이하 첨부된 도면에 의하여 상세히 설명하면 다음과 같다.
입력단자(Vin)는 연산증폭기(OP)의 비 반전(+)입력단자에 연결하고 연산 증폭기(OP)의 반전(-)입력단자는 저항(R2)을 통하여 연산증폭기(OP)의 출력단과 연결하며 연산증폭기(OP)의 출력단은 부하저항(R2)과 연결함과 아울러 증폭기의 자동이득 조정회로(10)내의 저항(R6)과 콘덴서(C1)를 통하여 트랜지스터(Q1)의 베이스에 연결하고 트랜지스터(Q1)의 에미터는 접지하며 트랜지스터(Q1)의 콜렉터에는 저항(R5)을 통하여 외부전원(Vcc)이 인가되게 하고 트랜지스터(Q3)의 콜렉터에는 다이오드(D1)를 연결하여 접지시킴과 아울러 트랜지스터(Q4)의 베이스에 연결하고 트랜지스터(Q4)의 에미터는 접지하며 트랜지스터(Q4)의 콜렉터는 가변저항(VR) 및 저항(R1)을 통하여 연산증폭기(OP)의 반전(-)입력단과 연결 구성한 것으로 이와 같이 구성된 본 고안의 작용 효과를 설명하면 다음과 같다.
먼저 연산증폭기(OP)의 입력단에 정상 입력이 인가되면 연산증폭기(OP)의 출력은 부하저항(RL)과 저항(R6)에 의하여 전압 강하가 되어 트랜지스터(Q1)가 도통하지 못하고, 따라서 트랜지스터(Q2)는 외부 전원(Vcc)이 저항(R5)을 통하여 트랜지스터(Q3)의 베이스에 가해져 도통 상태가 되어 전원(Vcc)은 저항(R4)과 트랜지스터(Q2)의 콜렉터와 에미터 측을 통해 접지됨으로 상기 트랜지스터(Q2)의 콜렉터 전압은 로우 상태가 되고 이 로우신호는 트랜지스터(Q3)의 베이스에 가해져 트랜지스터(Q3)가 도통된다.
이때, 외부전원(Vcc)이 저항(R3)과 트랜지스터(Q3)의 에미터와 콜렉터 측을 통해 트랜지스터(Q4)의 베이스에 가해져 트랜지스터(Q4)가 도통된다.
따라서, 저항(R1)가 가변저항(VR)은 병렬로 연결되어 있으므로 증폭기의 전압 이득은가 되게 되는 것이다.
한편 연산 증폭기(OP)의 입력단에 과 입력이 인가되면 연산증폭기(OP)의 출력은 부하저항(RL) 및 저항(R6), 콘덴서(C1)를 통하여 트랜지스터(Q1)의 베이스에 가해져 트랜지스터(Q1)가 도통된다.
이때 외부전원(Vcc)은 저항(R5)과 트랜지스터(Q1)의 콜렉터 및 에미터측을 통하여 접지되어 트랜지스터(Q2)의 베이스에는 저 전위가 인가되어 트랜지스터(Q2)는 부도통되고, 따라서 트랜지스터(Q2)의 콜렉터에는 하이 전위가 인가되어 트랜지스터(Q3)의 베이스에 가해지므로 트랜지스터(Q3)도 부도통되고, 따라서 트랜지스터(Q4)의 베이스에도 저 전위가 인가되어 트랜지스터(Q4)로 부도통된다.
그러므로 증폭기의 전압 이득은가 되는 것이다.
이상에서 설명한 바와 같이 본 고안은 오디오 기기에 있어서 증폭기에 과 입력이 인가될 경우나 팝 노이즈 현상이 발생할 경우에 증폭기의 전압 이득을 조정하여 증폭기의 출력 전압이득을 조정할 수 있게 함으로써 증폭기의 왜곡 현상을 방지하고, 또한 스피커에 부담을 주지 않아 스피커를 보호함으로써 원활한 음을 들을 수 있게 되는 이점을 제공하게 되는 것이다.

Claims (1)

  1. 오디오 증폭 회로에 있어서 과입력시 연산증폭기의 출력이득을 조정할 수 있도록 상기 연산증폭기(OP)의 출력단자는 증폭기의 자동이득 조정회로(10)내의 저항(R6)과 콘덴서(C1)를 통하여 트랜지스터(Q1)의 베이스에 연결하고 트랜지스터(Q1)의 에키터가 접지된 그의 콜렉터는, 트랜지스터(Q2)의 베이스와 저항(R5)을 통하여 전원단자(Vcc)에 연결하고, 상기 트랜지스터(Q2)의 에미터가 접지된 그의 콜렉터는, 트랜지스터(Q3)의 베이스와 저항(R4)을 통하여 전원단자(Vcc)에 연결함과 아울러 상기 트랜지스터(Q3)의 콜렉터에는 다이오드(D1) 및 트랜지스터(Q4)의 베이스를 연결하고 트랜지스터(Q3)의 에미터는 저항(R3)을 통하여 전원단자(Vcc)에 연결하는 한편 트랜지스터(Q4)의 에미터가 접지된 그의 콜렉터는 가변저항(VR)을 통하여 상기 연산 증폭기(OP)의 반전 입력단자에 연결하여서 구성됨을 특징으로 하는 오디오 증폭기의 자동이득조정장치.
KR2019860018715U 1986-11-28 1986-11-28 오디오 증폭기의 자동 이득조정 회로 KR900001440Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860018715U KR900001440Y1 (ko) 1986-11-28 1986-11-28 오디오 증폭기의 자동 이득조정 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860018715U KR900001440Y1 (ko) 1986-11-28 1986-11-28 오디오 증폭기의 자동 이득조정 회로

Publications (2)

Publication Number Publication Date
KR880010831U KR880010831U (ko) 1988-07-28
KR900001440Y1 true KR900001440Y1 (ko) 1990-02-26

Family

ID=19257448

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860018715U KR900001440Y1 (ko) 1986-11-28 1986-11-28 오디오 증폭기의 자동 이득조정 회로

Country Status (1)

Country Link
KR (1) KR900001440Y1 (ko)

Also Published As

Publication number Publication date
KR880010831U (ko) 1988-07-28

Similar Documents

Publication Publication Date Title
US4255716A (en) Automatic gain control circuit
KR900001440Y1 (ko) 오디오 증폭기의 자동 이득조정 회로
KR840000139A (ko) 텔레비젼 수신기의 자동이득제어 시스템용 잡음 감도 감소회로
KR900006544Y1 (ko) 오디오 출력 레벨의 자동 조절회로
US4013972A (en) Amplifier with gain control means
US4038566A (en) Multiplier circuit
JPS631768B2 (ko)
US4274058A (en) Amplifier with separate AC and DC feedback loops
ES8206117A1 (es) Perfeccionamientos en amplificadores de ganancia controlada
JPH01226205A (ja) 出力スイング制限を有する増幅装置
JPH0326565B2 (ko)
US3702443A (en) Audio-frequency signal level control circuit
US4303891A (en) Monolithic integrated circuit with frequency dependent amplification
KR890007296Y1 (ko) 무신호 영역을 갖는 증폭회로
JPS6336745Y2 (ko)
KR910006585Y1 (ko) 저잡음 고임피던스 전치증폭회로
EP0793339A3 (en) Electronic volume control circuit with controlled output characteristic
US5111159A (en) Amplifier circuit with open-loop gain that can be varied with respect to closed-loop gain
JPS5931045Y2 (ja) 帰還増幅回路
KR940000264B1 (ko) 이득 조정회로
SU1584076A1 (ru) Повторитель напр жени
KR900001422Y1 (ko) 팝노이즈 제거회로
CA2065635A1 (en) Transistor direct-coupled amplifier
TW361009B (en) Variable gain amplifier circuit
SU647850A1 (ru) Регулируемый усилитель

Legal Events

Date Code Title Description
A201 Request for examination
UA0108 Application for utility model registration

Comment text: Application for Utility Model Registration

Patent event code: UA01011R08D

Patent event date: 19861128

UA0201 Request for examination

Patent event date: 19861128

Patent event code: UA02012R01D

Comment text: Request for Examination of Application

UG1501 Laying open of application
E902 Notification of reason for refusal
UE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event code: UE09021S01D

Patent event date: 19890921

UG1604 Publication of application

Patent event code: UG16041S01I

Comment text: Decision on Publication of Application

Patent event date: 19900122

E701 Decision to grant or registration of patent right
UE0701 Decision of registration

Patent event date: 19900521

Comment text: Decision to Grant Registration

Patent event code: UE07011S01D

REGI Registration of establishment
UR0701 Registration of establishment

Patent event date: 19900725

Patent event code: UR07011E01D

Comment text: Registration of Establishment

UR1002 Payment of registration fee

Start annual number: 1

End annual number: 3

Payment date: 19900725

UR1001 Payment of annual fee

Payment date: 19930106

Start annual number: 4

End annual number: 4

UR1001 Payment of annual fee

Payment date: 19940111

Start annual number: 5

End annual number: 5

UR1001 Payment of annual fee

Payment date: 19950126

Start annual number: 6

End annual number: 6

UR1001 Payment of annual fee

Payment date: 19960126

Start annual number: 7

End annual number: 7

UR1001 Payment of annual fee

Payment date: 19961231

Start annual number: 8

End annual number: 8

FPAY Annual fee payment

Payment date: 19980124

Year of fee payment: 9

UR1001 Payment of annual fee

Payment date: 19980124

Start annual number: 9

End annual number: 9

LAPS Lapse due to unpaid annual fee
UC1903 Unpaid annual fee