[go: up one dir, main page]

KR900000873Y1 - 모니터의 영상 회로 - Google Patents

모니터의 영상 회로 Download PDF

Info

Publication number
KR900000873Y1
KR900000873Y1 KR2019870008644U KR870008644U KR900000873Y1 KR 900000873 Y1 KR900000873 Y1 KR 900000873Y1 KR 2019870008644 U KR2019870008644 U KR 2019870008644U KR 870008644 U KR870008644 U KR 870008644U KR 900000873 Y1 KR900000873 Y1 KR 900000873Y1
Authority
KR
South Korea
Prior art keywords
circuit
transistor
signal
resistor
monitor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
KR2019870008644U
Other languages
English (en)
Other versions
KR880022986U (ko
Inventor
이강우
Original Assignee
주식회사금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사금성사, 최근선 filed Critical 주식회사금성사
Priority to KR2019870008644U priority Critical patent/KR900000873Y1/ko
Publication of KR880022986U publication Critical patent/KR880022986U/ko
Application granted granted Critical
Publication of KR900000873Y1 publication Critical patent/KR900000873Y1/ko
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.

Description

모니터의 영상 회로
제1도는 본 고안에 따른 회로도.
* 도면의 주요부분에 대한 부호의 설명
1 : 영상합성회로 2 : 귀선소거회로
3 : 다링톤 회로 4 : 차동 증폭회로
HL : 인텐시티신호 VR₁. VR₂ : 가변저항
IC₁-IC12: 인버터 Q₁∼Q6: 트랜지스터
R₁∼R₃ : 저항 C : 콘덴서
본 고안은 모니터의 영상회로에 관한 것으로, 특히 16그레이(Gray)표시가 가능하도록 인텐시티(intercity)신호를 영상 합성 신호에 인가시키고, 전류 이득을 극대화시키기에 적당하도록 한 모니터의 영상회로에 관한것이다.
종래에 있어, 콘트라스트 조절시 인텐시티 신호와 영상신호가 같이 들어올 경우에는 트랜지스터가 훼손 되고,또한, 노이즈가 있을 경우에는 바로 영상신호에 인가되어 회로가 불안정해 지는 등 여러 문제점이 있었다.
따라서, 본 고안은 상기한 문제점을 개선시킨것으로, 브라이트는 다링톤 회로를 사용하여 전류를 공급하고콘트라스트는 차동 증폭 회로를 사용하여 인텐시티 신호와 영상신호를 분리함으로써 회로를 안정시키는 모니터의 영상회로를 제공함에 목적이 있다.
상기한 목적으로 안출한 본 고안의 회로 구성을 제1도에 따라 설명하면 다음과 같다.
R(Red), G(Green), B(Blue) 신호단은 인버터 (IC₁∼IC₃),(IC9∼IC11) 와 저항(R₁∼R₃) (R6∼R8) (R9∼R11) (R18-R23)으로 구성한 영상합성회로(1)에 연결하고, 또한 인텐시티 신호(HL)단과 함께 인버터(IC5∼IC8)와 트랜지스터(Q₁) 및 저항(R24)(R25)으로 구성한 귀선 초거회로(2)에 연결하며, 상기 인텐시티 신호단(HL)단은 바이어스 저항(R₄)(R5)과 인버터(IC₁)(IC12)를 차례로 통해 차동증폭회로(4)대 트랜지스터(Q₄)의 베이스에 연결한다.
따라서 영상합성회로(1)의 각 인버터(IC9,∼IC11)와 인텐시티 신호(HL)가 인가되는 인버터(IC12)의 출력단은(R14∼R17)을 통해 콘트라스트 조정용 가변저항(VR₂)에 연결하여 접지접속하고 영상합성회로(1)의 출력단과귀선 소거 회로(2)의 출력단은 트랜지스터(Q6)의 베이스에 연결함과 동시에 차동증폭회로(4)의 저항(R28)을통해 트랜지스터(Q₄)(Q5)의 에미터와 접지접속한 저항(R29)을 연결한다.
이때 트랜지스터(Q5)의 베이스는 가변저항(VR₂)의 중앙탭에 연결하고, 트랜지스터(Q₄)(Q5)의 콜렉터는 전원(Vcc₂)단과 접지 접속한 가변저항(VR₁) 및 트랜지스터(Q6)의 콜렉터에 연결함과 동시에 저항(R30)을 연결하여 트랜지스터(Q6)의 베이스에 연결한다.
한편, 브라이트 조정용 가변저항(VR₁) 의 중앙탭은 접지접속한 콘덴섭(C₁)를 연결하며, 또한, 다링톤 회로(3)내 트랜지스터(Q₂)의 베이스에 연결하여, 이의 콜렉터에 전원(Vcc₂)단을 연결하고, 접지 접속된 트랜지스터(Q₃)의 에미터에는 트랜지스터(Q₂)의 베이스를 연결한다.
따라서, 트랜지스터(Q₂)의 콜렉터에는 전원(Vcc₂)이 인가되는 저항(R26)을 연결하고, 이의 에미터에는 접지접속한 저항(R27)과 가변저항(VR₂)에 연결한다.
그리고 트랜지스터(Q6)의 에미터에는 접지접속한 저항(R31)을 연결함과 동시에 저항(R32)을 연결하여 출력단(Vout)을 연결한다.
이와 같이 구성한 회로의 동작 및 작용효과를 설명하면 다음과 같다.
컴퓨터에서 R.G.B신호가 출력되면, 즉 하이신호가 들어오면 영상 합성회로(1)의 저항(R₁∼R₃)(R6∼R8)에의한 바이어스 전압과 함께 인버터(IC₁∼IC₃)에 인가되고, 또한 귀선소거회로(2)의 각 인버터(IC6∼IC8)에 인가된다.
따라서, 인버터(IC₁∼IC₃)의 출력은 로우 상태로 다시 각 인버터(IC9∼IC11)를 통하므로 하이 신호로 변하여콘트라스트 조절용 가변저항(VR₂)에 인가되고, 또한 저항(R18∼R23)을 통해 합성된다.
한편 귀선 소거 회로(2)의 인버터(IC5∼IC8)의 출력은 로우 상태로 트랜지스터(Q₁)의 베이스에 인가되므로트랜지스터(Q₁)는 턴오프되어 상기 영상합성회로(1)의 하이 출력이 버퍼용트랜지스터(Q6)의 베이스에 인가된다.
그러므로 브라이트 조정용 가변저항(VR₁)의 가변에 따라 영상합성신호의 밝기를 조절하고, 다링톤 회로(3)는 구동하여 이외 출력전위를 콘트라스트 조절용 가변저항(VR₂)에 인가한다.
따라서, 인텐시티 신호(HL)가 없을 경우에는 차동증폭회로(4)의 트랜지스터(Q₄)는 오프되고 트랜지스터(Q5)는 가변저항(VR₂)의 가변에 따라 구동하여 8레벨이 이루어지고 인텐시티 신호(HL)가 들어오면 트랜지스터(Q₁)는 턴, 온되어 고해 상도의 16레벨을 만들어 주며 이 신호는트랜지스터(Q6)의 베이스에서 영상합성회로(1)의 출력과 함께 합성된다.
따라서, 상기 영상합성신호는 버퍼용 트랜지스터(Q6)를 통해 안정된 신호로써 출력단(Vout)으로 인가된다.
여기서 귀선소거 회로(2)는 R.G.B신호와 인텐시티 신호(HL)가 없을때 트랜지스터(Q6)가 구동하여 귀선소거 및 로우 레벨을 잡아준다.
상기한 바와 같이 본 고안은 인버터를 사용하여 영상신호를 합성하고, 귀선소거를 확실히 해주며 브라이트는다링톤 회로를 사용하여 전류이득을 최대로 했기 때문에 회로가 안정되는 것에 효과가 있다.

Claims (1)

  1. 모니터의 영상 회로를 구성함에 있어서, R, G, B 신호는 인버터(IC₁∼IC₃)(IC9∼IC11)와 저항(R₁∼R₃)(R6∼R8)(R9∼R11)(R18∼R23)으로 구성한 영상합성회로(1)에 연결함과 동시에 인버터(IC5∼IC8)와 1트랜지스터(Q₁) 및 저항(R24)(R25)으로 구성한 귀선 소거회로(2)에 연결하고, 인텐시티 신호(HL)는 귀선소거 회로(2)와차동증폭회로(4)의 한 입력단에 연결하며, 상기 영상합성회로(1)의 한 출력단과 인텐시티 신호(HL)는 브라이트 가변저항(VR₁)으로 구동하는 다링톤 회로(3)의 출력단에 연결하여서, 콘트라스트 가변저항(VR₂)의 신호가타입력으로 인가되는 차동증폭기(4)의 출력과 영상 합성회로(1)의 출력이 합성되어 버퍼 트랜지스터(Q6)를 동해 출력되도록 구성한 것을 특징으로 하는 모니터의 영상회로.
KR2019870008644U 1987-05-30 1987-05-30 모니터의 영상 회로 Expired KR900000873Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870008644U KR900000873Y1 (ko) 1987-05-30 1987-05-30 모니터의 영상 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870008644U KR900000873Y1 (ko) 1987-05-30 1987-05-30 모니터의 영상 회로

Publications (2)

Publication Number Publication Date
KR880022986U KR880022986U (ko) 1988-12-27
KR900000873Y1 true KR900000873Y1 (ko) 1990-01-31

Family

ID=19263619

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870008644U Expired KR900000873Y1 (ko) 1987-05-30 1987-05-30 모니터의 영상 회로

Country Status (1)

Country Link
KR (1) KR900000873Y1 (ko)

Also Published As

Publication number Publication date
KR880022986U (ko) 1988-12-27

Similar Documents

Publication Publication Date Title
KR900000873Y1 (ko) 모니터의 영상 회로
US4275417A (en) Aperture correction signal processing circuit
US4722006A (en) Clamp circuit for a video signal processor
KR19990029893A (ko) 펄스출력회로
US5661754A (en) Receiver arrangement
US4518928A (en) Power supply circuit for amplifier
US5497201A (en) Sync chip clamping/sync separator circuit
JPH0211067A (ja) ビデオ信号処理システム
GB1267979A (en) Synchronizing separator circuits
KR910005812Y1 (ko) 디지탈 (ttl)과 아날로그 신호의 공용입력 모니터회로
KR910005231Y1 (ko) Tv영상 신호의 입출력 레벨 등화 회로
JPH0294806A (ja) ハイレベルスライス回路
KR960007152Y1 (ko) 모니터 음극선관의 바이어스 회로
KR910002239Y1 (ko) 비데오 카메라의 화이트 검출회로
KR940002756Y1 (ko) 스켈치 회로
KR950000826Y1 (ko) 귀선 소거 및 스팟트 킬러회로
KR930000655Y1 (ko) 위성방송 내장형 칼라 텔레비젼의 색신호 대역 보정회로
KR870000730Y1 (ko) 직류분 재생회로
CA2065635A1 (en) Transistor direct-coupled amplifier
KR900002303Y1 (ko) 디스플레이 장치의 입력 레벨 조정회로
KR920005452Y1 (ko) 영상증폭 회로의 페데스탈 클램핑 회로
KR940004388Y1 (ko) Tv수상기용 영상 출력장치
KR900010810Y1 (ko) 모니터의 듀얼 모드 자동 변환 회로
KR910005814Y1 (ko) 아날로그 영상신호 및 티티엘 영상신호 입력 처리회로
KR930011742A (ko) 텔레비젼의 자동 화이트 발란스 보상회로

Legal Events

Date Code Title Description
A201 Request for examination
UA0108 Application for utility model registration

Comment text: Application for Utility Model Registration

Patent event code: UA01011R08D

Patent event date: 19870530

UA0201 Request for examination

Patent event date: 19870530

Patent event code: UA02012R01D

Comment text: Request for Examination of Application

UG1604 Publication of application

Patent event code: UG16041S01I

Comment text: Decision on Publication of Application

Patent event date: 19891229

E701 Decision to grant or registration of patent right
UE0701 Decision of registration

Patent event date: 19900414

Comment text: Decision to Grant Registration

Patent event code: UE07011S01D

REGI Registration of establishment
UR0701 Registration of establishment

Patent event date: 19900703

Patent event code: UR07011E01D

Comment text: Registration of Establishment

UR1002 Payment of registration fee

Start annual number: 1

End annual number: 3

Payment date: 19900703

UR1001 Payment of annual fee

Payment date: 19930112

Start annual number: 4

End annual number: 4

UR1001 Payment of annual fee

Payment date: 19931229

Start annual number: 5

End annual number: 5

FPAY Annual fee payment

Payment date: 19941228

Year of fee payment: 6

UR1001 Payment of annual fee

Payment date: 19941228

Start annual number: 6

End annual number: 6

LAPS Lapse due to unpaid annual fee
UC1903 Unpaid annual fee

Termination date: 19971210

Termination category: Default of registration fee