[go: up one dir, main page]

KR890702148A - Image processing apparatus, serial adjacent conversion stage and serial image data processing method - Google Patents

Image processing apparatus, serial adjacent conversion stage and serial image data processing method

Info

Publication number
KR890702148A
KR890702148A KR1019880701677A KR880701677A KR890702148A KR 890702148 A KR890702148 A KR 890702148A KR 1019880701677 A KR1019880701677 A KR 1019880701677A KR 880701677 A KR880701677 A KR 880701677A KR 890702148 A KR890702148 A KR 890702148A
Authority
KR
South Korea
Prior art keywords
serial
image
data
serial bit
digital
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Ceased
Application number
KR1019880701677A
Other languages
Korean (ko)
Inventor
스토버 댄
티.친 로랜드
맥 피어슨 매튜
알.이버손 데이빗
Original Assignee
원본미기재
어플라이드 비젼 시스템즈 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 원본미기재, 어플라이드 비젼 시스템즈 인코포레이티드 filed Critical 원본미기재
Publication of KR890702148A publication Critical patent/KR890702148A/en
Ceased legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T5/00Image enhancement or restoration
    • G06T5/20Image enhancement or restoration using local operators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Image Processing (AREA)
  • Transforming Light Signals Into Electric Signals (AREA)
  • Picture Signal Circuits (AREA)
  • Image Analysis (AREA)
  • Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)

Abstract

내용 없음No content

Description

영상처리 장치, 직렬인접 변환 스테이지 및 직렬영상 데이타 처리 방법Image processing apparatus, serial adjacent conversion stage and serial image data processing method

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제 1 도는 다수의 파이프 소자 및 특징 검출기를 보여주는 영상처리 시스템의 상세한 블록 다이어그램이다, 제 2 도는 16개의 인접변환 스테이지를 갖고 있는 개개의 파이프 소자를 설명해주는 상세한 블록 다이어그램이다, 제 3 도는 파이프 소자에 사용되는 싱글 인접변환 스테이지에 대한 상세한 설명도이다.FIG. 1 is a detailed block diagram of an image processing system showing a number of pipe elements and feature detectors. FIG. 2 is a detailed block diagram illustrating individual pipe elements having 16 adjacent conversion stages. Detailed description of the single adjacent conversion stage used.

Claims (9)

영상 처리 장치에 있어서, 디지탈 데이타 표시 영상의 다수의 직렬 비트 흐름을 받아들이고 쏘스하는 데이타 버스 수단과, 상기 데이타 버스수단에 연결되고 주사된 영상을 표시한 디지탈 데이타의 본래의 직렬비트 흐름을 발생하는 영상 쏘스 수단과, 상기 직렬 비트 흐름을 받아들이는 상기 데이타 버스 수단에 연결된 입력 수단과 상기 데이타 버스 수단 중 하나에 각각 부착되어진 처리된 직렬비트 흐름을 쏘스하는 출력수단 및 영상 출력수단을 각기 가진 직렬처리에 정해진 다수의 처리소자를 포함하는데, 각각의 상기 처리소자는 상기 데이타 버스 수단의 상기 직렬 비트 흐름 중 하나를 선택하는 상기 입력 수단에 부착된 선택수단과, 직렬로서 배열되며, 최초 스테이지가 상기 선택 수단에 부착되어지고 최종 스테이지가 상기 출력수단에 부착되어지며, 각각의 스테이지는 다수의 상기 디지탈 데이타를 기억할 수 있는 메모리를 가진 다수의 직렬 인접처리 스테이지와, 상기 데이타 버스 수단으로부터 상기 다수의 직렬 비트 흐름 중 하나를 선택하도록 상기 선택 수단을 야기하는 상기 선택수단에 부착되고 상기 직렬 비트 흐름의 상기 디지탈 데이타에 의해 수행되어질 다수의 영상정보 연산 중 하나를 선택하는 각각의 상기 직렬 인접처리 스테이지에 또한 부착되는 스테이지 제어수단을 포함하는 것을 특징으로 하는 영상 처리장치.An image processing apparatus comprising: a data bus means for receiving and source a plurality of serial bit flows of a digital data display image, and an image for generating an original serial bit flow of digital data connected to the data bus means and displaying a scanned image; In a serial processing having source and image output means for respectively source source means, an input means connected to said data bus means for receiving said serial bit flow, and a processed serial bit flow attached to one of said data bus means, respectively. A predetermined number of processing elements, each said processing element being arranged in series with a selection means attached to said input means for selecting one of said serial bit flows of said data bus means, said initial stage being said selection means; And the final stage is attached to the output means. Each stage comprises a plurality of serial contiguous stages having a memory capable of storing a plurality of said digital data, and said selection causing said selection means to select one of said plurality of serial bit flows from said data bus means. And stage control means attached to each of said serial adjacent processing stages to select one of a plurality of image information operations to be performed by said digital data of said serial bit stream. . 제 1 항에 있어서, 상기 영상 출력수단은 상기 직렬비트 흐름내에서 특별한 영상 구성을 검출하는 특징 검출 수단을 포함하는 것을 특징으로 하는 영상 처리장치.2. An image processing apparatus according to claim 1, wherein said image output means comprises feature detecting means for detecting a particular image configuration in said serial bit flow. 제 1 항에 있어서, 각각의 상기 직렬 인접처리 스테이지는 각각의 라인을 따라 상기 직렬비트 흐름의 상기 디지탈 데이타를 시프트하기 위해 연결된 시프트 저항기의 n라인 xm칼럼 배열과, 한 라인에서 그 다음 라인으로 상기 직렬비트 흐름 중 상기 디지탈 데이타를 변환하는 상기 n라인 xm칼럼에 연결된 다수의 직렬 시프트 메모리와, 상기 직렬비트 흐름의 상기 디지탈 데이타를 받아들이고 매칭 형판에 근거된 상기 디지탈 데이타에 의해 변환을 수행하는 상기 n라인 xm칼럼에 부착된 디지탈 논리수단, 및 다수의 변환 연산 중 하나를 선택하는 상기 디지탈 논리 수단에 부착된 출력 선택 수단을 포함하는 것을 특징으로 하는 영상 처리장치.2. The array of claim 1, wherein each series adjacency stage comprises an n-line xm column array of shift resistors coupled to shift the digital data of the serial bit flow along each line, and from one line to the next. A plurality of serial shift memories connected to the n-line xm column for converting the digital data in the serial bit flow, and the n for receiving the digital data of the serial bit flow and performing conversion by the digital data based on a matching template. And digital output means attached to the line xm column, and output selection means attached to the digital logic means for selecting one of a plurality of transform operations. 제 3 항에 있어서, 상기 디지탈 논리수단은 단일 패스 틴 변환을 발생하도록 상기 직렬비트 흐름의 상기 디지탈 데이타에 동시에 인가된 티닝 형판과 티닝 제한을 포함하는 것을 특징으로 하는 영상 처리장치.4. The image processing apparatus according to claim 3, wherein the digital logic means includes a tinning template and a tinning restriction applied simultaneously to the digital data of the serial bit flow to generate a single pass tin transform. 제 3 항에 있어서, 상기 디지탈 논리수단은 단일 패스 트림 변환을 발생하도록 상기 직렬비트 흐름의 상기 디지탈 데이타에 동시에 인가된 트리밍 형판과 트리밍 제한을 포함하는 것을 특징으로 하는 영상 처리장치.4. The image processing apparatus according to claim 3, wherein the digital logic means includes a trimming template and a trimming constraint applied simultaneously to the digital data of the serial bit stream to generate a single pass trim transformation. 직렬 인접변환 스테이지에 있어서, 2차원 라스터 주사영상의 화소를 표시한 디지탈 데이타의 직렬비트 흐름을 받아들이는 데이타 입력수단과, 상기 직렬 비트 흐름의 상기 디지탈 데이타의 주제를 홀딩하고 지정된 중심부를 가진 동작 가능한 시프트 저항기의 n라인 xm칼럼 매트릭스와, 유효조건이 상기 중앙부를 형성하기 위해 존재할 시에. 결정하기 위한 상기 매트릭스에 포함된 값에 따라 논리 결정을 수행하는 상기 매트릭스에 연결된 형판수단과, 2차원 라스터 주사영상 내의 연결성이 상기 형판에 의해 부숴지는 경우, 상기 형판수단이 동작하는 것을 방지하기 위해 상기 매트릭스 및 상기 형판에 연결된 제한수단 및, 변환된 데이타를 제공하는 상기 매트릭스의 중앙부에 연결된 데이타 출력수단을 포함하는 것을 특징으로 하는 직렬 인접변환 스테이지.A serial contiguous conversion stage, comprising: data input means for receiving a serial bit flow of digital data representing a pixel of a two-dimensional raster scan image, and holding a subject of the digital data of the serial bit flow and having a designated center portion When an n-line xm column matrix of possible shift resistors and an effective condition is present to form the center portion. To prevent the template means from operating when the template means connected to the matrix for performing a logic decision according to a value contained in the matrix for determining and the connectivity in the 2D raster scanned image is broken by the template. Limiting means connected to said matrix and said template, and data output means connected to a central portion of said matrix for providing converted data. 제 6 항에 있어서, 상기 형판수단은 본래의 영상의 골격표현 주변의 초과 디지탈 데이타를 제거하므로 2차원 라스터 주사 영상을 틴하도록 또한 동작하는 것을 특징으로 하는 직렬 인접변환 스테이지.7. The serial adjacency conversion stage of claim 6, wherein the template means is further operable to tint a two-dimensional raster scan image because it removes excess digital data around the skeletal representation of the original image. 제 6 항에 있어서, 상기 형판수단은 2차원 라스터 주사영상으로부터 초과 디지탈 데이타를 트림하도록 동작하는 것을 특징으로 하는 직렬 인접변환 스테이지.7. The apparatus of claim 6, wherein the template means is operable to trim excess digital data from a two-dimensional raster scan image. 직렬 영상 데이타를 처리하는 방법에 있어서, (a) 처리될 영상을 라스터 주사하고 (b) 주사된 영상을 디지탈 화소 데이타의 직렬비트 흐름으로 전환하고 (c) 상기 매트릭스가 본래의 영상의 표시인 디지탈 화소 데이타의 부분을 포함하도록 로/칼럼 배열에 배치된 nxm화소 매트릭스를 통해 상기 화소 데이타를 통과시키고 (d) 본래의 영상의 골격 연결성을 부수지 않고 초과 화소를 제거하기 위해 매트릭스를 통해 통과한 직렬 데이타에 티닝 형판을 인가하므로 상기 매트릭스로부터 선택된 화소에 데이타를 제거하므로 본래의 영상표시인 디지탈을 티닝하고 (e) 본래의 영상에 위치된 희망 특징에 상응한 직렬 화소 데이타 내에 포함된 전체를 검출하고 상기 처리된 직렬 화소 데이타를 출력하는 단계를 포함하는 것을 특징으로 하는 직렬 영상 데이타를 처리하는 방법.A method of processing serial image data, the method comprising: (a) raster scanning an image to be processed; (b) converting the scanned image into a serial bit flow of digital pixel data; and (c) the matrix is a representation of the original image. Pass the pixel data through an nxm pixel matrix arranged in a row / column array to contain a portion of the digital pixel data, and (d) pass through the matrix to remove excess pixels without breaking the skeletal connectivity of the original image. The application of a tinning template to the serial data removes the data from the selected pixels from the matrix, thus tinning the digital image, the original image display, and (e) detecting all contained in the serial pixel data corresponding to the desired feature located in the original image. And outputting the processed serial pixel data. How to. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019880701677A 1987-04-16 1988-04-15 Image processing apparatus, serial adjacent conversion stage and serial image data processing method Ceased KR890702148A (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US3957287A 1987-04-16 1987-04-16
US039,572 1987-04-16
PCT/US1988/001241 WO1988008168A2 (en) 1987-04-16 1988-04-15 Interconnect verification using serial neighborhood processors

Publications (1)

Publication Number Publication Date
KR890702148A true KR890702148A (en) 1989-12-23

Family

ID=21906181

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019880701677A Ceased KR890702148A (en) 1987-04-16 1988-04-15 Image processing apparatus, serial adjacent conversion stage and serial image data processing method

Country Status (4)

Country Link
EP (1) EP0356463A1 (en)
JP (1) JPH02503123A (en)
KR (1) KR890702148A (en)
WO (1) WO1988008168A2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5187777A (en) * 1989-09-21 1993-02-16 Loral Aerospace Corp. Multi-function pre-processor for target tracking
US5119434A (en) * 1990-12-31 1992-06-02 Beltronics, Inc. Method of and apparatus for geometric pattern inspection employing intelligent imaged-pattern shrinking, expanding and processing to identify predetermined features and tolerances
US5384860A (en) * 1992-08-20 1995-01-24 Loral Aerospace Corp. Real time connectivity algorithm system
GB2362459A (en) * 2000-05-16 2001-11-21 Lloyd Doyle Ltd Method and apparatus for inspection of printed wiring boards

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4167728A (en) * 1976-11-15 1979-09-11 Environmental Research Institute Of Michigan Automatic image processor
US4290049A (en) * 1979-09-10 1981-09-15 Environmental Research Institute Of Michigan Dynamic data correction generator for an image analyzer system
US4454590A (en) * 1981-10-30 1984-06-12 The United States Of America As Represented By The Secretary Of The Air Force Programmable signal processing device

Also Published As

Publication number Publication date
EP0356463A1 (en) 1990-03-07
JPH02503123A (en) 1990-09-27
WO1988008168A2 (en) 1988-10-20
WO1988008168A3 (en) 1988-11-17

Similar Documents

Publication Publication Date Title
EP0012173B1 (en) Apparatus for picture processing with resolution conversion
US4447882A (en) Method and apparatus for reducing graphic patterns
GB2193019A (en) Data storage
KR900702499A (en) Method and apparatus for generating video signal
KR920003460B1 (en) Parallel Pipeline Image Processor with 2 × 2 Window Structure
EP0657838B1 (en) Image processing apparatus and method
KR890702148A (en) Image processing apparatus, serial adjacent conversion stage and serial image data processing method
KR900015030A (en) Image processing system that performs local processing of images at high speed
US4799154A (en) Array processor apparatus
JP2831390B2 (en) Image processing device
US4805228A (en) Cellular logic processor
JPH06189135A (en) Device for detection and correction of flaw of digitization picture
JP2982509B2 (en) Image reduction processing method
JPH04100179A (en) Image processor
JPH07264395A (en) Image reduction device
JPS6382581A (en) Method and device for processing binary image signal
JP2934971B2 (en) Image binarization processing device
JP3061830B2 (en) Image processing device
SU951372A1 (en) Device for reproducing half-tone images on cathode-ray tube screen
KR930015768A (en) Labeling Method and Devices Used in It
JP2006050415A (en) Image processing apparatus and threshold data storage method
JPH08125847A (en) Image processing device
JPH0934439A (en) Device and method for picture element data emphasis processing
JPS6125285A (en) Character recognizing device
JPH05336371A (en) Image reader

Legal Events

Date Code Title Description
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 19881216

PG1501 Laying open of application
A201 Request for examination
PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 19930415

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 19881216

Comment text: Patent Application

E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 19970224

Patent event code: PE09021S01D

E601 Decision to refuse application
PE0601 Decision on rejection of patent

Patent event date: 19970530

Comment text: Decision to Refuse Application

Patent event code: PE06012S01D

Patent event date: 19970224

Comment text: Notification of reason for refusal

Patent event code: PE06011S01I