KR850002998A - 데이타 디스플레이 시스템용 데이타 신호 제공장치 - Google Patents
데이타 디스플레이 시스템용 데이타 신호 제공장치 Download PDFInfo
- Publication number
- KR850002998A KR850002998A KR1019840006422A KR840006422A KR850002998A KR 850002998 A KR850002998 A KR 850002998A KR 1019840006422 A KR1019840006422 A KR 1019840006422A KR 840006422 A KR840006422 A KR 840006422A KR 850002998 A KR850002998 A KR 850002998A
- Authority
- KR
- South Korea
- Prior art keywords
- bit
- signals
- signal
- microprocessor
- bit signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/393—Arrangements for updating the contents of the bit-mapped memory
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
- Digital Computer Display Output (AREA)
- Image Generation (AREA)
Abstract
Description
Claims (9)
- CRT디스플레이 장치 및 이 CRT디스플레이 장치로 이송하기 위한 영상 정보를 기억하도록 이 CRT디스플레이 장치에 접속된 비트맵 메모리를 갖고 있는 텍스트 디스플레이 시스템에 있어서, 메인 컴퓨터로부터 명령신호, 어드레스신호 및 덱스트 문자들을 나타내는 코드화신호들을 수신하도록 이 메인컴퓨터에 접속되고, 상이한 상기 코드화신호 그룹들을 수신하는 것에 응답하여, 디스플레이될 상이한 덱스트 문자를 각각 정하는 상이한 비트신호 래스터를 제공하도록 형성된 마이크로프로세서 장치, 상기 비트신호래스터를 수신하며 병렬로 이송시키기 위해 상기 비트신호 래스터를 기억하도록 상기 마이크로프로세서 장치에 접속된 버퍼장치, 상기 비트신호 래스터를 병렬로 상기 비트맵 메모리에 이송하기 위해 상기 버퍼장치를 상기 비트맵 메모리에 접속시키는 제1회로 장치, 상기 마이크로프로세서 장치로부너 어드레스신호및 명령 신호를 수신하도록 상기 마이크로프로세서 장치에 접속된 제어기회로, 및 상기 비트신호 래스터를 상기 비트맵 메모리내의 특정한 위치에 보내도록 상기 비트맵 메모리에 어드레스 신호들을 제공하고 선택적으로 상기 비트맵 메모리가 상기 CRT디스플레이 장치의 소정의 위치로부터 영상 정보를 해독하게 하기 위해 상기 제어기 회로를 상기 비트맵 메모리에 접속시키는 제2회로 장치로 구성되는 텍스트 문자들을 나타내는 데이터신호들을 메인 컴퓨터로부터 상기 비트맵 메모리로 가속시키기 위한 장치를 갖고 있는 것을 특징으로 하는 텍스트디스플레이 시스템.
- 제1항에 있어서, 비트 신호들이 상기 비트맵 메모리내에 기억되는 것과 서로 관련된 동일한 위치에서 버퍼 장치내에 기억되도록 비트 신호들이 상기 버퍼장치에 이송될때 상기 비트신호 래스터를 배열하도록 상기 마이크로프로세서 장치가 형성된 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제1항에 있어서, 문자들을 형성하는 비트 신호들이 비트맵 메모리내에 기억되는 것과 동일한 방식으로서 관련하여 문자 형태로 배치되도록 상기 비트 신호 래스터를 배열하도록 상기 마이크로프로세서 장치가 형성된 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제1항에 있어서, 디스플레이될 각각의 문자가 8×10비트신호 래스터로 형성되고 상기 마이크로프로세서 장치내에서 16×10비트 신호 래스터로 변환되고, 상기 버퍼 장치가 최소한 1개의 16×10비트 신호래스터를 기억하도록 형성되며, 상기 버퍼 장치내에 기억된 상기 비트 신호들이 인접 문자 형성을 나타내는지의 여부에 따라 상기 비트신호들이 1개의 싸이클 및 선택적으로 2개의 싸이클내에서 상기 버퍼장치로부터 이송되는 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제1항에 있어서, 상기 제어기 회로가 기입 신호, 수평 동기신호 및 수직동기 신호들을 발생시키는 클럭신호 발생기를 포함하고, 상기 클럭신호 발생기가 수평 및 수직 브랭크 시간동안 상기 버퍼장치가 상기 비트신호 래스터의 세그먼트를 이송시키도록 상기 버퍼 장치에 접속된 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제5항에 있어서, 상기 마이크로프로세서 장치가 새로운 비트신호 래스터를 버퍼 장치에 이송하기전에 상기 버퍼장치가 내부에 유지된 모든 비트 신호들을 이송하도록 상기 버퍼장치의 동작을 감시하도록 상기 마이크로프로세서 장치가 형성된 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제1항에 있어서, 상기 데이터신호 가속장치가 상기 버퍼장치로부터 상기 비트맵 메모리에 이송되는 신호들을 마스크하기 위한 장치 및 마이크로프로세서 장치로부터 제어신호를 수신하도록 상기 신호들을 마스크하기 위한 장치를 상기 마이크로프로세서 장치에 결합시키는 제3회로 장치를 포함하는 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제1항에 있어서, 디스플레이될 각각의 문자가 8×10 비트신호 래스터로 상기 마이크로프로세서 장치내의 ROM 장치내에 형성되고 상기 마이크로프로세서 장치내에서 16×10 비트신호 래스터로 변환되고 상기 버퍼 장치가 최소한 1개의 16×10 비트신호 래스터를 수신하여 기억하도록 형성되며, 상기 데이터 신호가속장치가 상기 버퍼 장치로부터 상기 비트맵 메모리에 이송되는 신호들을 마스크하기 위한 장치 및 마이크로프로세서 장치로부터 제어신호들을 수신하도록 상기 신호들을 마스크하기 위한 장치를 상기 마이크로프로세서 장치에 결합시키는 제3회로 장치를 포함함으로써, 상기 신호들을 마스크하기 위한 장치가 상기비트맵 메모리내에 배치되었을 때 8개의 16×10 비트신호 래스터를 8개의 10×10 비트신호 래스터를 변환시키도록 상기 제어기 회로로부터의 어드레스 신호들과 함께 상기 비트 신호들로 동작하는 것을 특징으로 하는 덱스트 디스플레이 시스템.
- 제1항에 있어서, 상기 마이크로프로세서 장치가 각각 상기 코드화신호 그룹을 수신하도록 형성되고 각각의 상이한 코드화신호 그룹이 수신되는 경우에 상이한 비트신호 래스터를 제공하도록 형성된 ROM장치를 포함하는 것을 특징으로 하는 텍스트 디스플레이 시스템.※ 참고사항:최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/543,107 US4625203A (en) | 1983-10-18 | 1983-10-18 | Arrangement for providing data signals for a data display system |
US543,107 | 1983-10-18 | ||
US543107 | 1983-10-18 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR850002998A true KR850002998A (ko) | 1985-05-28 |
KR900006942B1 KR900006942B1 (ko) | 1990-09-25 |
Family
ID=24166603
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019840006422A Expired KR900006942B1 (ko) | 1983-10-18 | 1984-10-17 | 데이타 디스플레이 시스템용 데이타 신호 제공 장치 |
Country Status (13)
Country | Link |
---|---|
US (1) | US4625203A (ko) |
EP (1) | EP0145530A3 (ko) |
JP (1) | JPS60101637A (ko) |
KR (1) | KR900006942B1 (ko) |
AU (1) | AU568159B2 (ko) |
BR (1) | BR8405250A (ko) |
CA (1) | CA1234436A (ko) |
DK (1) | DK166300C (ko) |
FI (1) | FI844086L (ko) |
GR (1) | GR80595B (ko) |
IE (1) | IE842670L (ko) |
MX (1) | MX157393A (ko) |
ZA (1) | ZA848032B (ko) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4851834A (en) * | 1984-01-19 | 1989-07-25 | Digital Equipment Corp. | Multiport memory and source arrangement for pixel information |
JPH0736105B2 (ja) * | 1986-04-11 | 1995-04-19 | 三菱電機株式会社 | 表示制御装置 |
DE3710696A1 (de) * | 1987-03-31 | 1988-11-10 | Nixdorf Computer Ag | Verfahren zum bearbeiten des speicherinhalts eines bildwiederholspeichers und schaltungsanordnung zur durchfuehrung des verfahrens |
US5956524A (en) * | 1990-04-06 | 1999-09-21 | Micro Technology Inc. | System and method for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
US20030088611A1 (en) * | 1994-01-19 | 2003-05-08 | Mti Technology Corporation | Systems and methods for dynamic alignment of associated portions of a code word from a plurality of asynchronous sources |
KR100918297B1 (ko) * | 2003-02-15 | 2009-09-18 | 엘아이지넥스원 주식회사 | 비디오 믹싱 시스템의 타이밍 제어가 가능한 래스터 회로 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4078249A (en) * | 1976-06-01 | 1978-03-07 | Raytheon Company | Digital display composition system |
US4240075A (en) * | 1979-06-08 | 1980-12-16 | International Business Machines Corporation | Text processing and display system with means for rearranging the spatial format of a selectable section of displayed data |
JPS56111884A (en) * | 1980-02-08 | 1981-09-03 | Hitachi Ltd | Refreshing system for display picture |
US4496944A (en) * | 1980-02-29 | 1985-01-29 | Calma Company | Graphics display system and method including associative addressing |
DE3014437C2 (de) * | 1980-04-10 | 1982-05-27 | Siemens AG, 1000 Berlin und 8000 München | Anordnung zum Darstellen von alphanumerischen Zeichen an einem Bildschirm einer Anzeigeeinheit |
US4366476A (en) * | 1980-07-03 | 1982-12-28 | General Electric Company | Raster display generating system |
US4486746A (en) * | 1981-11-24 | 1984-12-04 | Hughes Aircraft Company | Digital system for raster scan display of video and alpha-numerics with single bit map memory |
US4555775B1 (en) * | 1982-10-07 | 1995-12-05 | Bell Telephone Labor Inc | Dynamic generation and overlaying of graphic windows for multiple active program storage areas |
US4474628A (en) * | 1983-07-11 | 1984-10-02 | Ireco Chemicals | Slurry explosive with high strength hollow spheres |
-
1983
- 1983-10-18 US US06/543,107 patent/US4625203A/en not_active Expired - Lifetime
-
1984
- 1984-10-11 GR GR80595A patent/GR80595B/el unknown
- 1984-10-11 CA CA000465216A patent/CA1234436A/en not_active Expired
- 1984-10-15 ZA ZA848032A patent/ZA848032B/xx unknown
- 1984-10-15 MX MX203051A patent/MX157393A/es unknown
- 1984-10-16 JP JP59217216A patent/JPS60101637A/ja active Granted
- 1984-10-17 AU AU34436/84A patent/AU568159B2/en not_active Ceased
- 1984-10-17 BR BR8405250A patent/BR8405250A/pt not_active IP Right Cessation
- 1984-10-17 KR KR1019840006422A patent/KR900006942B1/ko not_active Expired
- 1984-10-17 FI FI844086A patent/FI844086L/fi not_active Application Discontinuation
- 1984-10-17 EP EP84402086A patent/EP0145530A3/en not_active Withdrawn
- 1984-10-17 IE IE842670A patent/IE842670L/xx unknown
- 1984-10-18 DK DK498884A patent/DK166300C/da not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
EP0145530A3 (en) | 1989-07-26 |
FI844086A0 (fi) | 1984-10-17 |
FI844086A7 (fi) | 1985-04-19 |
AU3443684A (en) | 1985-04-26 |
DK166300C (da) | 1993-08-30 |
FI844086L (fi) | 1985-04-19 |
BR8405250A (pt) | 1985-08-27 |
DK166300B (da) | 1993-03-29 |
AU568159B2 (en) | 1987-12-17 |
IE842670L (en) | 1985-04-18 |
DK498884A (da) | 1985-04-19 |
CA1234436A (en) | 1988-03-22 |
JPS60101637A (ja) | 1985-06-05 |
ZA848032B (en) | 1985-06-26 |
US4625203A (en) | 1986-11-25 |
EP0145530A2 (en) | 1985-06-19 |
GR80595B (en) | 1985-01-25 |
DK498884D0 (da) | 1984-10-18 |
KR900006942B1 (ko) | 1990-09-25 |
JPS6329289B2 (ko) | 1988-06-13 |
MX157393A (es) | 1988-11-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4308532A (en) | Raster display apparatus | |
EP0393722A3 (en) | Memory access control circuit for graphic controller | |
GB1482126A (en) | Method and apparatus for generating character patterns | |
KR850002904A (ko) | 라스터주사 디지탈 디스플레이 시스템 | |
US4910505A (en) | Graphic display apparatus with combined bit buffer and character graphics store | |
KR850002998A (ko) | 데이타 디스플레이 시스템용 데이타 신호 제공장치 | |
EP0250713A3 (en) | Character generator-based graphics apparatus | |
EP0077560A2 (en) | Full page display apparatus for text processing system | |
JPS5794838A (en) | Graphic display device having command continuing key | |
JPS6134155B2 (ko) | ||
JPS5836782B2 (ja) | ヒヨウジヨウメモリノ ジブンカツリヨウホウ | |
JPS6217752B2 (ko) | ||
JPS61200580A (ja) | ビツトマツプ表示制御方式 | |
JPS62205421A (ja) | 文字表示制御方式 | |
JPS60158246U (ja) | ラスタ・スキヤン型表示装置 | |
JPH0425552B2 (ko) | ||
SU822171A1 (ru) | Устройство дл ввода-выводаиНфОРМАции | |
JPS599061B2 (ja) | 文字・図形情報表示装置 | |
KR890015158A (ko) | 문자 및 도형 묘화장치 | |
JPS5882292A (ja) | 異サイズ文字表示デイスプレイ装置 | |
JPS5537677A (en) | Cursor display control system | |
JPS5960472A (ja) | 添字の制御方法 | |
JPS6140110B2 (ko) | ||
JPS5964890A (ja) | 表示制御方式 | |
JPS59126282U (ja) | Crt用文字表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
R17-X000 | Change to representative recorded |
St.27 status event code: A-3-3-R10-R17-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PG1501 | Laying open of application |
St.27 status event code: A-1-1-Q10-Q12-nap-PG1501 |
|
A201 | Request for examination | ||
PA0201 | Request for examination |
St.27 status event code: A-1-2-D10-D11-exm-PA0201 |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
T11-X000 | Administrative time limit extension requested |
St.27 status event code: U-3-3-T10-T11-oth-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
G160 | Decision to publish patent application | ||
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
FPAY | Annual fee payment |
Payment date: 19930901 Year of fee payment: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 19940926 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 19940926 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |
|
R18-X000 | Changes to party contact information recorded |
St.27 status event code: A-5-5-R10-R18-oth-X000 |