KR840000385B1 - Bus connection system - Google Patents
Bus connection system Download PDFInfo
- Publication number
- KR840000385B1 KR840000385B1 KR1019800000176A KR800000176A KR840000385B1 KR 840000385 B1 KR840000385 B1 KR 840000385B1 KR 1019800000176 A KR1019800000176 A KR 1019800000176A KR 800000176 A KR800000176 A KR 800000176A KR 840000385 B1 KR840000385 B1 KR 840000385B1
- Authority
- KR
- South Korea
- Prior art keywords
- processing unit
- bus
- central processing
- printed circuit
- driver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4027—Coupling between buses using bus bridges
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/36—Handling requests for interconnection or transfer for access to common bus or bus system
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computer And Data Communications (AREA)
- Multi Processors (AREA)
Abstract
내용 없음.No content.
Description
제1도는 종래의 데이터 처리 장치의 접속 구성도.1 is a connection configuration diagram of a conventional data processing apparatus.
제2도는 제1도에 예시된 종래의 데이터 처리 장치에 사용되는 인쇄 회로판과 백 패널(back panel) 사이의 관계를 설명하는 약도.FIG. 2 is a schematic diagram illustrating a relationship between a printed circuit board and a back panel used in the conventional data processing apparatus illustrated in FIG.
제3도는 본 발명의 실시예를 설명하는 블록선도.3 is a block diagram illustrating an embodiment of the invention.
제4도는 제3도에 예시된 본 발명의 실시예에 사용된 인쇄 회로판과 백 패널 사이의 관계를 도시는 약도.4 is a diagram showing a relationship between a printed circuit board and a back panel used in the embodiment of the present invention illustrated in FIG.
제5도는 본 발명의 다른 실시예를 설명하는 블록선도.5 is a block diagram illustrating another embodiment of the present invention.
본 발명은 중앙 처리 장치와 기억장치나 또는 입력/출력 제어 회로 등의 주변 회로 사이의 데이터 송, 수신이 버스를 통하여 행해지는 버스 접촉 시스템에 관한 것이다.The present invention relates to a bus contact system in which data transmission and reception between a central processing unit and a storage unit or peripheral circuits such as an input / output control circuit are performed via a bus.
중앙 처리 장치 인쇄 회로판과 기억장치 또는 입력/출력 제어 회로 등의 주변 회로의 인쇄 회로판이 백패널에 의해 접속된 데이터 처리 장치는 통상 제1도에 도시한 바와 같이 중앙 처리 장치(1)와 드라이버(2)와 수신기(3)로 구성된 중앙처리 장치 인쇄 회로판(4)과, 백 패널 버스(5)와 주변 회로 인쇄 회로판(6~9)을 가진다. 중앙 처리 장치(1)가 데이터를 송, 수신할 때 드라이버(2)용 제어 신호 a와 수신기(3)용 제어신호 b가 중앙 처리 장치(1)로부터 인가된다.A data processing device in which a printed circuit board of a central processing unit printed circuit board and a peripheral circuit such as a storage device or an input / output control circuit is connected by a back panel is typically a central processing unit 1 and a driver 2 as shown in FIG. ) And a central processing unit printed circuit board 4 composed of a receiver 3, a
중앙 처리 장치 인쇄 회로판(4)과 주변 회로 인쇄 회로판(6~9)을 제2도에 예시한 바와 같이 백 패널(10)의 버스(5)와 연결된 접속기(11)와 전원 접속기(12)(13)에 상기 인쇄 회로판들의 접속부들(11')(12')(13')을 삽입시킴으로써 버스(5)를 통해 서로 접속된다.As shown in FIG. 2, the central processing unit printed circuit board 4 and the peripheral circuit printed circuit boards 6 to 9 are connected to the
그러나 이러한 종래의 장치는 버스(5)에 접속될 수 있는 주변 회로 인쇄 회로판의 수효가 중앙 처리 장치인쇄 회로판(4)에 탑재(搭載)된 드라이버의 팬-아우트(fan-out)의 수효에 의해 제한되어 중앙처리 장치(1)의 처리 능력을 제한할 뿐만 아니라 버스선의 길이를 증가시키면 신호 송신이 지연되는 등의 결점을 내재하고 있었다.However, such a conventional device has a number of peripheral circuit printed circuit boards that can be connected to the
본 발명의 목적은 중앙 처리 장치와 접속할 수 있는 주변회로 인쇄 회로판의 수효를 증가시키도록 한 개의 중앙처리 장치에 다수에 버스를 접속할 수 있는 데이터 처리 장치용 버스 접속 시스템을 제공하는데 있다.It is an object of the present invention to provide a bus connection system for a data processing apparatus capable of connecting a bus to a plurality of central processing units so as to increase the number of peripheral printed circuit boards that can be connected to the central processing unit.
본 발명의 버스 접속 시스템을 요약하면 중앙처리 장치와 주변회로 사이의 데이터 송, 수신이 버스를 통하여 행해지는 데이터 처리 장치에서, 중앙처리 장치와 다수의 버스는 중앙처리 장치에 의해 제어되는 수신기와 드라이버를 통하여 각기 서로 연결된다.In summary, in the bus connection system of the present invention, in a data processing device in which data transmission and reception between the central processing unit and peripheral circuits are performed through a bus, the central processing unit and the plurality of buses are controlled by the central processing unit. Are connected to each other through.
이하 첨부 도면에 의거 본 발명을 상세히 설명한다.BEST MODE Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
제3도는 본 발명의 제1실시예를 성멸하는 블록선도로써, 2개의 버스가 한 개의 중앙처리 장치에 접속되어 있다. 제3도에서 2개의 드라이버(15)(17)와 2개의 수신기(16)(18)가 중앙처리 장치 인쇄 회로판(19)상에 탑재된 한개의 중앙처리 장치(14)에 제공되는데, 이중 드라이버(15)와 수신기(16)는 버스(20)에 접속되고, 드라이버(17)와 수신기(18)는 버스(21)에 접속된다. 상기 버스(20)(21)들에는 기억장치, 입, 출력 제어 회로 등이 장착된 주변회로 인쇄회로판이 접속된다. 상기 드라이버(15)(17)와 수신기(16)(18)는 중앙처리 장치(14)로부터 인가된 제어 신호 c 내지 f에 의해 제어된다.3 is a block diagram for destroying the first embodiment of the present invention, in which two buses are connected to one central processing unit. In FIG. 3 two
제4도는 백 패널(26)과 인쇄 회로판(19)(22~25) 사이의 관계를 간략하게 예시한 것으로, 백 패널(26)의 버스(20)(21)에는 각각 접속기(27) 및 접속기(28)가 접속되며, 중앙처리 장치 인쇄회로판(19)은 그 접속 부분(27')(28')들을 통하여 버스(20)와 버스(21)에 각각 접속되고, 주변 회로 인쇄 회로판(22)(23)은 그 접속부분(27')을 통하여 버스(20)에 접속되고, 주변 회로 인쇄 회로판(24)(25)은 그 접속 부분(28')을 통하여 버스(21)에 접속된다.4 briefly illustrates the relationship between the
상술한 바와 같이 2개의 버스(20)(21)가 한 개의 중앙처리 장치(14)에 접속되고 주변 회로 인쇄 회로판(22~25)은 버스(20)와 버스(21)에 각각 접속될 수 있어 단지 한 개의 버스가 중앙처리 장치에 접속되는 종래의 기술에 비해 2배의 주변 회로 인쇄 회로판을 중앙처리 장치에 접속시킬 수 있다.As described above, two
제5도는 데이터 처리 장치의 처리 능력을 증가시키기 위해 2개의 중앙처리 장치가 사용된 본 발명의 다른 실시예를 예시한 블록선도로써, 중앙처리 장치(29)(30)는 컴퓨터 버스(31)에 접속되는데, 그중 한 개의 중앙처리 장치(29)는 드라이버(31) 및 수신기(32)를 통하여 버스(39)에 그리고 드라이버(33) 및 수신기(34)를 경유하여 버스(40)에 접속되며, 또 하나의 다른 중앙처리 장치(30)는 드라이버(35) 및 수신기(36)를 통하여 버스(39)에 그리고 드라이버(37) 및 수신기(38)를 경유하여 버스(40)에 접속된다. 상기 버스(39) 및 버스(40)에는 각각 주변 회로 인쇄 회로판(41~46)이 그들과 중앙처리 장치(29)와 중앙처리 장치(30) 사이의 데이터 송, 수신을 수행하기 위해 접속된다. 제어 신호 g 내지 j는 중앙처리 장치(29)로부터 드라이버(31)(33)와 수신기(32)(34)에 인가되며, 제어신호 k 내지 n은 중앙처리 장치(30)로부터 드라이버(35)(37)와 수신기(36)(38)에 각각 인가된다.5 is a block diagram illustrating another embodiment of the present invention in which two central processing units are used to increase the processing power of the data processing unit, wherein the
따라서, 중앙처리 장치(29)(30)는 버스(39)(40)를 공용할 수 있다. 드라이버(35) 및 수신기(36)가 생략되면 단지 한 개의 중앙처리 장치(29)가 버스(39) 및 버스(40)에 접속되며 다른 중앙처리 장치(30)는 한 개의 버스(40)에 접속된다. 중앙처리 장치 인쇄 회로판은 두 개의 중앙처리 장치(29)(30)와, 드라이버(31)(33)(35)(37)와, 수신기(32)(34)(36)(38)를 탑재하기 위해 형성되지만 이 인쇄회로판은 또한 증앙처리 장치(29), 드라이버(31)(33), 수신기(32)(34)를 탑재한 것과 중앙처리 장치(30), 드라이버(35)(37), 수신기(36)(38)를 탑재한 것으로 두 개로 구분될 수 있다.Thus, the
전술한 바와 같이 본 발명에 의하면 다수의 버스가 중앙처리 장치로부터의 제어 신호에 의해 작동이 제어되는 다수의 드라이버 및 수신기를 통하여 중앙처리 장치에 접속되기 때문에 종래의 기술과 동일한 수효의 주변 회로판이 각 버스에 접속될 수 있으므로 한 개의 중앙처리 장치에 접속될 수 있는 주변 회로 인홰 회로판의 수효를 증가시킬 수 있다.As described above, according to the present invention, since the plurality of buses are connected to the central processing unit through a plurality of drivers and receivers whose operation is controlled by a control signal from the central processing unit, the same number of peripheral circuit boards as in the prior art is obtained. Since it can be connected to a bus, the number of peripheral circuit printing circuit boards that can be connected to one central processing unit can be increased.
따라서, 소용량의 기억장치를 탑재한 다수의 경제적인 인쇄 회로판을 사용하는 대용량의 외부 기억장치를 제조하는 것이 용이하며 데이터 처리 장치의 처리 기능을 확대시킬 수 있는 경제적인 효과를 기대할 수 있다.Therefore, it is easy to manufacture a large capacity external storage device using a large number of economical printed circuit boards equipped with a small capacity memory device, and an economic effect that can expand the processing function of the data processing device can be expected.
본 발명의 신규 개념의 범위를 이탈함이 없이 많은 수정과 변형이 가능함은 자명한 일이 아닐 수 없다.It is obvious that many modifications and variations are possible without departing from the scope of the novel concept of the invention.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019800000176A KR840000385B1 (en) | 1980-01-18 | 1980-01-18 | Bus connection system |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019800000176A KR840000385B1 (en) | 1980-01-18 | 1980-01-18 | Bus connection system |
Publications (2)
Publication Number | Publication Date |
---|---|
KR830002282A KR830002282A (en) | 1983-05-23 |
KR840000385B1 true KR840000385B1 (en) | 1984-03-27 |
Family
ID=19215229
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019800000176A Expired KR840000385B1 (en) | 1980-01-18 | 1980-01-18 | Bus connection system |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR840000385B1 (en) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
NZ507688A (en) * | 2000-04-19 | 2001-03-30 | Chen Jae Han | Sewing fabric sheets, typically having one smooth side and one fur-like side, by forming folded edge on first sheet and then sewing on edge abutting second sheet |
-
1980
- 1980-01-18 KR KR1019800000176A patent/KR840000385B1/en not_active Expired
Also Published As
Publication number | Publication date |
---|---|
KR830002282A (en) | 1983-05-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4322794A (en) | Bus connection system | |
KR850000718A (en) | Multi Processor System | |
KR970076286A (en) | Computer system including system bus and method of device connection by system bus | |
KR910010335A (en) | Interface circuit | |
SE8001055L (en) | DEVICE FOR ASYNCHRONIC TRANSPORTATION OF DATA BETWEEN ACTIVE FUNCTIONAL DEVICES | |
KR960042413A (en) | Data processing system | |
KR840000385B1 (en) | Bus connection system | |
JPS5824925A (en) | Controlling system for bidirectional bus | |
AU6672681A (en) | Data transmission | |
US7668985B2 (en) | Information processing apparatus with upgradeable modular components including processor, system memory, and hard disk drives | |
KR100242591B1 (en) | Apparatus having skew compensation circuit and control method therefor | |
US5313619A (en) | External clock unit for a computer | |
JP3282396B2 (en) | Signal transmission method | |
KR920004415B1 (en) | Data transmission circuit and method | |
JPS6347106Y2 (en) | ||
US6434646B1 (en) | Signal distribution system and method based on bus arrangement | |
KR880002506Y1 (en) | Duble pot circuit of crt terminal | |
KR900006548B1 (en) | Method of and circuit for sharing parallel data | |
JPS5932025A (en) | Bidirectional bus expansion method | |
JPS6020651A (en) | Control system of optical multiplex transmitter | |
SU851387A1 (en) | Interfacing device for homogeneous computer system | |
SU771656A1 (en) | Information input-output device | |
KR950010948B1 (en) | Apparatus and method for relaying data in vesa local system | |
JPS5567820A (en) | Optical bus control unit | |
JPS6184762A (en) | multi control system |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
St.27 status event code: A-0-1-A10-A12-nap-PA0109 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PE0902 | Notice of grounds for rejection |
St.27 status event code: A-1-2-D10-D21-exm-PE0902 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
P11-X000 | Amendment of application requested |
St.27 status event code: A-2-2-P10-P11-nap-X000 |
|
P13-X000 | Application amended |
St.27 status event code: A-2-2-P10-P13-nap-X000 |
|
PG1605 | Publication of application before grant of patent |
St.27 status event code: A-2-2-Q10-Q13-nap-PG1605 |
|
PE0701 | Decision of registration |
St.27 status event code: A-1-2-D10-D22-exm-PE0701 |
|
PR0701 | Registration of establishment |
St.27 status event code: A-2-4-F10-F11-exm-PR0701 |
|
PR1002 | Payment of registration fee |
St.27 status event code: A-2-2-U10-U11-oth-PR1002 Fee payment year number: 1 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 4 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 Fee payment year number: 6 Fee payment year number: 5 |
|
PR1001 | Payment of annual fee |
St.27 status event code: A-4-4-U10-U11-oth-PR1001 |
|
PC1903 | Unpaid annual fee |
St.27 status event code: A-4-4-U10-U13-oth-PC1903 Not in force date: 19900328 Payment event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE |
|
PC1903 | Unpaid annual fee |
St.27 status event code: N-4-6-H10-H13-oth-PC1903 Ip right cessation event data comment text: Termination Category : DEFAULT_OF_REGISTRATION_FEE Not in force date: 19900328 |
|
P22-X000 | Classification modified |
St.27 status event code: A-4-4-P10-P22-nap-X000 |